Invention Grant
- Patent Title: 一种多片锁相环时钟芯片同步电路
-
Application No.: CN202411725159.XApplication Date: 2024-11-28
-
Publication No.: CN119210435BPublication Date: 2025-04-25
- Inventor: 任兵兵 , 吴光林
- Applicant: 上海芯炽科技集团有限公司
- Applicant Address: 上海市嘉定区泰业街150弄7号3层J
- Assignee: 上海芯炽科技集团有限公司
- Current Assignee: 上海芯炽科技集团有限公司
- Current Assignee Address: 上海市嘉定区泰业街150弄7号3层J
- Agency: 无锡市兴为专利代理事务所
- Agent 屠志力
- Main IPC: H03L7/199
- IPC: H03L7/199 ; H03L7/089

Abstract:
本发明公开一种多片锁相环时钟芯片同步电路,属于集成电路领域,包括:D触发器DFF0~DFF17、反相器INV1~INV5、与门AND1;本发明通过接收到的片外同步信号,分别控制锁相环的输入分频器、反馈分频器、鉴频鉴相器的复位信号,并依序放开,使多片锁相环重新进行相位对齐至REF_CLK,并且不会导致锁相环失锁,实现多片时钟的同步。
Public/Granted literature
- CN119210435A 一种多片锁相环时钟芯片同步电路 Public/Granted day:2024-12-27
Information query
IPC分类: