半导体加工用粘着胶带及半导体装置的制造方法

    公开(公告)号:CN112334558A

    公开(公告)日:2021-02-05

    申请号:CN201980043471.1

    申请日:2019-06-04

    Abstract: 本发明的技术问题在于提供一种即便使用于DBG或LDBG,也能够抑制芯片龟裂的半导体加工用粘着胶带。作为解决手段的所述半导体加工用粘着胶带为具有基材、设置在该基材的至少一面侧的缓冲层、及设置在该基材的另一面侧的粘着剂层的粘着胶带,所述半导体加工用粘着胶带中,所述缓冲层在23℃下的杨氏模量为10~400MPa、断裂能为1~9MJ/m3,所述基材在23℃下的杨氏模量大于所述缓冲层的杨氏模量。

    半导体加工用粘着胶带及半导体装置的制造方法

    公开(公告)号:CN112334558B

    公开(公告)日:2022-12-06

    申请号:CN201980043471.1

    申请日:2019-06-04

    Abstract: 本发明的技术问题在于提供一种即便使用于DBG或LDBG,也能够抑制芯片龟裂的半导体加工用粘着胶带。作为解决手段的所述半导体加工用粘着胶带为具有基材、设置在该基材的至少一面侧的缓冲层、及设置在该基材的另一面侧的粘着剂层的粘着胶带,所述半导体加工用粘着胶带中,所述缓冲层在23℃下的杨氏模量为10~400MPa、断裂能为1~9MJ/m3,所述基材在23℃下的杨氏模量大于所述缓冲层的杨氏模量。

    透明导电性膜
    4.
    发明授权

    公开(公告)号:CN106024109B

    公开(公告)日:2019-10-11

    申请号:CN201610190000.1

    申请日:2016-03-30

    Abstract: 本发明提供低折射率层的耐蚀刻性优异、可稳定地将透明导电层的图案形状不可见化、并且与透明导电层等之间的粘附性优异的透明导电层形成用层合体和使用该层合体的透明导电性膜。所述透明导电层形成用层合体等在基材膜的至少一侧的表面具有光学调整层,其中,光学调整层是从基材膜侧将折射率为1.6以上的值的高折射率层和折射率为1.45以下的值的低折射率层依次进行层合而成的,而且,低折射率层含有二氧化硅微粒,并且将低折射率层的露出面侧的不存在二氧化硅微粒的空隙的比例设为15%以上的值。

    半导体装置的制造方法以及层叠体

    公开(公告)号:CN113165121B

    公开(公告)日:2023-12-05

    申请号:CN202080006808.4

    申请日:2020-03-11

    Abstract: 本发明提供一种半导体装置的制造方法以及层叠体。即便在相邻的单片化后的芯片之间的距离小的情况下,也不易在制造工序中在芯片上产生裂纹、缺口。一种半导体装置的制造方法,是平面形状为矩形的半导体装置的制造方法,其中,在包含排列成矩阵状的多个矩形的单片化预定区域的晶圆的表面,沿着所述单片化预定区域的短边方向粘贴粘合片,对粘贴有所述粘合片的晶圆的背面进行磨削,并且沿着划定所述单片化(56)对比文件CN 1649102 A,2005.08.03JP 2005317883 A,2005.11.10CN 107615453 A,2018.01.19

    半导体装置的制造方法以及层叠体

    公开(公告)号:CN113165121A

    公开(公告)日:2021-07-23

    申请号:CN202080006808.4

    申请日:2020-03-11

    Abstract: 本发明提供一种半导体装置的制造方法以及层叠体。即便在相邻的单片化后的芯片之间的距离小的情况下,也不易在制造工序中在芯片上产生裂纹、缺口。一种半导体装置的制造方法,是平面形状为矩形的半导体装置的制造方法,其中,在包含排列成矩阵状的多个矩形的单片化预定区域的晶圆的表面,沿着所述单片化预定区域的短边方向粘贴粘合片,对粘贴有所述粘合片的晶圆的背面进行磨削,并且沿着划定所述单片化预定区域的分割预定线对所述芯片进行分割。

Patent Agency Ranking