무선통신용 주파수 체배기 및 이의 구동방법
    1.
    发明授权
    무선통신용 주파수 체배기 및 이의 구동방법 有权
    无线通信的双向通信及其驱动方法

    公开(公告)号:KR101004672B1

    公开(公告)日:2011-01-03

    申请号:KR1020080084481

    申请日:2008-08-28

    Abstract: 본 발명에 따른 무선통신용 주파수 체배기는 전원전압과 공통 컬렉터 노드 사이에 연결된 제1 유도성 부하와, 접지와 공통 이미터 노드 사이에 연결된 제2 유도성 부하 및 상기 공통 컬렉터 노드와 상기 공통 이미터 노드 사이에 연결되어 차동 입력 신호의 주파수를 정수배로 체배하는 체배기 코어를 구비한다. 본 발명에 의하면, 체배기 코어가 이미터 팔로워 및 공통 이미터 증폭기로 동작함으로써, 상기 공통 컬렉터 노드와 상기 공통 이미터 노드를 통해 차동 출력 신호를 출력한다. 따라서, 본 발명에 따른 무선통신용 주파수 체배기는 단일 형태의 출력신호를 차동 형태의 출력 신호로 변환하기 위한 추가 회로가 요구되지 않는다.

    무선통신 시스템용 주파수 분주기 및 이의 구동방법
    2.
    发明授权
    무선통신 시스템용 주파수 분주기 및 이의 구동방법 有权
    用于无线通信系统的频率分配器及其驱动方法

    公开(公告)号:KR100983055B1

    公开(公告)日:2010-09-17

    申请号:KR1020080084336

    申请日:2008-08-28

    CPC classification number: H03K21/026 H03K23/44

    Abstract: 무선통신용 주파수 분주기 및 이의 구동방법이 제공된다. 이 무선통신용 주파수 분주기는 바디 바이어스 전압을 조절하는 바디 바이어스 전압 생성부 및 상기 조절된 바디 바이어스 전압에 의해 동작점이 조절되는 다수의 플립플롭을 포함한다. 이 무선통신용 주파수 분주기에 의하면, 다수의 플립플롭 각각이 상기 바디 바이어스 전압에 의해 동작점이 조절된다. 따라서, 이 무선통신용 주파수 분주기는 상기 바디 바이어스 전압을 조절함으로써, 소비전력 및 동작속도의 조절이 가능하다.

    무선통신용 주파수 체배기 및 이의 구동방법
    3.
    发明公开
    무선통신용 주파수 체배기 및 이의 구동방법 有权
    无线通信的双向通信及其驱动方法

    公开(公告)号:KR1020100025789A

    公开(公告)日:2010-03-10

    申请号:KR1020080084481

    申请日:2008-08-28

    CPC classification number: H03B19/14 H03B5/1212 H03B5/1228 H03K5/00006

    Abstract: PURPOSE: A frequency multiplier for wireless communication and a driving method thereof are provided to output a differential output signal by operating a multiplier core with an emitter follower and a common emitter amplifier. CONSTITUTION: A multiplier core(120) includes a first inductive load, a second inductive load, and a pair of symmetry transistors(Q1,Q2). The first inductive load is connected between a power voltage and a common collector node. The second inductive load is connected between a ground and the common emitter node. The symmetry transistors are connected between the common collector node and the common emitter node. The multiplier core is operated with the emitter follower and the common emitter amplifier. The multiplier core outputs a first output signal corresponding to the integral multiple of a differential input signal through the common emitter node. The multiplier core outputs a second output signal with the phase difference of 180 degrees with the phase of the first output signal through the common collector node.

    Abstract translation: 目的:提供一种用于无线通信的倍频器及其驱动方法,通过用射极跟随器和公共发射极放大器操作乘法器内核来输出差分输出信号。 构成:乘法器内核(120)包括第一感性负载,第二感性负载和一对对称晶体管(Q1,Q2)。 第一感性负载连接在电源电压和公共收集器节点之间。 第二感性负载连接在地和公共发射节点之间。 对称晶体管连接在公共集电极节点和公共发射极节点之间。 乘法器内核使用射极跟随器和公共发射极放大器工作。 乘法器内核通过公共发射极输出对应于差分输入信号的整数倍的第一输出信号。 乘法器内核通过公共收集器节点输出第一输出信号的相位差为180度的第二输出信号。

    주파수 체배를 위한 커패시터 공통단자를 이용한 발진기코어
    4.
    发明公开
    주파수 체배를 위한 커패시터 공통단자를 이용한 발진기코어 有权
    具有用于频率乘法的电容通用节点的振荡器核心

    公开(公告)号:KR1020070014312A

    公开(公告)日:2007-02-01

    申请号:KR1020050068824

    申请日:2005-07-28

    Abstract: A voltage controlled oscillator core using a capacitive common node for a frequency multiplication is provided to reduce power consumption and an area of a semiconductor when embodying a monolithic microwave integrated circuit or a radio frequency integrated circuit by using the capacitive common node without an additional circuit or element. An LC resonator(110) determines an oscillation frequency. A cross coupled transistor network(120) has a couple of symmetric transistors(133,134) which are cross-coupled to be a positive feedback structure so that a negative resistance element is generated to compensate a resistance loss of the LC resonator(110). A capacitive common node(135) is formed by connecting base nodes of the couple of symmetric transistors(133,134) to the capacitive common node(135). A voltage controlled oscillator core generates double frequency output power from the capacitive common node(135). An output of the capacitive common node(135) generates double frequency output power based on a non-linear region of a diode voltage-current characteristic curve in a base-emitter junction of the couple of symmetric transistors(133,134).

    Abstract translation: 提供了一种使用用于倍频的电容公共节点的压控振荡器芯,以在通过使用不带附加电路的电容公共节点实现单片微波集成电路或射频集成电路时降低功耗和半导体的面积, 元件。 LC谐振器(110)确定振荡频率。 交叉耦合晶体管网络(120)具有交流耦合为正反馈结构的一对对称晶体管(133,134),从而产生负电阻元件以补偿LC谐振器(110)的电阻损耗。 电容公共节点(135)通过将对称晶体管(133,134)的基极节点连接到电容公共节点(135)而形成。 压控振荡器芯从电容公共节点(135)产生双频输出功率。 电容公共节点(135)的输出基于对称晶体管(133,134)对的基极 - 发射极结中的二极管电压 - 电流特性曲线的非线性区域产生双频输出功率。

    무선통신 시스템용 주파수 분주기 및 이의 구동방법
    5.
    发明公开
    무선통신 시스템용 주파수 분주기 및 이의 구동방법 有权
    用于无线通信系统的频率分配器及其驱动方法

    公开(公告)号:KR1020100025687A

    公开(公告)日:2010-03-10

    申请号:KR1020080084336

    申请日:2008-08-28

    CPC classification number: H03K21/026 H03K23/44

    Abstract: PURPOSE: A frequency divider for a wireless communication system and a driving method thereof are provided to control power consumption and an operation speed by controlling an operation point of a plurality of TSPC D-flip flops. CONSTITUTION: A body bias voltage generator(110) generates a body bias voltage and is comprised of a PMOS body bias voltage and an NMOS body bias voltage. The operation points of flip flops(122) are determined according to the body bias voltage. A divider(120) generates an output signal by dividing the frequency of an input signal into N frequencies. The flip flop includes a PMOS logic and an NMOS logic. The PMOS logic includes a plurality of PMOS transistors. The NMOS logic includes a plurality of NMOS transistors.

    Abstract translation: 目的:提供一种用于无线通信系统的分频器及其驱动方法,以通过控制多个TSPC D-触发器的操作点来控制功耗和操作速度。 构成:体偏置电压发生器(110)产生体偏置电压并且包括PMOS体偏置电压和NMOS体偏置电压。 触发器(122)的操作点根据体偏置电压来确定。 分频器(120)通过将输入信号的频率除以N个频率来产生输出信号。 触发器包括PMOS逻辑和NMOS逻辑。 PMOS逻辑包括多个PMOS晶体管。 NMOS逻辑包括多个NMOS晶体管。

    주파수 체배를 위한 커패시터 공통단자를 이용한 발진기코어
    6.
    发明授权
    주파수 체배를 위한 커패시터 공통단자를 이용한 발진기코어 有权
    具有用于频率乘法的电容公共节点的振荡器核

    公开(公告)号:KR100731975B1

    公开(公告)日:2007-06-25

    申请号:KR1020050068824

    申请日:2005-07-28

    Abstract: 본 발명은 고주파 발진을 효과적으로 얻기 위해 푸시-푸시(Push-Push)형 주파수 체배기를 구비한 전압 제어 발진기(VCO : Voltage Controlled Oscillator)에 관한 것으로, 특히 초고주파 대역에서 체배된 주파수의 출력을 얻기 위하여 교차 결합된 트랜지스터 쌍과 둘 사이를 연결한 가상 접지 커패시터 공통단자로 부터 두 배의 주파수 출력을 얻는 발진기 코어에 관한 것이다. 이는 별도의 주파수 체배기 필요 없이 전압 제어 발진기 자체로부터 두 배 체배된 주파수 출력을 얻음으로써, 단일 초고주파 집적회로(MMIC : Monolithic Microwave Integrated Circuit) 또는 RF 집적회로(Radio Frequency Integrated Circuit)의 구현시에 반도체 면적과 전류소모를 감소시키는 장점을 갖는다.
    본 발명의 주파수 체배를 위한 커패시터 공통단자를 이용한 발진기 코어는 발진 주파수를 결정하고 안정된 신호를 얻기 위한 인덕터와 커패시터로 구성되는 LC 공진기와 LC 공진기에서의 신호 손실을 보상하기 위해 정궤환 구조로 교차 결합된 트랜지스터로 이루어진 발진기 코어에 있어서, 상기 발진기 코어를 구성하는 대칭된 트랜지스터 쌍의 베이스 단자사이를 커패시터로 연결하여 가상 접지 커패시터 공통단자를 구성하고, 상기 가상 접지 커패시터 공통단자로부터 두 배의 주파수 출력을 추출하는 것을 특징으로 한다.
    전압 제어 발진기, 주파수 체배, 커패시터 공통단자, 초고주파집적회로, RF 집적회로, 다이오드 왜곡 특성, 상승시간, 하강시간,

    전류 재사용에 의한 저 전력 송신장치
    7.
    发明授权
    전류 재사용에 의한 저 전력 송신장치 有权
    通过电流反馈实现低功耗的变送器

    公开(公告)号:KR101192623B1

    公开(公告)日:2012-10-18

    申请号:KR1020110084087

    申请日:2011-08-23

    CPC classification number: H04B1/04

    Abstract: PURPOSE: A low power transmission device by current reuse is provided to reduce power consumption of a transmission device by current reuse due to a stack structure. CONSTITUTION: A transmission device includes a mixer(120) and an amplifier(130). The mixer generates an RF signal by mixing a local oscillation signal and a baseband signal. The amplifier amplifies the generated RF signal. The mixer receives current from power source through the amplifier.

    Abstract translation: 目的:通过电流重用提供低功率传输设备,以通过堆栈结构的电流重用来降低传输设备的功耗。 构成:发送装置包括混频器(120)和放大器(130)。 混频器通过混合本地振荡信号和基带信号来产生RF信号。 放大器放大产生的RF信号。 混频器通过放大器从电源接收电流。

Patent Agency Ranking