파장변환층을 갖는 발광 다이오드 칩과 그 제조 방법, 및 그것을 포함하는 패키지 및 그 제조 방법
    1.
    发明申请
    파장변환층을 갖는 발광 다이오드 칩과 그 제조 방법, 및 그것을 포함하는 패키지 및 그 제조 방법 审中-公开
    具有波长转换层的发光二极管芯片及其制造方法及包括其的封装及其制造方法

    公开(公告)号:WO2011145794A1

    公开(公告)日:2011-11-24

    申请号:PCT/KR2010/008647

    申请日:2010-12-03

    Inventor: 정정화 김방현

    Abstract: 파장변환층을 갖는 발광 다이오드 칩, 그것을 제조하는 방법 및 그것을 갖는 패키지가 개시된다. 일 태양에 따르면, 상기 발광 다이오드 칩은, 기판; 상기 기판의 상면에 위치하는 질화갈륨계 화합물 반도체 적층 구조체로서, 제1 도전형 반도체층, 활성층 및 제2 도전형 반도체층을 포함하는 반도체 적층 구조체; 반도체 적층 구조체 전기적으로 접속된 전극; 상기 전극 상에 형성된 추가 전극; 및 상기 반도체 적층 구조체의 상부를 덮는 파장변환층을 포함한다. 나아가, 상기 추가 전극은 상기 파장변환층을 관통한다. 이에 따라, 광의 파장 변환을 수행할 수 있으며 또한 와이어를 용이하게 본딩할 수 있는 발광 다이오드 칩을 제공할 수 있다.

    Abstract translation: 公开了具有波长转换层的发光二极管芯片,其制造方法和具有该波长转换层的封装。 根据一个方面,发光二极管芯片包括:基板; 位于基板的上表面的半导体堆叠结构和包括第一导电半导体层,有源层和第二导电半导体层的氮化镓基化合物半导体层叠结构; 与半导体堆叠结构电连接的电极; 在所述电极上形成的附加电极; 以及覆盖半导体堆叠结构的上部的波长转换层。 此外,所述附加电极通过波长转换层。 因此,本发明能够进行光的波长转换,并且提供能够容易地接合线的发光二极管芯片。

    디지털통신기의심볼간간섭현상억제방법및회로
    5.
    发明授权
    디지털통신기의심볼간간섭현상억제방법및회로 失效
    用于抑制数字通信设备的符号间干扰现象的方法和电路

    公开(公告)号:KR100317571B1

    公开(公告)日:2002-04-24

    申请号:KR1019980008263

    申请日:1998-03-12

    Applicant: 정정화

    Inventor: 정정화 윤정식

    Abstract: 본 발명은 디지털 통신기의 심볼간 간섭현상을 최대한 억제시키기 위한 방법 및 그 회로에 관한 것이다. 본 발명에 따른 디지털 통신기의 심볼간 간섭현상 억제 방법의 특징은, 수신기에 수신되는 신호를 이용하여 위상차를 검출하고 이를 송신 신호와 비교하며 송,수신 신호의 위상이 항상 90°로 유지되도록 송신신호의 위상을 일정한 위상차 값 만큼 이동시켜 송신함으로써 한 시스템 내에서의 송수신 신호의 심볼간 간섭을 최대한 억제한다는데 있다.

    하나의 적산기 사용을 통한 개선된 구조의 DF-DPD디코더
    6.
    发明公开
    하나의 적산기 사용을 통한 개선된 구조의 DF-DPD디코더 无效
    决策反馈差分相位检测解码器

    公开(公告)号:KR1020010091626A

    公开(公告)日:2001-10-23

    申请号:KR1020000013497

    申请日:2000-03-16

    Applicant: 정정화

    Inventor: 정정화

    CPC classification number: H04B10/677 H04B10/5055

    Abstract: PURPOSE: A decision feedback-differential phase detection decoder(DF-DPD) is provided to reduce the complexity of hardware by substituting one accumulator for a unit in which memories and adders are connected to each other. CONSTITUTION: A DF-DPD comprises a phase detector(301), a differential phase detector(302), a memory(303), a device for seeking absolute value(304), a comparator(305), a code generator(306), and a calculator(307). The phase detector(301) detects respective phase of input signals. The differential phase detector(302) detects the differential phase between the input signals. The memory(303) stores references for differential phases. The comparator(305) compares with input values to select a minimum value among the input values. The code generator(306) generates a binary code corresponding to the differential phase. The calculator(307) computes a compensation value for an error of the differential phase by using one accumulator.

    Abstract translation: 目的:提供一种判决反馈 - 差分相位检测解码器(DF-DPD),通过将一个累加器替换为存储器和加法器相互连接的单元来降低硬件的复杂度。 构成:DF-DPD包括相位检测器(301),差分相位检测器(302),存储器(303),寻求绝对值的器件(304),比较器(305),代码发生器(306) ,和计算器(307)。 相位检测器(301)检测输入信号的相位。 差分相位检测器(302)检测输入信号之间的差分相位。 存储器(303)存储差分相位的参考。 比较器(305)与输入值进行比较,以选择输入值中的最小值。 代码生成器(306)生成与差分相位对应的二进制代码。 计算器(307)通过使用一个累加器来计算差分相位误差的补偿值。

    7.
    外观设计
    失效

    公开(公告)号:KR3001858410000S

    公开(公告)日:1996-10-30

    申请号:KR3019950017230

    申请日:1995-09-13

    Applicant: 정정화

    Designer: 정정화

    치약 결합형 칫솔
    9.
    实用新型
    치약 결합형 칫솔 无效
    牙膏牙膏

    公开(公告)号:KR2020100010191U

    公开(公告)日:2010-10-19

    申请号:KR2020090004128

    申请日:2009-04-09

    Applicant: 정정화

    Inventor: 정정화

    Abstract: 본 고안은 칫솔에 관한 것으로 더욱 상세하게는 휴대에 간편한 칫솔에 관한 것이다.
    본 고안은 칫솔모를 포함하는 칫솔대와 그 하부 내부에 나착 등으로 결합되는 치약튜브와 칫솔모를 포함하는 칫솔대를 덮는 칫솔뚜껑으로 구성되어있다.
    본 고안은 칫솔과 치약을 결합하여 외출, 여행, 출장, 학교, 도서관 생활 등 각종 집을 떠난 생활에서 휴대하기 간편하게 하여 언제, 어디서나 칫솔질을 쉽게 할 수 있게 하여 사람들의 건강생활 유지에 크게 기여하게 한다.

    역추적 예견을 사용한 효율적인 메모리 구조를 갖는파이프라인 비터비 복호기 구조 설계
    10.
    发明公开
    역추적 예견을 사용한 효율적인 메모리 구조를 갖는파이프라인 비터비 복호기 구조 설계 无效
    管道维特比解码器结构设计通过改进追溯提供有效的存储器结构

    公开(公告)号:KR1020030039843A

    公开(公告)日:2003-05-22

    申请号:KR1020010071194

    申请日:2001-11-15

    Applicant: 정정화

    CPC classification number: H03M13/4169 H03M13/1145 H03M13/6505

    Abstract: PURPOSE: A pipeline Viterbi decoder structure design provided with an effective memory structure by improving a trace back is provided to reduce the overall size thereof without requiring TB block by processing at each stage, thereby eliminating the memory required for the TB. CONSTITUTION: A pipeline Viterbi decoder structure design provided with an effective memory structure by using a trace back forecast includes a BM module provided with a plurality of BMs for receiving a received sequence, a plurality of registers, a PM, a MIN_PM and a TB memory for outputting a decoded sequence.

    Abstract translation: 目的:提供一种通过改进追溯来提供有效存储器结构的管线维特比解码器结构设计,以减少其整体尺寸,而不需要在每个阶段处理TB块,从而消除TB所需的存储器。 构成:通过使用回溯预测提供有效存储器结构的管线维特比解码器结构设计包括具有多个BM的BM模块,用于接收接收到的序列,多个寄存器,PM,MIN_PM和TB存储器 用于输出解码的序列。

Patent Agency Ranking