가변 정보 길이 및 가변 부호율을 가진 LDPC 부호의패리티 검사 행렬 생성 방법, 부/복호화 방법 및 이를이용하는 장치
    91.
    发明授权
    가변 정보 길이 및 가변 부호율을 가진 LDPC 부호의패리티 검사 행렬 생성 방법, 부/복호화 방법 및 이를이용하는 장치 失效
    奇偶校验矩阵生成方法,用于具有可变信息长度的LDPC码的编码/解码方法和使用其的装置

    公开(公告)号:KR100833515B1

    公开(公告)日:2008-05-29

    申请号:KR1020070021965

    申请日:2007-03-06

    Abstract: A method for generating a parity check matrix of an LDPC code having a variable information length and a variable code rate, an encoding/decoding method, and an apparatus using the same are provided to form easily a decoder of a variable information length and variable code rate by using only one parallel processing type hardware. A first parity check matrix generation process is performed to generate a first parity check matrix including a first information block and a parity block. An mth parity check matrix generation process is performed to generate an mth parity check matrix by adding an mth information block to a generated m-1th parity check matrix. The mth parity check matrix generation process includes a process for generating the mth parity check matrix by optimizing degree distribution and cycle distribution.

    Abstract translation: 提供一种用于生成具有可变信息长度和可变码率的LDPC码的奇偶校验矩阵的方法,编码/解码方法以及使用其的装置,以便容易地形成可变信息长度和可变码的解码器 仅使用一个并行处理类型硬件的速率。 执行第一奇偶校验矩阵生成处理以生成包括第一信息块和奇偶校验块的第一奇偶校验矩阵。 执行第m个奇偶校验矩阵生成处理,以通过将第m个信息块与生成的第m-1个奇偶校验矩阵相加来生成第m个奇偶校验矩阵。 第m个奇偶校验矩阵生成处理包括通过优化度分布和周期分布来生成第m个奇偶校验矩阵的处理。

    사전에 지정한 패리티를 검사한 결과를 이용해 LDPC코드를 부호화하는 방법
    92.
    发明公开
    사전에 지정한 패리티를 검사한 결과를 이용해 LDPC코드를 부호화하는 방법 失效
    降低复杂度编码器生成低密度奇偶校验码的方法

    公开(公告)号:KR1020080030329A

    公开(公告)日:2008-04-04

    申请号:KR1020060096274

    申请日:2006-09-29

    CPC classification number: H03M13/116 H03M13/1185 H03M13/1188

    Abstract: A method for encoding an LDPC(Low Density Parity Check) code by using a result of checking a predetermined parity is provided to effectively encode the LDPC code by slightly changing only a structure of an H matrix. A method for encoding an LDPC code by using a result of checking a predetermined parity includes the steps of: forming a parity bit check matrix with a dual diagonal structure based on an H matrix(901); calculating all parity bit by inserting an arbitrary binary number into a sub block unit(902); checking a parity bit corresponding to the sub block unit on the last position of the H matrix when the calculated parity bit is not right(903,904); searching a parity bit part where a result of checking the parity bit is represented as 1(905); performing an XOR operation of the parity bit part into which the arbitrary binary number is inserted and the parity bit part obtained through a simultaneous equation between the parity bits per the sub block unit(906); and determining, the parity bit satisfying a condition that a result of multiplying the H matrix by a code word vector encoded by the H matrix corresponds to 0, as the parity bit of the H matrix(907).

    Abstract translation: 提供了通过使用检查预定奇偶校验的结果对LDPC(低密度奇偶校验)码进行编码的方法,以通过稍微改变H矩阵的结构来有效地对LDPC码进行编码。 通过使用检查预定奇偶校验的结果对LDPC码进行编码的方法包括以下步骤:基于H矩阵形成具有双对角线结构的奇偶校验位校验矩阵(901); 通过将任意二进制数插入子块单元(902)来计算所有奇偶校验位; 当所计算的奇偶校验位不正确时,检查与H矩阵的最后位置相对应的子块单元的奇偶校验位(903,904); 搜索奇偶校验位部分,其中检查奇偶校验位的结果被表示为1(905); 执行插入任意二进制数的奇偶校验位部分的异或运算和通过每个子块单元(906)的奇偶校验位之间的联立方程获得的奇偶校验位部分; 并且确定满足由H矩阵编码的码字向量将H矩阵乘以H的矩阵对应于0的条件的奇偶校验位作为H矩阵的奇偶校验位(907)。

    차세대 무선랜 시스템의 수신단 제어 장치 및 그 방법
    93.
    发明公开
    차세대 무선랜 시스템의 수신단 제어 장치 및 그 방법 失效
    下一代无线通信系统中的接收机控制装置及其方法

    公开(公告)号:KR1020070061740A

    公开(公告)日:2007-06-14

    申请号:KR1020060048015

    申请日:2006-05-29

    Abstract: An apparatus and a method for controlling a receiving terminal in a next generation wireless communication system are provided to perform control according to an abnormal data processing error by monitoring an operation of each block of a wireless LAN receiving terminal. An apparatus for controlling a receiving terminal in a next generation wireless communication system includes a receiving terminal monitor module(120), a count module(130), and a control module(110). The receiving terminal monitor module(120) receives a plurality of event signals which are generated in a data signal processing process generated in the receiving terminal. The count module(130) has a counter, and operates the counter for a predetermined time corresponding to the plurality of event signals by activating or inactivating the counter. The control module(110) controls the count module(130), and controls the receiving terminal by determining whether the corresponding event signal is received for a predetermined time.

    Abstract translation: 提供了一种用于控制下一代无线通信系统中的接收终端的装置和方法,用于通过监视无线LAN接收终端的每个块的操作,根据异常数据处理错误来执行控制。 一种用于在下一代无线通信系统中控制接收终端的装置,包括接收终端监视模块(120),计数模块(130)和控制模块(110)。 接收终端监视模块(120)接收在接收终端中产生的数据信号处理过程中产生的多个事件信号。 计数模块(130)具有计数器,并且通过激活或禁用计数器来操作对应于多个事件信号的预定时间的计数器。 控制模块(110)控制计数模块(130),并且通过确定在预定时间内是否接收到对应的事件信号来控制接收终端。

    상위 프로그래밍 언어를 이용한 디지털 시스템 설계 방법
    94.
    发明公开
    상위 프로그래밍 언어를 이용한 디지털 시스템 설계 방법 失效
    使用高级软件模拟器进行数字系统建模的方法

    公开(公告)号:KR1020070061733A

    公开(公告)日:2007-06-14

    申请号:KR1020060032587

    申请日:2006-04-11

    Abstract: A method for designing a digital system with a high-level programming language is provided to reduce time required for simulating a program made in a low-level programming language and reduce the time required for forming a system hardware configuration with a lower program by forming the system hardware environment with the high-level programming language. An algorithm and the first variable for the desired digital system are set by using the high-level programming language. The environment similar to the desired system hardware is formed based on the set algorithm and first variable by using the high-level programming language(S110). The system environment formed in the high-level programming language is converted into the low-level programming language and is implemented to the hardware(S140).

    Abstract translation: 提供了一种用于设计具有高级编程语言的数字系统的方法,以减少模拟以低级编程语言制作的程序所需的时间,并且通过形成低级编程语言来减少形成具有较低程序的系统硬件配置所需的时间 系统硬件环境采用高级编程语言。 使用高级编程语言设置算法和所需数字系统的第一个变量。 通过使用高级编程语言,基于集合算法和第一变量形成类似于期望的系统硬件的环境(S110)。 将高级编程语言形成的系统环境转换为低级编程语言,并实现到硬件(S140)。

    가변 이득 조절 간격을 갖는 자동 이득 조절 방법 및 그장치
    95.
    发明授权

    公开(公告)号:KR100690438B1

    公开(公告)日:2007-03-12

    申请号:KR1020060049865

    申请日:2006-06-02

    Abstract: An AGC(Automatic Gain Control) method having variable gain control intervals and a device thereof are provided to perform a rough gain control loop in a wireless communication system having multiple antennas, and additionally conduct a detailed gain control loop for receiving signals passing through a gain control process, thereby obtaining stable gains. RF(Radio Frequency) receivers(110) receive a plurality of the first signals through plural antennas, and perform gain control for the received first signals to output the first signals as a plurality of the second signals. A signal saturation sensor(400) outputs a saturated state determination value if the number of the second signals larger than a threshold value is more than a predetermined number. A gain controller(300) detects one power by comparing power of the second signals, and outputs the detected power and a gain determination value determined on the basis of the saturated state determination value to the RF receivers(110).

    Abstract translation: 提供具有可变增益控制间隔的AGC(自动增益控制)方法及其装置,以在具有多个天线的无线通信系统中执行粗略增益控制环路,并且另外执行详细的增益控制环路以接收经过增益 控制过程,从而获得稳定的收益。 RF(Radio Frequency:射频)接收机110通过多个天线接收多个第一信号,并对接收到的第一信号进行增益控制,以输出第一信号作为多个第二信号。 如果大于阈值的第二信号的数量大于预定数量,则信号饱和度传感器(400)输出饱和状态确定值。 增益控制器(300)通过比较第二信号的功率来检测一个功率,并且将检测到的功率和基于饱和状态确定值确定的增益确定值输出到RF接收器(110)。

    직교 주파수 분할 다중 방식(OFDM)을 이용하는 무선랜시스템에서의 수신장치
    96.
    发明授权

    公开(公告)号:KR100644235B1

    公开(公告)日:2006-11-10

    申请号:KR1020050030699

    申请日:2005-04-13

    Abstract: 본 발명은 직교 주파수 분할 다중 방식(OFDM)을 이용하는 무선 랜 시스템에서의 수신 장치에 관한 것이다.
    본 발명의 무선랜 시스템에서의 수신 장치는 복수의 채널의 증폭 신호를 기초로 채널 각각의 디지털 증폭부의 이득을 조절하는 이득 조절부; 복수 채널의 신호를 믹싱(Mixing)하는 채널 믹서부; 채널 믹서부로부터 전달받은 신호를 일정한 대역으로 필터링하는 필터부; 필터부로부터 필터링된 반복적인 훈련 신호열을 기초로 캐리어 주파수 옵셋을 추정하는 캐리어 주파수 옵셋 추정부; 필터부로부터 전달받은 신호에서 훈련신호열의 끝을 검출하는 상호 상관 연산부; 상호 상관 연산부로부터 전달받은 신호의 훈련 신호열의 프레임동기를 맞추는 동기화부; 및 캐리어 주파수 옵셋 추정부 및 동기화부에서 출력되는 신호를 기초로 복수 채널의 신호를 보상하는 캐리어 주파수 옵셋 보상부를 포함한다.
    이러한 본 발명에 따르면, MIMO(Multiple Input Multiple Output)를 지원하는 차세대 무선랜 시스템의 수신단 프런트 엔드(Frontend)는 수신 신호의 보상 및 동기화가 효과적으로 이루어지게 하며, 전송 효율을 높이는 효과가 있다.
    차세대 무선랜, 프런트 앤드, 무선랜 수신 장치, MIMO

    다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및그 방법
    97.
    发明授权
    다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및그 방법 失效
    MIMO系统中选择天线的系统和方法

    公开(公告)号:KR100603765B1

    公开(公告)日:2006-07-24

    申请号:KR1020030097942

    申请日:2003-12-26

    Inventor: 유희정 이석규

    Abstract: 본 발명은 다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및 그 방법에 관한 것이다.
    다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및 그 방법은, 송신단에서 통신 시작을 위한 제어 데이터가 전송되면 제어 데이터를 이용해 채널 추정을 수행하고 안테나 선택 정보를 산출한 후, 안테나 선택 정보를 토대로 실제 데이터의 송신하기 위한 상기 송신 안테나를 선택하고, 선택된 송신안테나만을 통해 송신단으로부터 실제 데이터가 전송되면 데이터를 검파하기 위한 채널 추정, 다중입력 다중출력 검파를 수행하여 데이터에서 송신 심벌을 복원하도록 한다.
    이와 같이 하면, 전체 안테나 중에서 실제 데이터를 송신할 안테나를 선택하여 데이터를 전송함으로써 비트 오류 성능을 높이고, 수신단의 신호 검파 과정에서 널링 벡터를 이용한 등가 채널 용량을 통해 채널 용량을 비교함으로써 잉여 연산을 요구하지 않아 수신단의 복잡도를 감소시킬 수 있다.
    다중입력 다중출력 시스템, 안테나 선택, 송신 안테나, 등가 채널 용량

    고속 데이터 통신을 위한 데이터 송수신 장치 및 그 방법
    98.
    发明公开
    고속 데이터 통신을 위한 데이터 송수신 장치 및 그 방법 无效
    用于发送和接收用于高速数据通信的数据的设备和方法

    公开(公告)号:KR1020060073402A

    公开(公告)日:2006-06-28

    申请号:KR1020050011621

    申请日:2005-02-11

    Abstract: 본 발명은 다중 대역 또는 다중 안테나 전송 모드에서 높은 데이터 전송률과 호환성을 제공하는 송수신 장치 및 그 방법에 관한 것이다.
    본 발명에 따른 데이터 송신 방법은, 소스부에서 생성된 데이터를 적어도 하나의 대역에 분배하는 단계; 상기 대역마다 분배된 데이터에 대해 오류 정정을 위한 부호화를 수행하는 단계; 상기 부호화된 데이터를 적어도 하나의 안테나에 분배하는 단계; 상기 안테나마다 분배된 데이터에 대해 부반송파를 할당하고 역푸리에 변환을 수행하는 단계; 상기 부반송파에 대응하는 쇼트 프리앰블 제 1 롱 프리앰블을 생성하는 단계; 데이터의 전송모드에 기초하여 시그널 심벌을 생성하는 단계; 및 상기 전송 모드가 MIMO-OFDM 전송 모드인 경우, 상기 시그널 심벌과 데이터 필드 사이에 사용하지 않는 부반송파의 채널 추정을 위한 제 2 롱 프리앰블을 부가하여 프레임을 생성하는 단계를 포함한다.
    본 발명의 구성에 따르면, 상기 제 2 롱 프리앰블을 이용하여 제 1 롱 프리앰블에서 사용하지 않는 부반송파의 채널 추정을 수행하고, 상기 시그널 심벌이 포함하는 전송 모드 정보에 기초하여 수신기가 적응적으로 데이터를 수신할 수 있다.
    MIMO, OFDM, SDM, STBC, 프레임, 시그널 심볼, 프리앰블

    차세대 무선 랜 시스템의 블록 인터리버 장치 및 그 방법
    99.
    发明公开
    차세대 무선 랜 시스템의 블록 인터리버 장치 및 그 방법 失效
    下一代无线局域网系统的块交互设备及其方法

    公开(公告)号:KR1020060066592A

    公开(公告)日:2006-06-16

    申请号:KR1020050038844

    申请日:2005-05-10

    Abstract: 본 발명은 차세대 무선 랜 시스템의 블록 인터리버 장치 및 그 방법에 관한 것이다.
    본 발명의 무선 랜 시스템의 인터리버는,
    수신 받은 데이터를 저장하는 메모리부; 수신된 데이터의 변조 방식과 채널 수를 분석하여 생성된 메모리 쓰기 가능 신호를 기초로, 상기 메모리부에 데이터를 기입하는 쓰기 제어부; 및 상기 쓰기 제어부의 메모리 쓰기 가능 신호에 기초하여 메모리 읽기 가능 신호를 생성하여 상기 메모리부에 저장된 데이터를 읽어오는 읽기 제어부를 포함한다.
    이러한 본 발명에 따르면, 차세대 무선 랜 시스템의 블록 인터리버 장치는 종래의 인터리버보다 적은 수의 메모리와 적은 양의 제어 로직을 이용하여 종래의 무선 랜 및 차세대 무선 랜 규격의 전송률에 해당하는 인터리빙 블록 사이즈를 모두 만족하는 효과가 있다.
    차세대 무선랜, 블록 인터리버(Block Interleaver), 인터리빙

Patent Agency Ranking