Abstract:
A method for generating a parity check matrix of an LDPC code having a variable information length and a variable code rate, an encoding/decoding method, and an apparatus using the same are provided to form easily a decoder of a variable information length and variable code rate by using only one parallel processing type hardware. A first parity check matrix generation process is performed to generate a first parity check matrix including a first information block and a parity block. An mth parity check matrix generation process is performed to generate an mth parity check matrix by adding an mth information block to a generated m-1th parity check matrix. The mth parity check matrix generation process includes a process for generating the mth parity check matrix by optimizing degree distribution and cycle distribution.
Abstract:
A method for encoding an LDPC(Low Density Parity Check) code by using a result of checking a predetermined parity is provided to effectively encode the LDPC code by slightly changing only a structure of an H matrix. A method for encoding an LDPC code by using a result of checking a predetermined parity includes the steps of: forming a parity bit check matrix with a dual diagonal structure based on an H matrix(901); calculating all parity bit by inserting an arbitrary binary number into a sub block unit(902); checking a parity bit corresponding to the sub block unit on the last position of the H matrix when the calculated parity bit is not right(903,904); searching a parity bit part where a result of checking the parity bit is represented as 1(905); performing an XOR operation of the parity bit part into which the arbitrary binary number is inserted and the parity bit part obtained through a simultaneous equation between the parity bits per the sub block unit(906); and determining, the parity bit satisfying a condition that a result of multiplying the H matrix by a code word vector encoded by the H matrix corresponds to 0, as the parity bit of the H matrix(907).
Abstract:
An apparatus and a method for controlling a receiving terminal in a next generation wireless communication system are provided to perform control according to an abnormal data processing error by monitoring an operation of each block of a wireless LAN receiving terminal. An apparatus for controlling a receiving terminal in a next generation wireless communication system includes a receiving terminal monitor module(120), a count module(130), and a control module(110). The receiving terminal monitor module(120) receives a plurality of event signals which are generated in a data signal processing process generated in the receiving terminal. The count module(130) has a counter, and operates the counter for a predetermined time corresponding to the plurality of event signals by activating or inactivating the counter. The control module(110) controls the count module(130), and controls the receiving terminal by determining whether the corresponding event signal is received for a predetermined time.
Abstract:
A method for designing a digital system with a high-level programming language is provided to reduce time required for simulating a program made in a low-level programming language and reduce the time required for forming a system hardware configuration with a lower program by forming the system hardware environment with the high-level programming language. An algorithm and the first variable for the desired digital system are set by using the high-level programming language. The environment similar to the desired system hardware is formed based on the set algorithm and first variable by using the high-level programming language(S110). The system environment formed in the high-level programming language is converted into the low-level programming language and is implemented to the hardware(S140).
Abstract:
An AGC(Automatic Gain Control) method having variable gain control intervals and a device thereof are provided to perform a rough gain control loop in a wireless communication system having multiple antennas, and additionally conduct a detailed gain control loop for receiving signals passing through a gain control process, thereby obtaining stable gains. RF(Radio Frequency) receivers(110) receive a plurality of the first signals through plural antennas, and perform gain control for the received first signals to output the first signals as a plurality of the second signals. A signal saturation sensor(400) outputs a saturated state determination value if the number of the second signals larger than a threshold value is more than a predetermined number. A gain controller(300) detects one power by comparing power of the second signals, and outputs the detected power and a gain determination value determined on the basis of the saturated state determination value to the RF receivers(110).
Abstract:
본 발명은 직교 주파수 분할 다중 방식(OFDM)을 이용하는 무선 랜 시스템에서의 수신 장치에 관한 것이다. 본 발명의 무선랜 시스템에서의 수신 장치는 복수의 채널의 증폭 신호를 기초로 채널 각각의 디지털 증폭부의 이득을 조절하는 이득 조절부; 복수 채널의 신호를 믹싱(Mixing)하는 채널 믹서부; 채널 믹서부로부터 전달받은 신호를 일정한 대역으로 필터링하는 필터부; 필터부로부터 필터링된 반복적인 훈련 신호열을 기초로 캐리어 주파수 옵셋을 추정하는 캐리어 주파수 옵셋 추정부; 필터부로부터 전달받은 신호에서 훈련신호열의 끝을 검출하는 상호 상관 연산부; 상호 상관 연산부로부터 전달받은 신호의 훈련 신호열의 프레임동기를 맞추는 동기화부; 및 캐리어 주파수 옵셋 추정부 및 동기화부에서 출력되는 신호를 기초로 복수 채널의 신호를 보상하는 캐리어 주파수 옵셋 보상부를 포함한다. 이러한 본 발명에 따르면, MIMO(Multiple Input Multiple Output)를 지원하는 차세대 무선랜 시스템의 수신단 프런트 엔드(Frontend)는 수신 신호의 보상 및 동기화가 효과적으로 이루어지게 하며, 전송 효율을 높이는 효과가 있다. 차세대 무선랜, 프런트 앤드, 무선랜 수신 장치, MIMO
Abstract:
본 발명은 다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및 그 방법에 관한 것이다. 다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및 그 방법은, 송신단에서 통신 시작을 위한 제어 데이터가 전송되면 제어 데이터를 이용해 채널 추정을 수행하고 안테나 선택 정보를 산출한 후, 안테나 선택 정보를 토대로 실제 데이터의 송신하기 위한 상기 송신 안테나를 선택하고, 선택된 송신안테나만을 통해 송신단으로부터 실제 데이터가 전송되면 데이터를 검파하기 위한 채널 추정, 다중입력 다중출력 검파를 수행하여 데이터에서 송신 심벌을 복원하도록 한다. 이와 같이 하면, 전체 안테나 중에서 실제 데이터를 송신할 안테나를 선택하여 데이터를 전송함으로써 비트 오류 성능을 높이고, 수신단의 신호 검파 과정에서 널링 벡터를 이용한 등가 채널 용량을 통해 채널 용량을 비교함으로써 잉여 연산을 요구하지 않아 수신단의 복잡도를 감소시킬 수 있다. 다중입력 다중출력 시스템, 안테나 선택, 송신 안테나, 등가 채널 용량
Abstract:
본 발명은 다중 대역 또는 다중 안테나 전송 모드에서 높은 데이터 전송률과 호환성을 제공하는 송수신 장치 및 그 방법에 관한 것이다. 본 발명에 따른 데이터 송신 방법은, 소스부에서 생성된 데이터를 적어도 하나의 대역에 분배하는 단계; 상기 대역마다 분배된 데이터에 대해 오류 정정을 위한 부호화를 수행하는 단계; 상기 부호화된 데이터를 적어도 하나의 안테나에 분배하는 단계; 상기 안테나마다 분배된 데이터에 대해 부반송파를 할당하고 역푸리에 변환을 수행하는 단계; 상기 부반송파에 대응하는 쇼트 프리앰블 제 1 롱 프리앰블을 생성하는 단계; 데이터의 전송모드에 기초하여 시그널 심벌을 생성하는 단계; 및 상기 전송 모드가 MIMO-OFDM 전송 모드인 경우, 상기 시그널 심벌과 데이터 필드 사이에 사용하지 않는 부반송파의 채널 추정을 위한 제 2 롱 프리앰블을 부가하여 프레임을 생성하는 단계를 포함한다. 본 발명의 구성에 따르면, 상기 제 2 롱 프리앰블을 이용하여 제 1 롱 프리앰블에서 사용하지 않는 부반송파의 채널 추정을 수행하고, 상기 시그널 심벌이 포함하는 전송 모드 정보에 기초하여 수신기가 적응적으로 데이터를 수신할 수 있다. MIMO, OFDM, SDM, STBC, 프레임, 시그널 심볼, 프리앰블
Abstract:
본 발명은 차세대 무선 랜 시스템의 블록 인터리버 장치 및 그 방법에 관한 것이다. 본 발명의 무선 랜 시스템의 인터리버는, 수신 받은 데이터를 저장하는 메모리부; 수신된 데이터의 변조 방식과 채널 수를 분석하여 생성된 메모리 쓰기 가능 신호를 기초로, 상기 메모리부에 데이터를 기입하는 쓰기 제어부; 및 상기 쓰기 제어부의 메모리 쓰기 가능 신호에 기초하여 메모리 읽기 가능 신호를 생성하여 상기 메모리부에 저장된 데이터를 읽어오는 읽기 제어부를 포함한다. 이러한 본 발명에 따르면, 차세대 무선 랜 시스템의 블록 인터리버 장치는 종래의 인터리버보다 적은 수의 메모리와 적은 양의 제어 로직을 이용하여 종래의 무선 랜 및 차세대 무선 랜 규격의 전송률에 해당하는 인터리빙 블록 사이즈를 모두 만족하는 효과가 있다. 차세대 무선랜, 블록 인터리버(Block Interleaver), 인터리빙
Abstract:
무선 패킷 통신 시스템의 자동 이득 제어 방법에서, 크기가 일정 크기 이상인 샘플의 수가 특정 개수 이상이면 가변 이득 증폭기의 설정 이득을 줄인다. 이후, 수신 전력을 측정한 후에 수신 전력과 기준 전력의 차이만큼 다시 설정 이득을 조절한다. 이와 같이 하면, 원하는 시간 내에 이득을 제어할 수 있다. 무선, 패킷, 이득, 전력, 샘플, 프리앰블