Abstract:
본 발명은 직교진폭변조(QAM) 신호의 연판정 복호시 성능 향상을 위해 채널 추정 오류를 고려한 일반화된 대수 우도비 알고리즘을 구현하기 위한 연판정 복호기, 및 연판정 복호시 대수 우도비 계산 장치 및 그 방법에 관한 것이다. 이를 위해 본 발명에 따른 실시예에서는 기준신호와 채널추정 신호를 곱셈하는 곱셈기, 곱셈기의 출력 신호와 수신단의 수신신호를 감산하는 감산기, 감산기 출력 신호와 기준신호를 각각 제곱하는 제1 및 제2 제곱기, 제1 및 제2 제곱기들의 출력 신호를 제산하는 제산기, 제산기의 출력 신호를 비교하는 비교기를 포함한다. 따라서, 본 발명은 일반화된 대수 우도비를 이용하여 채널 추정 오류를 반영한 연판정 신호 복호가 이루어져 최적의 신호 복원을 통하여 수신 신호 복호 성능이 향상되고, 아울러 신호대 잡음비가 개선될 수 있는 효과를 제공한다.
Abstract:
PURPOSE: A soft decision decoder, and a log-likelihood ratio calculation apparatus during soft decision decoding and its method are provided to improve decoding performance of a received signal by performing an optimum signal decoding. CONSTITUTION: A plurality of log-likelihood ratio calculation apparatus(100) uses a received signal(y) containing noise inputted from a receiver to perform a soft decision decoding as to an orthogonal amplitude modulated signal, and calculate a log-likelihood ratio of a positive(+) signal and a negative(-) signal. A subtract(112) determines a difference of log-likelihood ratio of the positive signal and the negative signal being output from the plurality of log-likelihood ratio calculation apparatus. And a comparator(114) receives the calculation result of the log-likelihood ratio difference of the subtract and then determines the orthogonal amplitude modulated signal as positive(+) or negative(-) according as the calculation result is positive or negative number.
Abstract:
본 발명은 위성통신 시스템의 복조기에서 데이터를 수신하여 복원하기 위한 부분 중 클럭 복원 장치의 디지탈 순차 랜덤 워크 필터에 관한 것으로서, 디지탈 위상 검출부(11)로부터 리이드 신호와 래그 신호, 그리고 외부의 클럭신호를 입력받아 래그 신호가 입력될때만 래그 신호를 검출하여 출력하는 래그 입력 처리 수단(21), 디지탈 위상 검출부(11)로부터 리이드 신호와, 데이터 천이 입력 신호를 입력받고, 상기 래그 입력 처리 수단(21)의 래그 신호를 입력받아 각각의 입력된 데이터를 계수하여 카운트 값을 출력하는 카운터 수단(23), 상기 카운터 수단(23)의 출력을 입력받아 외부의 필터 선택 신호에 의해 선택된 카운트 값을 출력하는 필터 선택 수단(25), 상기 필터 선택 수단(25)의 출력과 외부의 클럭 및 시스템 리셋 신호를 입력받아 하강 에지를 검� �하여 필터링된 리이드 신호와 필터링된 래그 신호, 그리고 필터링된 데이터를 출력하는 하강 에지 검출 수단(26), 및 상기 하강 에지 검출 수단(26)의 출력을 부정 논리합하여 출력하는 부정 논리합 게이트 수단(27)을 구비하여 리이드 및 래그 형태의 디지탈 위상 검출기와 호환적으로 연결되어 디지탈 클럭 및 캐리어 복원이 가능하고, 디지탈 위상 검출기를 위한 기본적인 디지탈 랜덤 워크 필터로서 확장형 설계시에 필수적인 요소로 적용이 가능하며, 가장 단순한 형태로서 설계의 비용이 적고 위성통신 시스템 및 기타 시스템의 복조기에서 클럭 복원기의 주문형 반도체의 설계 기술에 따라 경제적인 설계가 가능하고 구현 속도의 확장이 가능한 효과를 갖는다.
Abstract:
본 발명은 원격/국지 제어에 의해 시스템의 동작을 제어하도록 하고 특히 정전과 같은 비상사태 발생후에서도 시스템의 세팅값을 그 이전의 값으로 유지하도록 하여 한개의 중심국에 수백개 까지의 단말국이 동작하도록 구성된 시스템에 특히 유리한 기억소자의 어드레스 할당에 의한 원격/국지 선택의 채널번호 제공방법과 제어 시스템에 관한 것으로서, 변복조 시스템의 채널번호 변경이나 데이타의 속도 변경등 시스템 전체의 구성을 자주 바꿀 필요가 발생할 경우 원격(Remote)제어로 망관리장치(NMS라 함)에 의해 시스템의 세팅값을 변경하도록 하고 필요에 따라서는 국지(Local)모드로 수동으로 시스템의 세팅값을 변경하도록 함으로서 시스템의 파라미터 변경을 쉽게 할뿐만 아니라, 정전과 같은 비상사태의 발생에 대비하여 망관리장치에서 보내온 라미터값들을 기억장치의 특정 어드레스에 할당하도록 하고 비상사태 종료후 이 특정 어드레스의 내용을 사용함으로써 원 상태로 북구하기 쉬운 효과가 있다.
Abstract:
A testing circuit of a convolution encoder/Viterbi decoder by using a loopback control circuit is disclosed. In the circuit, a second loopback control means(11) selects one of first transmitting signals or loopback signals according to a second external loopback control signal. A first signal generator(12) generates a transmission start/end output signal. An encoding section(16) encodes data according to a clock and outputs encoded data. A first loopback control means(41) selects one of input signals or second transmitting signals according to a first external loopback control signal. A second signal generator(42) generates a receiving start/end output signal. An encoding symbol formatting means(43) receives the input signals and converts them into decoding data. A data vagueness feature solving means(44) solves a phase vagueness of data. A decoding means(45) decodes data.
Abstract:
A data ambiguity resolver for burst mode communication is disclosed. The data ambiguity resolver for burst mode communication comprises: a first means(21) for determining whether the data ambiguity shall be resolved by external control or by internal control; a second means(22) for determining which way of delaying, inverting, or switching shall be used to resolve the ambiguity of the received data; and a third means for outputting the resolved data result to the external circuit. Thereby, the data ambiguity resolver for burst mode communication may improve the efficiency of communication and simplify a system.
Abstract:
본 발명은 MPE-FEC RS 디코더 및 이의 복호 방법에 관한 것으로, 복호 방법은, 수신 신호에서 입력된 삭제 에러 위치에 해당하는 값을 0으로 대체하는 단계; 상기 수신 신호를 이용하여 신드롬을 계산하는 단계; 삭제 정보를 이용하여 삭제 위치 다항식을 계산하는 단계; 상기 신드롬과 삭제 위치 다항식을 곱하여 수정된 신드롬을 계산하는 단계; 상기 수정된 신드롬을 이용하여 삭제 에러 크기 다항식을 계산하는 단계; 상기 삭제 위치 다항식을 이용하여 에러 위치를 계산하는 단계; 수정된 포니 알고리즘을 이용하여 에러 크기를 계산하는 단계; 및 상기 에러 위치 및 에러 크기를 통해 에러를 정정하는 단계를 포함하여 구성된다. MPE-FEC, RS 디코더, 에러 정정, 에러 평가 다항식