Abstract:
PURPOSE: A lasing circuit for a passive optical network(PON) slave system is provided to delay a time using a minimum gate and adjust a delay quantity by a bit unit in a slave system. CONSTITUTION: A receiving frame processing unit(13) is initialized in a frame start point of a receiving data to output a synchronous pulse of a receiving frame, counts the number of the receiving frame to output a super-counting signal repeated at a certain period, and periodically outputs a receiving pulse by an every 2-frame of the receiving frame. A pulse delay unit(14) receives the receiving pulse and the super-counting signal and delays the received receiving pulse and super-counting signal according to a value set as a result of lasing to output a transmitting pulse. A transmitting frame processing unit(15) generates a transmitting frame using the super-counting signal transmitted with the transmitting pulse and transmits the generated transmitting frame.
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 비동기 전송 방식 시스템에서의 수신된 셀이 속한 가상 연결 테이블의 번지를 찾는 테이블 룩업 방법에 관한 것임. 2. 발명이 해결하고자 하는 기술적 과제 본 발명은 가상 채널 식별자 값에 따라 수신된 셀이 속한 가상 연결 테이블의 번지를 찾는 테이블 룩업 방법을 제공하고자 함. 3. 발명의 해결 방법의 요지 본 발명은 교환 시스템에서의 테이블 룩업 방법에 있어서, 오프셋으로 사용할 값, 해쉬 인덱스 값, 및 헤더 값을 지정하는 제 1 단계; 수신된 가상 채널 식별자가 가상 경로 계층용으로 정해진 것인지를 판단하는 제 2 단계; 가상 경로 계층용이면, 가상 경로 전용 영역을, 오프셋으로 사용할 값을 번지로 하여 읽고, 가상 연결 테이블을 찾는 제 3 단계; 및 가상 경로 계층용이 아니면, 가상 경로/가상 채널 공용영역을, 오프셋으로 사용할 값을 번지로 하여 읽고, 해쉬 테이블을 검색하여 가상 연결 테이블을 찾는 제 4 단계를 포함함. 4. 발명의 중요한 용도 본 발명은 테이블 룩업에 이용됨.
Abstract:
PURPOSE: A method of table look up for searching an address of a virtual connection table corresponding to a received cell in an asynchronous transfer mode system is provided so that when a cell is inputted, a VP or VC connection table can be searched speedily by applying simultaneously a Virtual Path (VP) and a Virtual Channel (VC) connections. CONSTITUTION: A method of table look up for searching an address of a virtual connection table corresponding to a received cell includes several steps. A first step is to designate values such as a Base Table Offset (BOFS), a Hash Offset (HOFS) and a header value (401). A second step is to discriminate whether a received Virtual Channel Identifier (VCI) is defined as a Virtual Path (VP) hierarchy (402). If the received Virtual Channel Identifier (VCI) is defined as a Virtual Path (VP) hierarchy, a third step is to read a region for VP by using the address corresponding to the BOFS and to search a VC table (403). If the received Virtual Channel Identifier (VCI) is not defined as a Virtual Path (VP) hierarchy, a fourth step is to read a region for a VP/VC by using the address corresponding to the BOFS and to search a VC table (407).
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 그레이 카운터를 이용한 주파수 차이 검출회로 2. 발명이 해결하려고 하는 기술적 과제 그레이 카운터를 이용하여 두 클럭의 주파수 차이를 인지하도록 함. 3. 발명의 해결방법의 요지 외부로부터 입력되는 기준클럭에 따라 일정한 주기로 1클럭의 폭을 갖는 구간신호를 발생하는 구간신호 발생부; 상기 구간신호에 따라 소정의 초기값에서부터 기준클럭을 카운터하는 기준클럭 그레이 카운터; 상기 구간신호에 따라 상기 기준클럭 그레이 카운터와느 sekfms 소정의 초기값에서부터 관찰클럭을 카운터하는 관찰클럭 그레이 카운터; 상기 기준클럭 그레이 카운터와 관찰클럭 그레이 카운터의 출력을 비교하여 값이 같은지를 비교하는 비교부; 및 상기 비교부의 출력에 의해 셋(set)되고 구간신호에 의해 리셋(reset)되는 SR 플립플롭을 구비함. 4. 발명의 중요한 용도 PLL의 잠금(lock) 상태를 감시하는데 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 ATM 호스트 어뎁팅 장치에 관한 것임. 2. 발명이 해결하고자하는 기술적 요지 본 발명은 ATM 호스트에서 소정 주기마다 순간적으로 셀을 가산하여 공유 매체상의 트래픽 특성을 손상시키는 현상을 막을 수 있는 ATM 호스트 어뎁팅 장치를 제공하는데 그 목적이 있다. 3. 발명의 해결 방법의 요지 본 발명은 패킷 정보, 수신 셀 및 파라미터를 저장하고 있는 저장수단; 시스템 접속수단과, 마스터수단과, 슬레이브수단과, 프로세싱수단과, 정합수단과, 접속수단과, 중재수단을 갖는 망접속 조절수단; 및 상기 저장수단과 망 접속 조절수단을 접속하는 부접속수단을 포함한다. 4. 발명의 중요한 용도 본 발명은 일반적인 ATM 호스트 뿐만 아니라, 소규모 공유 매체 형태의 ATM 망에 접속된 ATM 장치에도 채용하는데 이용됨.
Abstract:
본 발명은 ASIC 등의 회로에서 여러 기능 블럭이 외부의 메모리를 사용할 때 이 블럭간의 메모리 사용요구를 중재하여 처리하며 외부의 메모리의 속도에 상관없이 단일한 인터페이스를 제공하는 것을 목적으로 하며 본 발명은 읽기회로, 쓰기회로, 그리고 읽기/쓰기 중재회로로 나뉘어 지며, 읽기회로는 다시 읽기 중재회로, 읽기 타이밍 제어회로, 데이타 전달회로로 나뉘어 지고, 쓰기회로는 다시 쓰기 중재회로, 쓰기 타이밍 제어회로로 나뉘어 진다. 읽기회로와 쓰기회로는 외부 메모리와의 속도정합을 위하여 각각 FIFO를 가지고 있다.
Abstract:
1. 청구범위에 기재된 발명이 속하는 기술분야 본 발명은 비동기 전달 모드 셀 세그멘테이션 시스템의 직접 메모리 읽기 및 셀 송출 장치에 관한 것임. 2. 발명이 해결하고자하는 기술적 원리 본 발명은 ATM 셀로 분할하여 전송할 데이타가 호스트 메모리의 임의의 위치에 있도록 허용할 수 있도록 DMA 읽기 기능을 강화하는 직접 메모리 읽기 및 셀 송출 장치를 제공하는데 그 목적이 있다. 3. 발명의 해결 방법의 요지 본 발명은 주변 구성요소 내부접속 메모리 읽기를 요구하는 읽기 제어수단; 전달된 데이터로부터 필요한 바이트만 뽑아서 정렬하여 출력하는 정렬수단; 상기 정렬수단에 남아있는 바이트들을 송출시키는 셀 송출수단; 및 내부에 가지고 있던 데이터를 출력하는 셀 선입선출수단을 포함한다. 4. 발명의 중요한 용도 본 발명은 비동기 전달 모드 셀 세그멘테이션 시스템으로부터 주변 구성요소 인터페이스 메모리에서 직접 데이터를 읽어 송출하는데 이용됨.
Abstract:
본 발명은 두개의 서로 다른 통신용 디지탈(digital) 시스템에서 데이타(data)를 주고 받기 위해 프로그래머블(programmable)한 플래그(flag)가 주어지지 않는 비동기 피포(FIFO:First In First Out)를 사용할때 레벨 카운팅을 위한 쓰기/읽기 신호 중재회로에 관한 것으로, 쓰기, 읽기 신호의 움직임을 놓치지 않을 정도의 충분한 주파수(Nyquist rate)로 샘플링하여 현재값과 이전값의 신호를 만드는 샘플링수단(1)과, 상기 샘플링수단(1)으로 부터 현재값과 이전값에 따른 쓰기, 읽기 신호를 입력받아 한 신호에서만 천이가 감지될때 한 클럭 주기동인 펄스를 발생하는 펄스발생 조합수단(2)과, 상기 펄스발생 조합수단(2)의 출력을 입력받는 업-다운 카운터를 구비하는 것을 특징으로 하여 통신용 보드의 가격을 낮출 수 있고, 74LS193 칩에는 두개의 4비트 카운터가 있는데 부가 � ��직이 필요없는 캐스캐이드(cascade)하면 256까지 카운트할 수 있으며, 또한 여러개의 칩을 사용하면 더 큰 값까지 카운트할 수 있어 최소의 로직과 값싼 부품으로 레벨 카운팅을 할 수 있는 효과가 있다.