대칭 및 비대칭키 암호 연산 처리 시스템 및 그 처리 방법
    101.
    发明公开
    대칭 및 비대칭키 암호 연산 처리 시스템 및 그 처리 방법 失效
    对称和非对称关键拼接操作过程系统及其处理方法

    公开(公告)号:KR1020030043451A

    公开(公告)日:2003-06-02

    申请号:KR1020010074634

    申请日:2001-11-28

    Abstract: PURPOSE: A symmetric and asymmetric key cryptography operation process system and a processing method thereof are provided to process various kinds of ciphering algorithm by using the cryptographic operation process system including hardware circuits of small number. CONSTITUTION: A command extraction portion(130) extracts a command for performing a cryptographic operation when commands and data for a ciphering algorithm are received from an external network. A scheduler and decoder portion(120) decides a calculation method and schedules an executing order by analyzing an input command according to the extracted command and the data. A storage portion(140) stores the extracted command and the data received from the external network. A cryptographic operation portion(160) processes a symmetric and an asymmetric cryptographic operation by performing the stored command according to the scheduled executing order. A control portion(150) controls the cryptographic operation portion.

    Abstract translation: 目的:提供一种对称和非对称密钥密码操作处理系统及其处理方法,通过使用包含少数硬件电路的密码操作处理系统来处理各种加密算法。 构成:当从外部网络接收到用于加密算法的命令和数据时,命令提取部分(130)提取用于执行密码操作的命令。 调度器和解码器部分(120)通过根据提取的命令和数据分析输入命令来决定计算方法并调度执行顺序。 存储部分(140)存储所提取的命令和从外部网络接收的数据。 加密操作部分(160)通过根据调度的执行顺序执行存储的命令来处理对称和非对称加密操作。 控制部分(150)控制密码操作部分。

    주파수-종속 부성 저항기
    102.
    发明公开
    주파수-종속 부성 저항기 失效
    频率依赖的负电阻

    公开(公告)号:KR1020030014458A

    公开(公告)日:2003-02-19

    申请号:KR1020010048479

    申请日:2001-08-11

    Abstract: PURPOSE: A frequency-dependent negative resistor is provided to easily adjust current or voltage by changing a D-value of an FDNR using a TAA(trans-admittance amplifier) having a good frequency feature. CONSTITUTION: A non-inverting differentiator(121) is composed an operational amplifier(121a), a capacitor(C), and a resistor(R). A trans-admittance amplifier(TAA)(122a) receives a voltage from the non-inverting differentiator(121) and outputs an output feedback current. An input voltage(Vin) is connected to a positive input terminal of the operational amplifier(121a). The non-inverting differentiator(121) differentiates the input voltage to generate a differentiated voltage. The TAA(122a) generates the output feedback current based on the differentiated voltage from the non-inverting differentiator(121).

    Abstract translation: 目的:提供频率相关的负电阻,通过使用具有良好频率特性的TAA(反向导纳放大器),通过改变FDNR的D值来轻松调整电流或电压。 构成:非反相微分器(121)由运算放大器(121a),电容器(C)和电阻器(R)构成。 反向导纳放大器(TAA)(122a)从非反相微分器(121)接收电压并输出输出反馈电流。 输入电压(Vin)连接到运算放大器(121a)的正输入端。 非反相微分器(121)区分输入电压以产生微分电压。 TAA(122a)基于来自非反相微分器(121)的微分电压产生输出反馈电流。

    라운드 키 생성 및 암호처리용 암호화장치
    103.
    发明授权
    라운드 키 생성 및 암호처리용 암호화장치 失效
    用于循环密钥生成和加密的加密设备

    公开(公告)号:KR100362170B1

    公开(公告)日:2002-11-23

    申请号:KR1020000024007

    申请日:2000-05-04

    Inventor: 박영수 김호원

    Abstract: 본 발명은 라운드 키 생성 및 암호처리용 암호화장치에 관한 것으로, 데이터 암호화/복호화를 필요로 하는 시스템에서 고속 암호 처리를 통해 시스템의 처리 속도를 향상시키고 암복호 동작이 시스템에 미치는 부하를 최소화하기 위하여, 데이터 암호화/복호화를 필요로 하는 시스템에서의 암호처리를 위한 장치에 있어서, 제1 외부로부터 암호키/복호키와 제어변수를 입력받아 라운드 키 생성수단에 초기 키 입력과 사용암호 선택값을 제공하며, 상기 라운드 키 생성수단으로부터 라운드 키 결과를 받아 암호용/복호용 라운드 키를 제공하기 위한 라운드 키 생성 제어수단; 상기 라운드 키 생성 제어수단으로부터 초기 키 입력과 사용암호 선택값을 제공받아 라운드 키 생성 라운드의 수행에 의하여 라운드 키 결과를 생성하며, 생성된 라운드 키 결과를 상기 라운드 키 생성 제어수단으로 제공하기 위한 라운드 키 생성수단; 제2 외부로부터 평문/암호문을, 상기 제1 외부로부터 제어변수를, 상기 라운드 키 생성 제어수단으로부터 암호용/복호용 라운드 키를 제공받아 암호처리수단에 라운드 키, 초기 평문, 사용암호 선택값을 제공하며, 상기 암호처리수단으로부터 암호화/복호화 처리 결과를 받아 암호문/평문으로 출력하기 위한 암호처리 제어수단; 및 상기 암호처리 제어수단으로부터 라운드 키, 초기 평문, 사용암호 선택값을 첫 번째 라운드 입력으로 하고 암호처리 라운드를 반복하여 암호화/복호화 처리 결과를 생성하며, 생성된 암호화/복호화 처리 결과를 상기 암호처리 제어수단으로 출력하기 위한 암호처리수단을 포함하며, 데이터 암호화/복호화를 필요로 하는 시스템 등에 이용된다.

    상위수준 합성을 위한 계층구조의 제어기 및 인터럽트 처리회로
    104.
    发明公开
    상위수준 합성을 위한 계층구조의 제어기 및 인터럽트 처리회로 失效
    分层控制器和中断处理电路用于高层次综合

    公开(公告)号:KR1019990025516A

    公开(公告)日:1999-04-06

    申请号:KR1019970047181

    申请日:1997-09-12

    Inventor: 박영수 박인학

    Abstract: 본 발명은 상위수준 합성을 위한 계층 구조의 제어기 및 인터럽트 처리 회로에 관한 것이다.
    초 대규모 집적(VLSI) 기술의 발달로 한 개의 칩에 백만 개 이상의 소자를 집적할 수 있지만 이런 복잡한 칩을 수작업으로 설계하기 어렵다. 기능이 다양해지고 설계가 복잡해짐에 따라서 상위수준에서 회로의 알고리즘 동작을 기술하여 검증하고 합성 툴에 의해 자동 설계하는 캐드(CAD) 툴의 필요성이 증대되었다. 현재 응용 목적용 집적회로(ASIC) 설계 분야의 설계에 많이 적용되는 합성 캐드(CAD) 툴은 연결정보(netlist)에서 도면정보를 생성하는 물리합성, 논리식이나 상태천이도 정보로부터 회로도를 생성하는 논리합성 그리고 회로의 알고리즘을 구현한 프로그램으로부터 회로도를 생성하는 상위수준합성으로 분류된다. 물리합성과 논리합성 기술은 많이 발전하여 응용 목적용 집적회로(ASIC) 설계에 활용되고 있으나 상위수준합성은 미래 기술로 연구가 활발히 진행되고 있다. 상위수준합성에 의해 자동 생성되는 회로는 제어기와 데이터 처리기의 구조를 갖는다.
    본 발명은 제어 중심(control-dominated) 회로에 응용할 목적으로 계층적 구조를 갖으며 인터럽트를 처리할 수 있는 상위수준 합성을 위한 계층 구조의 제어기 및 인터럽트 처리 회로에 관한 것이다.

    인버터 기능을 갖는 프로그램이 가능한 양방향성 버퍼
    105.
    发明公开
    인버터 기능을 갖는 프로그램이 가능한 양방향성 버퍼 失效
    与双向缓冲倒相器功能可编程

    公开(公告)号:KR1019970031324A

    公开(公告)日:1997-06-26

    申请号:KR1019950042070

    申请日:1995-11-17

    Inventor: 박영수 조한진

    Abstract: 본 발명은 집적회로에서 인버팅 기능을 갖는 프로그램이 가능한 양방향성 버퍼에 관한 것으로서, 소정 갯수로 입력되는 제어신호의 논리레벨에 따라 스위칭하는 스위칭 수단과, 스위칭 수단에 의해 출력된 입력신호를 인버팅하여 양방향으로 출력하는 인버팅 수단으로 구성되어 임계경로의 지연시간을 줄일 수 있고 칩의 성능을 향상시킬 수가 있는 것이다.

    2중 오류정정이 가능한 BCH 코덱(CODEC)
    106.
    发明授权
    2중 오류정정이 가능한 BCH 코덱(CODEC) 失效
    BCH编解码器可双重错误校正

    公开(公告)号:KR1019930011573B1

    公开(公告)日:1993-12-11

    申请号:KR1019910015704

    申请日:1991-09-09

    Abstract: The BCH CODEC corrects error at the digital transmission system and designs BCH CODEC enabling to double error correction. The method includes an encoder (10) for making sign bits, a decoder (70) for executing BCH decoding from the receiving data R (x), a buffer (50) for receiving the data R (x), a syndrome generator (20) for computing syndromes S1 and S2, an error detecting circuit (40) for generating the signal (COR) at the error position, an XOR circuit (55) for generating sign bits and a counter generator (30) for calculating a coefficient σ2 of the error polynomial.

    Abstract translation: BCH编解码器校正数字传输系统的错误,并设计BCH编解码器,使双纠错。 该方法包括用于进行符号位的编码器(10),用于从接收数据R(x)执行BCH解码的解码器(70),用于接收数据R(x)的缓冲器(50),校正子发生器 )用于计算综合征S1和S2,用于在错误位置产生信号(COR)的误差检测电路(40),用于产生符号位的异或电路(55)和用于计算系数σ2的计数器发生器(30) 误差多项式。

    변이 추정 장치 및 방법
    108.
    发明公开
    변이 추정 장치 및 방법 审中-实审
    估计变异的装置和方法

    公开(公告)号:KR1020170115747A

    公开(公告)日:2017-10-18

    申请号:KR1020160043321

    申请日:2016-04-08

    CPC classification number: H04N13/122 G06T7/85 H04N13/246 H04N13/25

    Abstract: 변이추정장치및 방법이개시된다. 스테레오카메라로부터스테레오영상을입력받는영상입력부; 상기스테레오영상에서매칭윈도우를이용하여상기스테레오영상의변이를추정하는변이추정부및 추정된변이를이용하여생성된변이맵을출력하는변이맵출력부를포함하고, 상기매칭윈도우는매칭윈도우내에서중앙부의화소들과, 중앙부의크기보다큰 하나이상의테두리들에상응하는화소들로구성된다.

    Abstract translation: 公开了一种变化估计装置和方法。 图像输入单元,用于从立体相机接收立体图像; 以及变化图输出单元,用于通过使用立体图像中的匹配窗口来输出使用估计变化而生成的变化图,以估计立体图像的变化, 像素和对应于比中心部分的尺寸大的一个或多个边缘的像素。

    무인 항공기의 비행 제어 서버 및 제어 방법
    109.
    发明公开
    무인 항공기의 비행 제어 서버 및 제어 방법 审中-实审
    飞行控制服务器和无人机的控制方法

    公开(公告)号:KR1020170109432A

    公开(公告)日:2017-09-29

    申请号:KR1020160033555

    申请日:2016-03-21

    Abstract: 본발명은무인항공기의비행제어서버및 제어방법에관한것으로, 본문서에개시되는일 실시예에따른무인항공기제어방법은, 기설정된지역을감시하고있는제1 무인항공기가존재하는것으로판단된경우, 상기지역을감시하고있는상기제1 무인항공기로부터상기제1 무인항공기의상태정보를수신하는단계, 상기수신한상태정보를기초로하여, 상기제1 무인항공기의교대필요성을판단하는단계, 상기제1 무인항공기와교대하기위한적어도하나의제2 무인항공기를검색하는단계, 상기제1 무인항공기와교대하기위한교대정보를상기검색된적어도하나의제2 무인항공기에송신하는단계및 상기제1 무인항공기를지상기지로복귀시키기위한복귀정보를상기제1 무인항공기에송신하는단계를포함할수 있다.

    Abstract translation: 当本发明由第一UAV,其涉及UAV的飞行控制服务器及其控制方法确定的,根据该文献中公开的实施方式UAV控制方法,一组监测设定区域存在 ,从监视该区域的第一UAV接收第一UAV的状态信息,基于接收到的状态信息确定交替第一UAV的必要性, 1检索所述至少一个第二UAV到无人驾驶飞机移动,所检索的第二步骤所述的移位信息转移到发送到所述至少一个第二UAV第一UAV和第一UAV 返回地面基地,返回第一架无人机的信息。

Patent Agency Ranking