Abstract:
A transmitter system comprises an oscillator and having an adjustable monolithic capacitor circuit used for frequency stabilization. The oscillator signal is modulated and transmitted. A data generating chip is coupled to the transmitter. The data generating chip is used for adjusting and controlling the transmitter oscillator frequency signal. The adjustable capacitor circuit is located internal to the data generating chip and is coupled to a ground pin and one of a plurality of function pins on the data generating chip. The adjustable capacitor circuit is used for adjusting and setting the centerpoint of the transmitter oscillator frequency signal.
Abstract:
A phase-locked-loop circuit includes an oscillator having R-C networks that are coupled to a positive feedback path of the oscillator. An amplifier having a controllable gain is included in the positive feedback path. Variation of the gain of the amplifier produces a corresponding variation in the frequency of the oscillator. A pair of differentially symmetrical signals are produced in the positive feedback path and combined in a differential amplifier to form an oscillatory signal.
Abstract:
본 발명에서는, 적어도, 제1 발진기 주파수 및 주기와 관련 있는 제1구성과 제2 발진기 주파수 및 주기와 관련 있는 제2구성 사이에서 발진기를 스위칭되게 하는 스위칭 장치, 및 상기 스위칭 장치를 제어하는 제어 장치를 갖는 전자 발진기를 제공하는 단계와, 중간주파수와 주기를 가지며, 출력 신호를 생성하기 위해 적어도 상기 제1구성 및 제2 구성 사이에서 상기 발진기를 디더링하는 단계를 포함하고, 상기 디더링은 출력 신호 주파수의 연이은 싸이클(cycles) 상에 각 출력 신호 주기의 미리 결정된 서브셋에서 1구성으로부터 상기 제2구성으로의 스위칭에 의해 수행되는 출력 신호를 생성하는 방법을 제공한다.
Abstract:
본 발명은 발진 주파수 대역을 광대역화하면서, CN 특성 및 직선성의 열화를 방지할 수 있는 전압 제어 발진기를 제공하는 것을 목적으로 한다. 제어 전압(VT)에 기초하여 발진 주파수의 출력 신호(fvco)를 출력함과 동시에, 전환 신호(VSW)의 입력에 기초하여 출력 신호(fvco)의 발진 주파수 대역을 전환하는 전환 수단을 구비한 발진부(23)와, 제어 전압(VT)에 기초하여 전환 신호(VSW)를 출력하는 제어부(28)로 전압 제어 발진기가 구성된다.
Abstract:
발진 노드의 DC 전압에 공통잡음이 유입되었을 때, FM 변조에 의한 위상 잡음의 열화를 방지할 수 있는 커패시터 뱅크 회로가 개시되어 있다. 커패시터 뱅크 회로는 제 1 노드, 제 2 노드, N 개의 제 1 블록킹 커패시터들, N 개의 제 1 AMOS 버랙터들, N 개의 제 2 블록킹 커패시터들, 및 N 개의 제 2 AMOS 버랙터들을 구비한다. 제 1 블록킹 커패시터들은 제 1 노드에 공통연결된 제 1 단자를 갖는다. 제 1 AMOS 버랙터들은 제 1 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자를 갖는다. 제 2 블록킹 커패시터들은 제 2 노드에 공통연결된 제 1 단자를 갖는다. 제 2 AMOS 버랙터들은 제 2 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자와 상기 제 1 AMOS 버랙터들 각각의 제 2 단자에 연결된 제 2 단자를 갖는다. 제 1 및 제 2 AMOS 버랙터들 각각의 제 2 단자를 통해 N 개의 2 진화된 신호가 인가되고, 제 1 및 제 2 AMOS 버랙터들 각각의 제 1 단자를 통해 반전된 2진화 신호가 인가된다. 따라서, 커패시터 뱅크 회로는 저잡음 광대역 전압제어 오실레이터에 사용할 수 있고 트랜시버 칩에 내장할 수 있다.
Abstract:
PURPOSE: The output circuit for dividing an image signal of a game device is provided to reduce fatigue eyes strain by cleaning a quality of screen of a game device. CONSTITUTION: An image signal divider(20) receives and divides an image signal outputting through an image output terminal(V) of a main IC(10). A first output part(30) provides into a monitor of PC by amplifying the image signal divided in the image signal divider(20) and dividing voltage. A second output part(40) amplifies the image signal divided in the image signal divider(20) and dividing voltage so as to output. A converter(50) converts frequency of an image signal outputting from the second output part(40) and a voice signal outputting from the main IC(10), so as to output into a TV through a wire and a radio by displaying in a special channel of the TV. A radio oscillator(60) amplifies and oscillates for outputting the signal of which frequency is converted so as to output in the converter(50). A resonance circuit(70) resonates an oscillated signal through the radio oscillator(60) and outputs through an antenna. Thereby, quality of image screen is clear so as to reduce fatigue eyes strain.
Abstract:
집적된 발진기 회로는 제1 주파수와 제2 주파수 사이에서 스위칭되도록 구성된 발진기를 포함한다. 스위칭 회로는 목표 주파수를 나타내는 입력을 수신하고 그 입력에 의해 결정된 간격으로 발진기를 제1 및 제2 주파수 사이에서 스위치하여, 발진기의 평균 출력 주파수가 목표 주파수에 근사화되도록 한다.
Abstract:
A multi-band VCO employs a coupled-inductor based resonator having N>=2 ports. Each port has an inductor and at least one capacitor. The N inductors for the N ports are magnetically coupled. The inductors/ports may be selectively enabled and disabled to allow the VCO to operate at different frequency bands. The capacitor(s) for each port may include one or more fixed capacitors, one or more variable capacitors (varactors), one or more switchable capacitors, or any combination of fixed, variable, and switchable capacitors. The switchable capacitors (if any) in the enabled ports may be selectively enabled and disabled to vary the VCO oscillation frequency. The varactors (if any) in the enabled ports can vary the oscillation frequency to lock the VCO to a desired frequency. The multi-band VCO may be implemented with various oscillator topologies and can replace multiple single-band VCOs.
Abstract:
A voltage controlled oscillator is provided to obtain a high phase noise characteristic and reduce current consumption. A voltage control oscillator includes a resonator(210), a first transistor(221), a second transistor(222), a first power source(241), a second power source(242), first and second capacitor banks(231,232), and first and second feedback capacitors(251,252). The resonator resonates in a frequency determined by the capacitance and the inductance varied according to the control voltage. The first transistor includes the first to third electrodes and the first electrode is connected to the resonator. The second transistor includes the first to third electrodes and the first electrode is connected to the resonator. The first and second power sources are connected between the respective third electrode of the first and second transistors and the ground and control the Q value of the resonator. The first and second capacitor banks include a plurality of capacitors connected between the second electrode of the first and second transistors and the third electrode in parallel and a plurality of switches controlling the on and off of respective capacitors. The first and second feedback capacitors are connected in parallel to the first and second power sources. The first electrode of the first transistor is connected to the second electrode of the second transistor. The second electrode of the first transistor is connected to the first electrode of the second transistor.
Abstract:
발진 노드의 DC 전압에 공통잡음이 유입되었을 때, FM 변조에 의한 위상 잡음의 열화를 방지할 수 있는 커패시터 뱅크 회로가 개시되어 있다. 커패시터 뱅크 회로는 제 1 노드, 제 2 노드, N 개의 제 1 블록킹 커패시터들, N 개의 제 1 AMOS 버랙터들, N 개의 제 2 블록킹 커패시터들, 및 N 개의 제 2 AMOS 버랙터들을 구비한다. 제 1 블록킹 커패시터들은 제 1 노드에 공통연결된 제 1 단자를 갖는다. 제 1 AMOS 버랙터들은 제 1 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자를 갖는다. 제 2 블록킹 커패시터들은 제 2 노드에 공통연결된 제 1 단자를 갖는다. 제 2 AMOS 버랙터들은 제 2 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자와 상기 제 1 AMOS 버랙터들 각각의 제 2 단자에 연결된 제 2 단자를 갖는다. 제 1 및 제 2 AMOS 버랙터들 각각의 제 2 단자를 통해 N 개의 2 진화된 신호가 인가되고, 제 1 및 제 2 AMOS 버랙터들 각각의 제 1 단자를 통해 반전된 2진화 신호가 인가된다. 따라서, 커패시터 뱅크 회로는 저잡음 광대역 전압제어 오실레이터에 사용할 수 있고 트랜시버 칩에 내장할 수 있다.