ADJUSTABLE FREQUENCY STABILIZING INTERNAL CHIP CAPACITOR SYSTEM
    101.
    发明申请
    ADJUSTABLE FREQUENCY STABILIZING INTERNAL CHIP CAPACITOR SYSTEM 审中-公开
    可调节频率稳定内部芯片电容系统

    公开(公告)号:WO99049565A1

    公开(公告)日:1999-09-30

    申请号:PCT/US1999/006812

    申请日:1999-03-24

    Abstract: A transmitter system comprises an oscillator and having an adjustable monolithic capacitor circuit used for frequency stabilization. The oscillator signal is modulated and transmitted. A data generating chip is coupled to the transmitter. The data generating chip is used for adjusting and controlling the transmitter oscillator frequency signal. The adjustable capacitor circuit is located internal to the data generating chip and is coupled to a ground pin and one of a plurality of function pins on the data generating chip. The adjustable capacitor circuit is used for adjusting and setting the centerpoint of the transmitter oscillator frequency signal.

    Abstract translation: 发射机系统包括振荡器,并具有用于频率稳定的可调单片电容器电路。 振荡器信号被调制和传输。 数据产生芯片耦合到发射机。 数据生成芯片用于调整和控制发射机振荡器频率信号。 可调电容器电路位于数据生成芯片的内部,并且耦合到数据生成芯片上的接地引脚和多个功能引脚中的一个。 可调电容电路用于调整和设置发射机振荡器频率信号的中心点。

    전자 발진기 파인 튜닝의 개선
    103.
    发明公开
    전자 발진기 파인 튜닝의 개선 无效
    电子振荡器微调中的改进

    公开(公告)号:KR1020120105416A

    公开(公告)日:2012-09-25

    申请号:KR1020127003004

    申请日:2010-06-28

    CPC classification number: H03L7/00 H03B5/1265 H03B5/1268 H03B2201/025 H03J3/20

    Abstract: 본 발명에서는, 적어도, 제1 발진기 주파수 및 주기와 관련 있는 제1구성과 제2 발진기 주파수 및 주기와 관련 있는 제2구성 사이에서 발진기를 스위칭되게 하는 스위칭 장치, 및 상기 스위칭 장치를 제어하는 제어 장치를 갖는 전자 발진기를 제공하는 단계와,
    중간주파수와 주기를 가지며, 출력 신호를 생성하기 위해 적어도 상기 제1구성 및 제2 구성 사이에서 상기 발진기를 디더링하는 단계를 포함하고,
    상기 디더링은 출력 신호 주파수의 연이은 싸이클(cycles) 상에 각 출력 신호 주기의 미리 결정된 서브셋에서 1구성으로부터 상기 제2구성으로의 스위칭에 의해 수행되는 출력 신호를 생성하는 방법을 제공한다.

    전압 제어 발진기, PLL 회로 및 반도체 장치
    104.
    发明授权
    전압 제어 발진기, PLL 회로 및 반도체 장치 失效
    전압제어발진기,PLL회로및반도체장치

    公开(公告)号:KR100933965B1

    公开(公告)日:2009-12-28

    申请号:KR1020030033309

    申请日:2003-05-26

    Abstract: 본 발명은 발진 주파수 대역을 광대역화하면서, CN 특성 및 직선성의 열화를 방지할 수 있는 전압 제어 발진기를 제공하는 것을 목적으로 한다.
    제어 전압(VT)에 기초하여 발진 주파수의 출력 신호(fvco)를 출력함과 동시에, 전환 신호(VSW)의 입력에 기초하여 출력 신호(fvco)의 발진 주파수 대역을 전환하는 전환 수단을 구비한 발진부(23)와, 제어 전압(VT)에 기초하여 전환 신호(VSW)를 출력하는 제어부(28)로 전압 제어 발진기가 구성된다.

    Abstract translation: 一种压控振荡器,其具有宽的振荡频带,期望的载波噪声特性以及相对于控制电压的期望的振荡频率线性。 压控振荡器包括振荡单元和控制单元。 振荡单元在多个振荡频带中的一个振荡频带中产生具有与控制电压相对应的振荡频率的输出信号。 振荡单元包括用于根据切换信号选择多个振荡频带中的一个的切换单元。 控制单元根据控制电压生成开关信号。

    커패시터 뱅크 회로 및 그것을 구비한 전압제어 오실레이터
    105.
    发明公开
    커패시터 뱅크 회로 및 그것을 구비한 전압제어 오실레이터 有权
    具有相同电容的电容器电路和电压控制振荡器

    公开(公告)号:KR1020050082698A

    公开(公告)日:2005-08-24

    申请号:KR1020040011239

    申请日:2004-02-20

    Inventor: 조제광

    CPC classification number: H03B5/1215 H03B5/1228 H03B2201/025 H03J2200/10

    Abstract: 발진 노드의 DC 전압에 공통잡음이 유입되었을 때, FM 변조에 의한 위상 잡음의 열화를 방지할 수 있는 커패시터 뱅크 회로가 개시되어 있다. 커패시터 뱅크 회로는 제 1 노드, 제 2 노드, N 개의 제 1 블록킹 커패시터들, N 개의 제 1 AMOS 버랙터들, N 개의 제 2 블록킹 커패시터들, 및 N 개의 제 2 AMOS 버랙터들을 구비한다. 제 1 블록킹 커패시터들은 제 1 노드에 공통연결된 제 1 단자를 갖는다. 제 1 AMOS 버랙터들은 제 1 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자를 갖는다. 제 2 블록킹 커패시터들은 제 2 노드에 공통연결된 제 1 단자를 갖는다. 제 2 AMOS 버랙터들은 제 2 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자와 상기 제 1 AMOS 버랙터들 각각의 제 2 단자에 연결된 제 2 단자를 갖는다. 제 1 및 제 2 AMOS 버랙터들 각각의 제 2 단자를 통해 N 개의 2 진화된 신호가 인가되고, 제 1 및 제 2 AMOS 버랙터들 각각의 제 1 단자를 통해 반전된 2진화 신호가 인가된다. 따라서, 커패시터 뱅크 회로는 저잡음 광대역 전압제어 오실레이터에 사용할 수 있고 트랜시버 칩에 내장할 수 있다.

    게임기용 영상신호 분배 유무선 출력회로
    106.
    发明公开
    게임기용 영상신호 분배 유무선 출력회로 无效
    用于通过线和无线分割游戏设备的图像信号的输出电路

    公开(公告)号:KR1020010027756A

    公开(公告)日:2001-04-06

    申请号:KR1019990039656

    申请日:1999-09-15

    Applicant: 이철우

    Inventor: 이철우

    CPC classification number: A63F13/25 H03B1/00 H03B2201/0225 H03B2201/025

    Abstract: PURPOSE: The output circuit for dividing an image signal of a game device is provided to reduce fatigue eyes strain by cleaning a quality of screen of a game device. CONSTITUTION: An image signal divider(20) receives and divides an image signal outputting through an image output terminal(V) of a main IC(10). A first output part(30) provides into a monitor of PC by amplifying the image signal divided in the image signal divider(20) and dividing voltage. A second output part(40) amplifies the image signal divided in the image signal divider(20) and dividing voltage so as to output. A converter(50) converts frequency of an image signal outputting from the second output part(40) and a voice signal outputting from the main IC(10), so as to output into a TV through a wire and a radio by displaying in a special channel of the TV. A radio oscillator(60) amplifies and oscillates for outputting the signal of which frequency is converted so as to output in the converter(50). A resonance circuit(70) resonates an oscillated signal through the radio oscillator(60) and outputs through an antenna. Thereby, quality of image screen is clear so as to reduce fatigue eyes strain.

    Abstract translation: 目的:提供用于分割游戏装置的图像信号的输出电路,以通过清洁游戏装置的画面质量来减少疲劳眼睛的疲劳。 构成:图像信号分配器(20)接收并分割通过主IC(10)的图像输出端子(V)输出的图像信号。 第一输出部分(30)通过放大在图像信号分配器(20)中划分的图像信号和分压来提供PC的监视器。 第二输出部分(40)放大图像信号分配器(20)中划分的图像信号和分压电压以便输出。 A转换器(50)转换从第二输出部分(40)输出的图像信号的频率和从主IC(10)输出的语音信号,以便通过线路和无线电通过显示在 电视专用频道。 无线电振荡器(60)放大并振荡以输出频率被转换的信号,以便在转换器(50)中输出。 谐振电路(70)通过无线电振荡器(60)谐振振荡的信号,并通过天线输出。 因此,图像屏幕的质量是清晰的,以减少眼睛疲劳疲劳。

    결합-인덕터 다중대역 VCO
    108.
    发明授权
    결합-인덕터 다중대역 VCO 有权
    耦合电感多波段VCO

    公开(公告)号:KR101003210B1

    公开(公告)日:2010-12-21

    申请号:KR1020077005716

    申请日:2005-08-10

    Abstract: A multi-band VCO employs a coupled-inductor based resonator having N>=2 ports. Each port has an inductor and at least one capacitor. The N inductors for the N ports are magnetically coupled. The inductors/ports may be selectively enabled and disabled to allow the VCO to operate at different frequency bands. The capacitor(s) for each port may include one or more fixed capacitors, one or more variable capacitors (varactors), one or more switchable capacitors, or any combination of fixed, variable, and switchable capacitors. The switchable capacitors (if any) in the enabled ports may be selectively enabled and disabled to vary the VCO oscillation frequency. The varactors (if any) in the enabled ports can vary the oscillation frequency to lock the VCO to a desired frequency. The multi-band VCO may be implemented with various oscillator topologies and can replace multiple single-band VCOs.

    VOLTAGE CONTROLED OSCILLATOR
    109.
    发明授权
    VOLTAGE CONTROLED OSCILLATOR 无效
    电压控制振荡器

    公开(公告)号:KR100872278B1

    公开(公告)日:2008-12-05

    申请号:KR20070088292

    申请日:2007-08-31

    Inventor: JO BYEONG HAK

    CPC classification number: H03B5/1228 H03B5/1212 H03B5/1246 H03B2201/025

    Abstract: A voltage controlled oscillator is provided to obtain a high phase noise characteristic and reduce current consumption. A voltage control oscillator includes a resonator(210), a first transistor(221), a second transistor(222), a first power source(241), a second power source(242), first and second capacitor banks(231,232), and first and second feedback capacitors(251,252). The resonator resonates in a frequency determined by the capacitance and the inductance varied according to the control voltage. The first transistor includes the first to third electrodes and the first electrode is connected to the resonator. The second transistor includes the first to third electrodes and the first electrode is connected to the resonator. The first and second power sources are connected between the respective third electrode of the first and second transistors and the ground and control the Q value of the resonator. The first and second capacitor banks include a plurality of capacitors connected between the second electrode of the first and second transistors and the third electrode in parallel and a plurality of switches controlling the on and off of respective capacitors. The first and second feedback capacitors are connected in parallel to the first and second power sources. The first electrode of the first transistor is connected to the second electrode of the second transistor. The second electrode of the first transistor is connected to the first electrode of the second transistor.

    Abstract translation: 提供压控振荡器以获得高相位噪声特性并降低电流消耗。 电压控制振荡器包括谐振器(210),第一晶体管(221),第二晶体管(222),第一电源(241),第二电源(242),第一和第二电容器组(231,232) 以及第一和第二反馈电容器(251,252)。 谐振器以由电容确定的频率谐振,并且电感根据控制电压而变化。 第一晶体管包括第一至第三电极,第一电极连接到谐振器。 第二晶体管包括第一至第三电极,第一电极连接到谐振器。 第一和第二电源连接在第一和第二晶体管的相应第三电极和地之间,并控制谐振器的Q值。 第一和第二电容器组包括连接在第一和第二晶体管的第二电极和第三电极之间并联的多个电容器以及控制各个电容器的导通和截止的多个开关。 第一和第二反馈电容器并联连接到第一和第二电源。 第一晶体管的第一电极连接到第二晶体管的第二电极。 第一晶体管的第二电极连接到第二晶体管的第一电极。

    커패시터 뱅크 회로 및 그것을 구비한 전압제어 오실레이터
    110.
    发明授权
    커패시터 뱅크 회로 및 그것을 구비한 전압제어 오실레이터 有权
    具有相同电容的电容器电路和电压控制振荡器

    公开(公告)号:KR100551477B1

    公开(公告)日:2006-02-14

    申请号:KR1020040011239

    申请日:2004-02-20

    Inventor: 조제광

    CPC classification number: H03B5/1215 H03B5/1228 H03B2201/025 H03J2200/10

    Abstract: 발진 노드의 DC 전압에 공통잡음이 유입되었을 때, FM 변조에 의한 위상 잡음의 열화를 방지할 수 있는 커패시터 뱅크 회로가 개시되어 있다. 커패시터 뱅크 회로는 제 1 노드, 제 2 노드, N 개의 제 1 블록킹 커패시터들, N 개의 제 1 AMOS 버랙터들, N 개의 제 2 블록킹 커패시터들, 및 N 개의 제 2 AMOS 버랙터들을 구비한다. 제 1 블록킹 커패시터들은 제 1 노드에 공통연결된 제 1 단자를 갖는다. 제 1 AMOS 버랙터들은 제 1 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자를 갖는다. 제 2 블록킹 커패시터들은 제 2 노드에 공통연결된 제 1 단자를 갖는다. 제 2 AMOS 버랙터들은 제 2 블록킹 커패시터들 각각의 제 2 단자에 연결된 제 1 단자와 상기 제 1 AMOS 버랙터들 각각의 제 2 단자에 연결된 제 2 단자를 갖는다. 제 1 및 제 2 AMOS 버랙터들 각각의 제 2 단자를 통해 N 개의 2 진화된 신호가 인가되고, 제 1 및 제 2 AMOS 버랙터들 각각의 제 1 단자를 통해 반전된 2진화 신호가 인가된다. 따라서, 커패시터 뱅크 회로는 저잡음 광대역 전압제어 오실레이터에 사용할 수 있고 트랜시버 칩에 내장할 수 있다.

Patent Agency Ranking