Abstract:
An audio amplification device includes an input (11) for receiving an input audio signal (VIN) and an output (12) for delivering an output audio signal (VOUT) and an amplifier (OA1) comprising a differential pair of MOS transistors. The gate of the first transistor is coupled to the input of the device. The gate of the second MOS transistor receives a reference voltage (VREF) which takes the form of a rising ramp when the power is turned on. The drain of one of the transistors is coupled to the output. The amplifier also includes a biasing circuitry for biasing the bulk of the transistors to a first voltage level approximately equal to a supply voltage at the beginning of the reference voltage ramp, and to a second voltage level (V BB ) approximately equal to the voltage of their source (BB) at the end of the ramp. The generation of a pop is thus avoided when the power is turned on, while still benefiting from an optimum PSRR in the normal operation phase.
Abstract:
L'invention concerne la protection d'une inductance (L) d'un convertisseur élévateur de tension, comportant un premier interrupteur (4) à logique d'entrée inversée entre l'inductance et une borne (S) de raccordement d'une charge (3) à alimenter, dont l'électrode de commande est connectable soit au potentiel (Vdc) d'alimentation de l'inductance, soit à un potentiel inférieur au potentiel d'une électrode de puissance (6) dudit premier interrupteur, côté inductance, selon la valeur de la tension de sortie.
Abstract:
Un procédé de démarrage sécurisé d'un appareil à architecture SMP prévoit la formation d'un domaine sécurisé (100) comprenant un premier processeur (BSP) et une partie d'une mémoire partagée (4), avant le démarrage du système d'exploitation du premier processeur. Le système d'exploitation d'un second processeur (AP) n'est démarré qu'après l'authentification réciproque avec le premier processeur et, en cas d'authentification, l'extension du domaine sécurisé au second processeur.
Abstract:
La présente invention est relative à une méthode de chiffrage d’un flux standardisé de données audio ou vidéo compressées, dans laquelle on chiffre par flux pseudo aléatoire au moins une partie des bits de paquets de données délimités par deux marques de synchronisation consécutives.
Abstract:
L'invention concerne un procédé de communication comprenant les étapes de fourniture d'un appareil (4) muni d'au moins une antenne (11) et d'au moins deux contacts (A4, A8) connectés a l'antenne (11); de fourniture d'une carte à puce (1) présentant une puce (21) munie d'au moins deux contacts de surface (C4, C8), d'un module de traitement (25) et d'une interface radiofréquence (22) associée au module de traitement (25) et connectée aux contacts de surface (C4, C8) de la carte (1), les contacts de surface de la carte étant couplés aux contacts (A4, A8) de l'appareil (4);v-de transmission de signaux électriques entre les contacts de surface de la carte et l'antenne. L'invention permet notamment d'accroître la portée de communication de la carte à puce. L'invention concerne également une carte à puce et un appareil associés.
Abstract:
Un procédé de transmission de paquets de données au sein d'un réseau local comprenant une unité maître (1) et au moins deux unités esclaves (100, 200) est adapté à une configuration selon laquelle l'unité maître comprend deux processeurs (2, 3). Le premier processeur (2) exécute une application et le second processeur (3) contrôle une transmission de données entre l'unité maître et l'une quelconque des unités esclaves. Selon le procédé, des paquets de données émis par une première unité esclave à destination d'une seconde unité esclave transitent par le second processeur (3) et sont réémis directement d'après une consigne de ré-adressage obtenue à partir d'éléments d'adressage associés entre eux et communiqués par le premier processeur (2) au second processeur.
Abstract:
L'invention concerne un procédé de test d'une installation de chauffage par lampes (RTP) de plaquette de silicium ou analogue destinée à fonctionner dans une plage de 600 à 800°C consistant à disposer dans l'installation une plaquette de test, à la soumettre à un traitement thermique, puis à vérifier les résultats du traitement et notamment les températures atteintes au niveau de la plaquette en analysant cette plaquette après traitement. Selon l'invention, la plaquette de test est une plaquette de silicium ayant subi une implantation superficielle de bore et les températures atteintes par la plaquette de test sont déterminées en mesurant en différents points de cette plaquette la résistance de couche.
Abstract:
sa photodiode comporte une jonction supérieure PN (D1) formée entre une couche supérieure et une couche intermédiaire supportée par une partie d'un substrat semiconducteur. Une jonction inférieure est formée entre la couche intermédiaire et la partie de substrat. La tension de mise en conduction directe de la jonction supérieure (D1) est inférieure à la tension de mise en conduction directe de la jonction inférieure (D2). On autorise le stockage des charges dans la photodiode jusqu'à mettre en conduction directe ladite jonction supérieure de façon à favoriser (F1) la recombinaison des porteurs issus de la couche intermédiaire avec les porteurs de la couche supérieure.
Abstract:
La présente invention concerne un procédé de décodage et de correction d'erreur applicable à un mot codé sécurisé (X3) susceptible de présenter une erreur relativement à un mot codé sécurisé initial (X2), comprenant une étape de correction d'erreur et une étape de décodage faisant intervenir une fonction de décodage (A -1 ). Selon l'invention, l'étape de décodage est effectuée avant l'étape de correction d'erreur et comprend l'application de la fonction de décodage (A -1 ) au mot codé sécurisé (X3), pour l'obtention d'un mot décodé sécurisé (X4') contenant une erreur codée (E*A -1 ). Avantage : diminution du temps de décodage et de correction d'erreur.
Abstract:
La présente invention concerne un dispositif (UART1) récepteur de trames asynchrones débutant par un champ d'en-tête (BRK, SYNC, CH1), comprenant des moyens (SMI, WU) de basculement dans un mode veille, des moyens (SMI) de reconnaissance de champ d'en-tête, et des moyens (SMI) pour quitter le mode veille lorsqu'un champ d'en-tête valide est reconnu, le mode veille comprenant le filtrage d'au moins un signal (DRC) susceptible d'être émis par le dispositif récepteur pendant la réception d'un champ d'en-tête. Application notamment aux circuits UART présents dans les microcontrôleurs.