AUDIO AMPLIFICATION DEVICE WITH ANTIPOP CIRCUITRY
    111.
    发明申请
    AUDIO AMPLIFICATION DEVICE WITH ANTIPOP CIRCUITRY 审中-公开
    具有反向电路的音频放大器件

    公开(公告)号:WO2005081400A1

    公开(公告)日:2005-09-01

    申请号:PCT/EP2005/002365

    申请日:2005-02-18

    Inventor: MARTY, Nicolas

    Abstract: An audio amplification device includes an input (11) for receiving an input audio signal (VIN) and an output (12) for delivering an output audio signal (VOUT) and an amplifier (OA1) comprising a differential pair of MOS transistors. The gate of the first transistor is coupled to the input of the device. The gate of the second MOS transistor receives a reference voltage (VREF) which takes the form of a rising ramp when the power is turned on. The drain of one of the transistors is coupled to the output. The amplifier also includes a biasing circuitry for biasing the bulk of the transistors to a first voltage level approximately equal to a supply voltage at the beginning of the reference voltage ramp, and to a second voltage level (V BB ) approximately equal to the voltage of their source (BB) at the end of the ramp. The generation of a pop is thus avoided when the power is turned on, while still benefiting from an optimum PSRR in the normal operation phase.

    Abstract translation: 音频放大装置包括用于接收输入音频信号(VIN)的输入端(11)和用于输出输出音频信号(VOUT)的输出(12)和包括差分MOS晶体管的放大器(OA1)。 第一晶体管的栅极耦合到器件的输入端。 第二MOS晶体管的栅极接收当电源接通时呈上升斜坡形式的参考电压(VREF)。 一个晶体管的漏极耦合到输出端。 放大器还包括偏置电路,用于将大部分晶体管偏置到大约等于参考电压斜坡开始时的电源电压的第一电压电平,以及大致等于它们的电压的第二电压电平(VBB) 源(BB)在斜坡的尽头。 因此在电源接通时避免产生爆音,同时在正常操作阶段仍从最佳PSRR中受益。

    GESTION DU COURT-CIRCUIT DANS UNE INDUCTANCE D'UN CONVERTISSEUR ELEVATEUR DE TENSION
    112.
    发明申请
    GESTION DU COURT-CIRCUIT DANS UNE INDUCTANCE D'UN CONVERTISSEUR ELEVATEUR DE TENSION 审中-公开
    电压升压转换器电感短路控制

    公开(公告)号:WO2005074109A1

    公开(公告)日:2005-08-11

    申请号:PCT/FR2004/050762

    申请日:2004-12-30

    CPC classification number: H02M1/32 H02M3/158

    Abstract: L'invention concerne la protection d'une inductance (L) d'un convertisseur élévateur de tension, comportant un premier interrupteur (4) à logique d'entrée inversée entre l'inductance et une borne (S) de raccordement d'une charge (3) à alimenter, dont l'électrode de commande est connectable soit au potentiel (Vdc) d'alimentation de l'inductance, soit à un potentiel infé­rieur au potentiel d'une électrode de puissance (6) dudit premier interrupteur, côté inductance, selon la valeur de la tension de sortie.

    Abstract translation: 本发明涉及保护升压转换器的电感(L),该升压转换器包括设置在所提供的负载(3)的电感和连接端子(S)之间的第一反向输入逻辑切断开关(4) 根据输出电压可以连接到电感电源电压(Vdc)或低于设置在电感侧的所述第一截止开关的功率电极(6)的电压的电压。

    DEMARRAGE SECURISE D'UN APPAREIL ELECTRONIQUE A ARCHITECTURE SMP
    113.
    发明申请
    DEMARRAGE SECURISE D'UN APPAREIL ELECTRONIQUE A ARCHITECTURE SMP 审中-公开
    具有SMP架构的电子设备的安全启动

    公开(公告)号:WO2005050442A1

    公开(公告)日:2005-06-02

    申请号:PCT/FR2004/002897

    申请日:2004-11-10

    Inventor: VOLP, Marcus

    CPC classification number: G06F21/575 G06F9/4405 G06F15/177

    Abstract: Un procédé de démarrage sécurisé d'un appareil à architecture SMP prévoit la formation d'un domaine sécurisé (100) comprenant un premier processeur (BSP) et une partie d'une mémoire partagée (4), avant le démarrage du système d'exploitation du premier processeur. Le système d'exploitation d'un second processeur (AP) n'est démarré qu'après l'authentification réciproque avec le premier processeur et, en cas d'authentification, l'extension du domaine sécurisé au second processeur.

    Abstract translation: 用于具有SMP架构的电子设备的安全启动的方法预期在启动之前形成包括第一处理器(BSP)和共享存储器(4)的一部分的安全域(100) 第一处理器的操作系统。 第二处理器(AP)的操作系统仅在与第一处理器的相互认证时启动,并且在认证的情况下,将安全域扩展到第二处理器。

    PROCEDE DE COMMUNICATION PAR ANTENNE POUR CARTE A PUCE ET APPAREIL ASSOCIE
    115.
    发明申请
    PROCEDE DE COMMUNICATION PAR ANTENNE POUR CARTE A PUCE ET APPAREIL ASSOCIE 审中-公开
    用于芯片卡和相关设备的天线通信方法

    公开(公告)号:WO2004021271A1

    公开(公告)日:2004-03-11

    申请号:PCT/FR2003/002594

    申请日:2003-08-27

    Abstract: L'invention concerne un procédé de communication comprenant les étapes de fourniture d'un appareil (4) muni d'au moins une antenne (11) et d'au moins deux contacts (A4, A8) connectés a l'antenne (11); de fourniture d'une carte à puce (1) présentant une puce (21) munie d'au moins deux contacts de surface (C4, C8), d'un module de traitement (25) et d'une interface radiofréquence (22) associée au module de traitement (25) et connectée aux contacts de surface (C4, C8) de la carte (1), les contacts de surface de la carte étant couplés aux contacts (A4, A8) de l'appareil (4);v-de transmission de signaux électriques entre les contacts de surface de la carte et l'antenne. L'invention permet notamment d'accroître la portée de communication de la carte à puce. L'invention concerne également une carte à puce et un appareil associés.

    Abstract translation: 本发明涉及一种通信方法,包括以下步骤:使用装备有连接到天线(11)的至少一个天线(11)和至少两个触点(A4,A8)的设备(4) ; 使用包括配备有至少两个表面接触件(C4,C8)的芯片(21)的芯片卡(1),与所述处理模块相关联的处理模块(25)和射频接口(22) 25),并且其连接到卡(1)的表面触点(C4,C8),卡的表面触点连接到装置(4)的触点(A4,A8); 以及在卡的表面触点和天线之间传输电信号。 本发明尤其可以用于增加芯片卡的通信范围。 本发明还涉及相关的芯片卡和装置。

    PROCEDE DE TRANSMISSION DE PAQUETS DE DONNEES ENTRE DEUX UNITES ESCLAVES ET UNE UNITE MAITRE COMPRENANT DEUX PROCESSEURS
    116.
    发明申请
    PROCEDE DE TRANSMISSION DE PAQUETS DE DONNEES ENTRE DEUX UNITES ESCLAVES ET UNE UNITE MAITRE COMPRENANT DEUX PROCESSEURS 审中-公开
    两个从单元之间的分组数据传输方法和包含两个处理器的主单元

    公开(公告)号:WO2004004225A1

    公开(公告)日:2004-01-08

    申请号:PCT/FR2003/001934

    申请日:2003-06-24

    CPC classification number: H04W88/04 H04W8/26 H04W84/20

    Abstract: Un procédé de transmission de paquets de données au sein d'un réseau local comprenant une unité maître (1) et au moins deux unités esclaves (100, 200) est adapté à une configuration selon laquelle l'unité maître comprend deux processeurs (2, 3). Le premier processeur (2) exécute une application et le second processeur (3) contrôle une transmission de données entre l'unité maître et l'une quelconque des unités esclaves. Selon le procédé, des paquets de données émis par une première unité esclave à destination d'une seconde unité esclave transitent par le second processeur (3) et sont ré­émis directement d'après une consigne de ré-adressage obtenue à partir d'éléments d'adressage associés entre eux et communiqués par le premier processeur (2) au second processeur.

    Abstract translation: 本发明涉及一种用于本地网络中的分组状数据传输的方法,包括主单元(1)和至少两个从单元(100,200),适配于主单元包括两个处理器(2,3)的配置。 第一处理器(2)运行应用,第二处理器(3)控制主单元和任一个从单元之间的数据传输。 该方法的特征在于,由第一从单元发送到第二从单元的数据分组通过第二处理器(3),然后根据从相互关联的寻址元件获得的重寻址指令直接重发,并由 第一处理器(2)到第二处理器。

    PROCEDE DE TEST ET DE REGLAGE D'UNE INSTALLATION DE CHAUFFAGE PAR LAMPES
    117.
    发明申请
    PROCEDE DE TEST ET DE REGLAGE D'UNE INSTALLATION DE CHAUFFAGE PAR LAMPES 审中-公开
    用于测试和调节灯加热安装的方法

    公开(公告)号:WO2003107414A1

    公开(公告)日:2003-12-24

    申请号:PCT/FR2003/001771

    申请日:2003-06-12

    Abstract: L'invention concerne un procédé de test d'une installation de chauffage par lampes (RTP) de plaquette de silicium ou analogue destinée à fonctionner dans une plage de 600 à 800°C consistant à disposer dans l'installation une plaquette de test, à la soumettre à un traitement thermique, puis à vérifier les résultats du traitement et notamment les températures atteintes au niveau de la plaquette en analysant cette plaquette après traitement. Selon l'invention, la plaquette de test est une plaquette de silicium ayant subi une implantation superficielle de bore et les températures atteintes par la plaquette de test sont déterminées en mesurant en différents points de cette plaquette la résistance de couche.

    Abstract translation: 本发明涉及一种用于测试在600至800℃范围内工作的硅晶片灯加热装置(RTP)等的方法,该方法包括:在安装中沉积测试晶片,对其进行热处理, 然后通过在处理后分析所述晶片来验证处理结果,特别是晶片达到的温度。 本发明的特征在于,测试晶片是经受表面硼注入的硅晶片,并且通过测量所述晶片的各个点的薄层电阻来确定由测试晶片达到的温度。

    PROCÉDÉ DE CONTRÔLE DU SUR-ÉCLAIREMENT D'UNE PHOTODIODE ET CIRCUIT INTÉGRÉ CORRESPONDANT.
    118.
    发明申请
    PROCÉDÉ DE CONTRÔLE DU SUR-ÉCLAIREMENT D'UNE PHOTODIODE ET CIRCUIT INTÉGRÉ CORRESPONDANT. 审中-公开
    用于控制光电转换和对应集成电路的方法

    公开(公告)号:WO2003050874A2

    公开(公告)日:2003-06-19

    申请号:PCT/FR2002/004302

    申请日:2002-12-12

    Inventor: ROY, François

    CPC classification number: H01L27/14654

    Abstract: sa photodiode comporte une jonction supérieure PN (D1) formée entre une couche supérieure et une couche intermédiaire supportée par une partie d'un substrat semiconducteur. Une jonction inférieure est formée entre la couche intermédiaire et la partie de substrat. La tension de mise en conduction directe de la jonction supérieure (D1) est inférieure à la tension de mise en conduction directe de la jonction inférieure (D2). On autorise le stockage des charges dans la photodiode jusqu'à mettre en conduction directe ladite jonction supérieure de façon à favoriser (F1) la recombinaison des porteurs issus de la couche intermédiaire avec les porteurs de la couche supérieure.

    Abstract translation: 本发明涉及一种光电二极管,其包括形成在顶层上的上结PN(D1)和由半导体衬底的一部分支撑的中间层。 在中间层和基板部分之间形成下部结。 上部结(D1)的电压激活直接导通低于下部结(D2)的电压激活直接导通。 该方法包括允许存储光电二极管中的负载,直到激活上部结的直接导通,从而促进(F1)来自中间层的载流子与顶层载体的复合。

    PROCEDE DE DECODAGE ET DE CORRECTION D'ERREUR
    119.
    发明申请
    PROCEDE DE DECODAGE ET DE CORRECTION D'ERREUR 审中-公开
    解码和错误校正方法

    公开(公告)号:WO2003049296A1

    公开(公告)日:2003-06-12

    申请号:PCT/FR2002/004116

    申请日:2002-11-29

    CPC classification number: H03M13/37

    Abstract: La présente invention concerne un procédé de décodage et de correction d'erreur applicable à un mot codé sécurisé (X3) susceptible de présenter une erreur relativement à un mot codé sécurisé initial (X2), comprenant une étape de correction d'erreur et une étape de décodage faisant intervenir une fonction de décodage (A -1 ). Selon l'invention, l'étape de décodage est effectuée avant l'étape de correction d'erreur et comprend l'application de la fonction de décodage (A -1 ) au mot codé sécurisé (X3), pour l'obtention d'un mot décodé sécurisé (X4') contenant une erreur codée (E*A -1 ). Avantage : diminution du temps de décodage et de correction d'erreur.

    Abstract translation: 本发明涉及一种适用于易于包含关于初始安全码字(X2)的错误的安全码字(X3)的解码和纠错方法,包括纠错步骤和涉及解码功能(A -1)。 本发明的特征在于,在纠错步骤之前执行解码步骤,包括将解码功能(A-1)应用于安全编码字(X3),以获得包含编码的安全解码字(X4') 错误(E * A-1)。 本发明减少了解码和纠错时间。

    RECEPTEUR DE DONNEES ASYNCHRONES COMPRENANT DES MOYENS DE BASCULEMENT EN UN MODE VEILLE
    120.
    发明申请
    RECEPTEUR DE DONNEES ASYNCHRONES COMPRENANT DES MOYENS DE BASCULEMENT EN UN MODE VEILLE 审中-公开
    异步数据接收器在睡眠模式下具有倾斜平均值

    公开(公告)号:WO2003034247A2

    公开(公告)日:2003-04-24

    申请号:PCT/FR2002/003479

    申请日:2002-10-11

    CPC classification number: G06F13/385

    Abstract: La présente invention concerne un dispositif (UART1) récepteur de trames asynchrones débutant par un champ d'en-tête (BRK, SYNC, CH1), comprenant des moyens (SMI, WU) de basculement dans un mode veille, des moyens (SMI) de reconnaissance de champ d'en-tête, et des moyens (SMI) pour quitter le mode veille lorsqu'un champ d'en-tête valide est reconnu, le mode veille comprenant le filtrage d'au moins un signal (DRC) susceptible d'être émis par le dispositif récepteur pendant la réception d'un champ d'en-tête. Application notamment aux circuits UART présents dans les microcontrôleurs.

    Abstract translation: 本发明涉及接收以感兴趣的区域(BRK,SYNC,CH1)开始的异步帧的装置(UART1),该装置包括装置(图1)。 SMI,WU),用于切换到待机模式,用于场场识别的装置(SMI),以及用于场中的场的退出待机模式的装置(SMI) 则识别有效,所述待机模式包括对接收装置在接收到感兴趣的区域期间能够发送的至少一个信号(DRC)进行滤波。 。 特别适用于微控制器中的UART电路。

Patent Agency Ranking