-
111.길이가 16200이며, 부호율이 4/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 256符号映射和低密度奇偶校验码的位交换器,具有16200长度,4/15速率和使用该方法的方法公开(公告)号:KR1020160101393A
公开(公告)日:2016-08-25
申请号:KR1020150023862
申请日:2015-02-17
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 256-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200,编码率为4/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
112.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 256位符号映射和低密度奇偶校验码的位交换器,具有64800长度,2/15速率和使用该方法的方法公开(公告)号:KR1020160100665A
公开(公告)日:2016-08-24
申请号:KR1020150023409
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/1165 , H03M13/255 , H03M13/2778 , H03M13/6552 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 256-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
113.길이가 16200이며, 부호율이 5/15인 LDPC 부호화기 및 이를 이용한 LDPC 부호화 방법 审中-实审
Title translation: 具有16200长度和5/15速率的低密度奇偶校验编码器及其使用方法公开(公告)号:KR1020160020993A
公开(公告)日:2016-02-24
申请号:KR1020140120011
申请日:2014-09-11
Applicant: 한국전자통신연구원
IPC: H03M13/11
CPC classification number: H03M13/1165 , H03M13/1185 , H04L1/0042 , H04L1/0043
Abstract: LDPC 부호화기, 복호화기및 LDPC 부호화방법이개시된다. 본발명의일실시예에따른 LDPC 부호화기는길이가 16200이고부호율이 5/15인, LDPC 부호어를저장하기위한제1 메모리; 0으로초기화되는제2 메모리; 및패러티검사행렬(parity check matrix)에상응하는수열을이용하여상기제2 메모리에대한누적(accumulation)을수행하여, 정보비트들(information bits)에상응하는상기 LDPC 부호어를생성하는프로세서를포함한다.
Abstract translation: 公开了LDPC编码器,LDPC解码器和LDPC编码方法。 根据本发明的实施例,LDPC编码器包括:第一存储器,被配置为存储具有16200长度和5/15编码率的LDPC码字; 初始化为零的第二个内存; 以及处理器,通过使用与奇偶校验矩阵相对应的矩阵来执行第二存储器的累积处理,以生成与信息比特对应的LDPC码字。
-
114.
公开(公告)号:KR1020160004940A
公开(公告)日:2016-01-13
申请号:KR1020150093467
申请日:2015-06-30
Applicant: 한국전자통신연구원
IPC: H04L27/26 , H04N21/236 , H03M13/27 , H04N7/08
CPC classification number: H04W4/06 , H04J11/00 , H04J2011/0013 , H04L1/0041 , H04L1/0057 , H04L1/0071 , H04L69/22 , H04N7/08 , H04W52/322 , Y02D70/168
Abstract: 레이어드디비전멀티플렉싱을이용한신호멀티플렉싱장치및 방법이개시된다. 본발명의일실시예에따른신호멀티플렉싱방법은코어레이어신호및 인핸스드레이어신호를서로다른파워레벨로결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 및상기타임인터리빙된신호및 L1 시그널링정보를이용하여방송신호프레임을생성하는프레임빌더를포함한다.
Abstract translation: 公开了使用分层复用的信号复用装置和方法。 根据本发明的实施例,信号多路复用装置包括:组合器,用于将核心层信号与不同功率电平的增强层信号组合,以产生复用信号; 功率归一化器,用于将所述多路复用信号的功率降低到与所述核心层信号相对应的功率; 时间交织器,用于执行应用于核心层信号和增强层信号两者的交织,以便产生时间交织的信号; 以及帧构建器,用于通过使用时间交织信号和L1信令信息来生成广播信号帧。
-
115.길이가 16200이며, 부호율이 3/15인 LDPC 부호어 및 QPSK를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 具有16200长度,3/15速率的QPSK和低密度奇偶校验码的位交换器和使用该方法的方法公开(公告)号:KR1020150135051A
公开(公告)日:2015-12-02
申请号:KR1020150009138
申请日:2015-01-20
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 QPSK 변조를위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,位移器包括:存储长度为16200的LDPC码字和码率为3/15的第一存储器; 处理器,以具有对应于LDPC码字的并行因子的大小的比特组单位对LDPC码字进行交织,并生成交错码字; 以及第二存储器,将交织的码字提供给用于QPSK调制的调制器。
-
公开(公告)号:KR1020150119760A
公开(公告)日:2015-10-26
申请号:KR1020140045595
申请日:2014-04-16
Applicant: 한국전자통신연구원 , 한국해양대학교 산학협력단
IPC: H04N21/23
CPC classification number: H04L27/0014 , H04L2027/0095
Abstract: 지상파클라우드방송을위한프리앰블구조및 시그날링방법이제공된다.
Abstract translation: 提供了前导码结构和用于地面云广播的信令方法。
-
117.길이가 64800이며, 부호율이 4/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 256位符号映射和低密度奇偶校验码的位交换器,具有64800长度,4/15速率和使用该方法的方法公开(公告)号:KR1020150105191A
公开(公告)日:2015-09-16
申请号:KR1020150009440
申请日:2015-01-20
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2703 , H03M13/1102
Abstract: 비트 인터리버, BICM 장치 및 비트 인터리빙 방법이 개시된다. 본 발명의 일실시예에 따른 비트 인터리버는 길이가 64800이고 부호율이 4/15인 LDPC 부호어를 저장하는 제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의 패러럴 팩터(parallel factor)에 상응하는 사이즈의 비트그룹 단위로 인터리빙하여 인터리빙된 부호어를 생성하는 프로세서; 및 상기 인터리빙된 부호어를 256-심볼 맵핑을 위한 변조기로 제공하는 제2 메모리를 포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明实施例的比特交织器包括:第一存储器,其存储长度为64800的LDPC码字,码率为4/15; 处理器,其通过与LDPC码字的并行因子对应的大小的比特组单位来交织LDPC码字,并生成交织的码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
公开(公告)号:KR1020150098495A
公开(公告)日:2015-08-28
申请号:KR1020140019848
申请日:2014-02-20
Applicant: 한국전자통신연구원
IPC: H03M13/27
CPC classification number: H04N7/015 , H03M13/2771 , H03M13/6522 , H04N19/102
Abstract: 차세대 방송 시스템을 위한 인터리버가 제공된다.
Abstract translation: 提供了一种用于下一代广播系统的交织器。 在下一代广播系统中,通过根据纠错符号和调制次序的长度和码率优化比特交织器,可以有效地分散信道中产生的突发错误,从而可以提高BICM的性能。
-
公开(公告)号:KR101458390B1
公开(公告)日:2014-11-05
申请号:KR1020110044183
申请日:2011-05-11
Applicant: 한국전자통신연구원
CPC classification number: H04J13/0003 , H04J13/10
Abstract: 본 발명은, 디지털 방송 시스템에서 송신기 식별(TxID: Transmitter Identification) 신호를 이용하여 방송 데이터의 부가 데이터(additional data)를 송수신하는 데이터 송수신 장치 및 방법에 관한 것으로, 방송 데이터의 메인 서비스 데이터 및 상기 방송 데이터의 부가 데이터를 생성하고, 상기 부가 데이터를 병렬 형태로 변환하고, 상기 부가 데이터의 확산 코드(spreading code)로 의사 잡음(pseudo-random noise) 수열을 생성하고, 상기 변환된 병렬 형태의 부가 데이터에서 임의의 하나의 부가 데이터 비트를 이용하여 상기 의사 잡음 수열에 대한 폴라러티(polarity)를 선택하고, 상기 변환된 병렬 형태의 부가 데이터에서 상기 하나의 부가 데이터 비트를 제외한 나머지 부가 데이터 비트를 하나의 수열로 매핑하고, 상기 나머지 부가 데이터 비트가 매핑된 하나의 수열과, 상� � 폴라러티가 선택된 의사 잡음 수열을 곱하고, 상기 수열들이 곱해진 부가 데이터의 평균 전력을 조절하며, 상기 평균 전력이 조절된 부가 데이터와 상기 메인 서비스 데이터를 상기 방송 데이터로 결합한 후, 상기 방송 데이터를 송신한다.
-
公开(公告)号:KR1020140112744A
公开(公告)日:2014-09-24
申请号:KR1020130027184
申请日:2013-03-14
Applicant: 한국전자통신연구원
CPC classification number: G06F11/10 , H03M13/112
Abstract: Provided are a method and an apparatus for decoding an LDPC code. The present specification comprises the steps of calculating a first result by performing the calculation of a check node having two inputs forward and recursively; calculating a second result by performing the calculation of the check node having the two inputs backward and recursively; and calculating the check node using the first result and the second result as the inputs.
Abstract translation: 提供了一种用于对LDPC码进行解码的方法和装置。 本说明书包括以下步骤:通过前向和递归地执行具有两个输入的校验节点的计算来计算第一结果; 通过后退和递归地执行具有两个输入的校验节点的计算来计算第二结果; 并使用第一结果和第二结果作为输入来计算校验节点。
-
-
-
-
-
-
-
-
-