-
公开(公告)号:KR100216518B1
公开(公告)日:1999-08-16
申请号:KR1019960063594
申请日:1996-12-10
IPC: H04L7/00
Abstract: 본 발명은 동기식 광 전송 시스템 STM-1 송신용 동기장치에 관한 것으로서, 3 채널의 51.84Mb/s 관리 단위 그룹(AUG) 데이터에 STM-1 구간 오버헤드 바이트를 삽입하여 19.4Mb/s 8 비트 병렬 데이터 및 19.4MHz 클럭(A)을 출력하는 구간 오버헤드 다중화 수단과, 상기 구간 오버헤드 다중화 수단의 신호를 8 : 1 비트 인터리빙 다중화한 후 155.520Mb/s STM-1 송신 데이터를 출력하여 데이터와 클럭간의 위상 동기를 얻는 8 : 1 비트 인터리빙 다중화 수단으로 구성되어, 종래의 역방향 클럭킹(backward clocking) 체계를 사용하지 않고 2 단계 위상고정루프를 사용하는 순방향 클럭킹Ifroward clocking) 체계를 사용하여, STM-1 송신 장치내의 탄성 버퍼를 제거하고 경로 지연 시간에 대한 제약을 제거함으로써 보다 적은 회로 소자와 보다 값 싼 저속의 회로 소자를 사용하여 STM-1 송신 장치를 � ��현할 수 있다.
-
公开(公告)号:KR1019990050352A
公开(公告)日:1999-07-05
申请号:KR1019970069471
申请日:1997-12-17
IPC: H04L12/28
Abstract: 본 발명은 10Gb/s 신호인 SDH 계위의 STM-64 데이터를 수신하여 처리하는 시험 대상 유니트에서 STM-64 데이터를 정상적으로 분석하는지 유무를 확인하기 위해서 패턴 발생기에 로딩하여 사용될 STM-64 프레임 패턴을 생성하는 장치로서, STM-64 데이터 분석을 위해서 사용자가 오버헤드 바이트를 직접 지정할 수 있으며 측정할 대상 유니트에서 STM-64 프레임 중 다중/재생 구간의 신호를 정상적으로 처리되었는지 여부를 확인할 수 있도록 B1, B2 패러티 바이트를 소프트웨어적으로 계산하여 삽입하고, 다항식을 갖는 패이로드 데이터 PRBS 패턴 중 사용자가 원하는 패턴으로 지정할 수 있으며 최종 출력은 IUT-T에서 권고한 바와 같이 7단 스크램블링하여 최종 데이터를 생성함으로써, 대상 장치에서 원하는 패턴으로 언제든지 변경이 가능한 효과가 있다.
-
公开(公告)号:KR1019990043113A
公开(公告)日:1999-06-15
申请号:KR1019970064099
申请日:1997-11-28
IPC: H04L25/52
Abstract: 재생중계기가 연속으로 연결된 망을 가진 동기식(SDH; Synchronous Digital Hierarchy) 디지탈 전송 시스템의 모든 중계기 내의 클럭 추출기의 입력 신호가 동일 패턴을 반복함으로써 패턴유도지터의 누적이 커지게 되고, 이는 중계기의 최대연결 개수를 제한하는 결정적인 요인이 된다. 본 발명은 매 중계기마다 스크램블링의 초기화를 달리하여 매 중계기에서 동일 패턴이 반복되는 것을 방지함으로써 패턴유도지터의 누적을 근본적으로 방지하고자 하며, 이를 위하여 본 발명의 스크램블링 회로는 연속적으로 연결된 재생중계기 망을 가진 동기식 디지털 전송 시스템의 스크램블링 회로에 있어서, 프레임 동기 신호에 응답하여 초기화 타이밍 신호를 발생시키는 초기화 타이밍 발생 수단; 상기 프레임 동기 신호에 응답하여 임의의 초기값을 발생시키는 초기값 발생 수단; 상기 초기화 타이밍 신호 및 상기 임의의 초기값을 입력받아 의사랜덤 이진 신호를 발생시키는 의사랜덤 이진 신호 발생 수단; 및 상기 임의의 초기값을 입력받아 소정의 동기 전송 모드 프레임 상에 상기 임의의 초기값을 삽입하는 초기값 삽입 수단을 포함하여 이루어진다.
-
公开(公告)号:KR1019990043112A
公开(公告)日:1999-06-15
申请号:KR1019970064098
申请日:1997-11-28
IPC: H04L7/00
Abstract: 본 발명은 클럭원이 다른 입력신호를 수신장치의 내부에서 사용하는 클럭원에 위상정렬시키는 프레임 위상 정렬기에 관한 것이며, 기억장치를 사용하여 소자의 과용을 줄이고, 또한 직/병렬 및 병/직렬 변환 과정이 필요 없이 임의의 프레임 위상 정렬기의 한계치에 쉽게 적용할 수 있는 프레임 위상 정렬기를 제공하고자 한다. 이를 위하여 본 발명의 프레임 위상 정렬기는 외부로부터 주기적으로 입력되는 제1 프레임 펄스, 입력데이터 및 상기 두 신호에 동기된 제1 클럭; 상기 제1 클럭을 입력 받아 쓰기 어드레스 신호를 생성하는 쓰기 어드레스 발생수단; 상기 쓰기 어드레스 신호에 제어 받아 상기 입력데이터를 기억 수단에 기록하도록 하는 쓰기 디코딩 수단; 상기 쓰기 디코딩 수단에 제어 받아 상기 입력데이터를 저장하는 상기 기억 수단; 수신장치 내부 신호인 제2 프레임 펄스를 프레임 위상 정렬기의 임의의 허용한계에 맞추기 위하여, 상기 제2 프레임 펄스에 동기된 수신장치 내부 신호인 제2 클럭을 임의의 클럭주기 만큼 지연시켜 제3 프레임 펄스를 생성하는 지연 수단; 상기 제3 프레임 펄스에 의해 주기적으로 그 출력이 초기화되고, 상기 제2 클럭을 입력 받아 읽기 어드레스 신호를 생성하는 읽기 어드레스 발생 수단; 및 상기 읽기 어드레스 발생 수단에 제어 받아 상기 기억 수단에 저장된 데이터를 읽어 내도록 하는 읽기 디코딩 수단을 포함하여 이루어진다.
-
公开(公告)号:KR1019990043104A
公开(公告)日:1999-06-15
申请号:KR1019970064090
申请日:1997-11-28
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 광전송 시스템망에서의 기능장애 자동 진단 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 발광소자의 광출력을 차단하므로써 발생된 입력신호손실(LOS) 및 다중구간대국장애표시(MS-RDI) 신호를 상향 광단말 장치에 자동으로 보고토록 하므로써 미리 예측된 결과와 비교하여 망의 기능 장애를 자동으로 진단할 수 있는 광전송 시스템망에서의 기능 장애 자동 진단 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 마스터 국소에서 발광소자의 광출력을 자동으로 차단시켜 입력신호 손실(LOS) 경보를 강제적으로 발생시키는 제 1 단계; 검출된 입력신호 손실 경보 및 장애표시 신호를 통해 보고된 각 슬레이브 국소들의 보고내용을 상기 마스터 국소의 테이블에 저장하는 제 2 단계; 및 상기 각 슬레이브 국소들로부터 보고받은 내용과 미리 결과를 예측하여 저장한 테이블과 비교하여 장애여부를 자동으로 진단하는 제 3 단계를 포함한다.
4. 발명의 중요한 용도
본 발명은 장거리 광전송시스템 등에 이용됨.-
116.
公开(公告)号:KR1019990042083A
公开(公告)日:1999-06-15
申请号:KR1019970062786
申请日:1997-11-25
IPC: H03K4/00
Abstract: 본 발명은 전자파 발생의 주요 신호원인 시스템 클럭에 의한 전자파 발생을 억제 하기 위한 시스템 클럭 발생방법 및 시스템 클럭 발생회로에 관한 것으로, 종래에는 전송 시스템에서 전자파 영향을 없애기 위하여 장치의 외부 및 내부를 금속 도전체를 이용하여 차폐 막을 형성하는 방법이 사용되어 왔으나, 본 발명은 전자파의 전력을 특정 싯점에 누적되지 않고 데이타 주기 전체에 확산시켜 주면 전자파 출력의 첨두치가 감소하게 되는 것을 이용하여 시스템 클럭의 발생회로에 클럭의 천이 싯점이 인접한 클럭과는 항상 일정한 간격으로 변화되도록 하여 주는 회로를 시스템 클럭 발생회로에 삽입하여 구성하므로써 전자파의 영향을 줄일 수 있음은 물론, 시스템의 경량화 및 저가격화 실현을 가능하게 하는 효과를 제공한다.
-
公开(公告)号:KR100198961B1
公开(公告)日:1999-06-15
申请号:KR1019960056156
申请日:1996-11-21
IPC: H04B10/25 , H04B10/2581
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
동기식 광 전송 시스템에서의 다중화장치.
2. 발명이 해결하려고 하는 기술적 과제
10G급인 STM-64 구간 오버헤드를 병렬적으로 삽입함으로써, 전력 소모를 최소화하고, 열 소비를 분산시키고자 함.
3. 발명의 해결방법의 요지
종속 신호 처리수단(1)과; 상기 종속신호 처리수단으로부터 입력된 병렬 데이타에 마스터/슬레이브 동작모드 선택신호의 제어를 받아 마스터 동작 모드일때, 구간 오버헤드를 삽입하는 다수개의 구간 오버헤드 삽입수단(2 내지 5); 상기 다수개의 구간 오버헤드 삽입수단의 출력을 다중화하는 제1 다중화수단(6); 및 상기 제1 다중화수단으로부터 입력되는 병렬 데이타를 다중화하여 직렬 데이타로 출력하는 제2 다중화수단(7)을 구비함.
4. 발명의 중요한 용도
동기식 광 전송시스템에 이용됨.-
公开(公告)号:KR1019990033618A
公开(公告)日:1999-05-15
申请号:KR1019970055029
申请日:1997-10-25
IPC: H04L1/00
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 셀프간 신호 전송시의 신호 성능 감시 장치에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, STM-4 프레임의 B1 바이트를 이용하여 하드웨어의 과용을 줄이고 장치내의 신호의 전송 선로에서 신호 성능 저하 검출을 위한 셀프간 신호 전송시의 신호 전송 감시 장치를 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 한 프레임 주기로 소정 비트의 패리티를 발생시키기 위한 패리티 생성 수단; 현재의 신호 프레임으로부터 이전 신호 프레임의 상기 패리티의 정보를 추출하기 위한 패리티 추출 수단; 상기 패리티 생성 수단의 출력 및 상기 패리티 추출 수단의 출력을 비교하여 에러를 검출하기 위한 에러 검출 수단; 및 에러 검출 수단의 출력 정보를 이용하여 경보 신호 및 인터럽트 신호를 발생시키기 위한 경보 및 인터럽트 신호 발생 수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 신호 성능 감시 장치에 이용됨.-
公开(公告)号:KR1019990026686A
公开(公告)日:1999-04-15
申请号:KR1019970048921
申请日:1997-09-26
IPC: H04J3/06
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 다중화 장치에서의 시스템 클럭 선택기에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 시스템 보드내에서 시스템 클럭이 다수개의 병렬 신호 처리부를 통과하지 않고 최소의 논리회로를 통해 최종 다중화단에 기준클럭을 공급하여 클럭의 열화를 최소화하여 가장 타이밍 이득이 큰 데이터 위상을 갖는 시스템 클럭을 선택하는 다중화 장치에서의 시스템 클럭 선택기를 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 종래의 시스템 클럭 선택기에 있어서, 클럭을 필요한 수만큼 팬아웃을 확장하여 다중 위상을 갖는 클럭으로 생성 출력하는 클럭 분배 및 다위상 클럭 생성 수단; 수신된 클럭을 2로 분주하는 분주 수단; 입력 클럭을 기준으로 출력 클럭의 위상 지연 정도를 판별하는 지연 판별 수단; 및 출력 클럭과 유사한 위상을 갖는 클럭을 선택하고, 경보를 발생하는 클럭 선택 및 경보 발생 수단을 더 구비한다.
4. 발명의 중요한 용도
본 발명은 다중화 장치에서의 시스템 선택에 이용됨.-
公开(公告)号:KR1019980044112A
公开(公告)日:1998-09-05
申请号:KR1019960062141
申请日:1996-12-05
IPC: H04L12/43
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
동기식 분기결합장치의 분기결합제어 스위치.
2. 발명이 해결하려고 하는 기술적 과제
동기식 디지틀 전송망에서 간단한 제어신호의 변경만으로 장치가 단국, 선형 ADM, 링 ADM에 쉽게 변경 적용될 수 있도록 하고자 함.
3. 발명의 해결방법의 요지
서쪽 또는 동쪽으로부터의 데이터를 선택하거나 분기결합제어가 완료된 데이터를 선택하여 링스위치 기능을 행하는 수단(1,8); 고속신호에 대한 루프백을 행하는 수단(3,9); 연속신호와 결합신호를 선택하는 수단(2,7); 동작모드에 따라 상위방향으로 출력시키는 결합제어 수단(6); 하위방향으로 출력시키는 분기제어 수단(5); 저속신호에 대한 루프백을 행하는 수단(4)을 구비함.
4. 발명의 중요한 용도
SDH 광전송 장치의 단국, 선형 ASDM, BLSR/2의 링 ADM 장치의 분기결합제어부에 이용됨.
-
-
-
-
-
-
-
-
-