-
公开(公告)号:JPWO2019172203A1
公开(公告)日:2020-12-03
申请号:JP2019008468
申请日:2019-03-04
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
Inventor: シャシドア スゴシュ パバン , スン ハイ ウェイ , リム チョン スン , リャオ ル リン , テオ ハン ブン , リ ジン ヤ , 西 孝啓 , 安倍 清史 , 加納 龍一 , 遠間 正真
IPC: H04N19/157 , H04N19/176 , H04N19/46 , H04N19/119
Abstract: ピクチャに含まれる符号化対象ブロックを符号化する符号化装置(100)は、回路と、メモリと、を備え、回路は、メモリを用いて、符号化対象ブロックを第1サブブロック、第2サブブロック及び第3サブブロックへ第1方向に分割し、第2サブブロックは、第1サブブロック及び第3サブブロックの間に位置し、第2サブブロックを2つのパーティションへ第1方向に分割することを禁止し、第1サブブロック、第2サブブロック及び第3サブブロックを符号化する。
-
公开(公告)号:JP6792628B2
公开(公告)日:2020-11-25
申请号:JP2018546700
申请日:2016-05-12
-
-
公开(公告)号:JP6792030B2
公开(公告)日:2020-11-25
申请号:JP2019123324
申请日:2019-07-02
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
IPC: G08B25/00 , B60R25/31 , G08B21/00 , B60R25/102
-
公开(公告)号:JPWO2019131364A1
公开(公告)日:2020-11-19
申请号:JP2018046694
申请日:2018-12-19
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
IPC: H04N19/136 , H04N19/176 , H04N19/70 , H04N19/12
Abstract: 符号化対象ブロックの残差を変換して画像を符号化する符号化装置(100)は、適応的変換基底選択モードが有効である場合は、符号化対象ブロックの水平サイズが第1の水平閾値サイズより大きいときに、1つ又は複数の変換基底の候補の中から水平方向の第1の変換基底を適応的に選択し、符号化対象ブロックの水平サイズが第1の水平閾値サイズ以下であるときに、水平方向の固定の変換基底を水平方向の第1の変換基底として選択し、符号化対象ブロックの垂直サイズが第1の垂直閾値サイズより大きいときに、1つ又は複数の変換基底の候補の中から垂直方向の第1の変換基底を適応的に選択し、符号化対象ブロックの垂直サイズが第1の垂直閾値サイズ以下であるときに、垂直方向の固定の変換基底を垂直方向の第1の変換基底として選択し、選択された第1の変換基底を用いて、符号化対象ブロックの残差に第1の変換を行うことで第1の変換係数を生成する。
-
公开(公告)号:JPWO2019103009A1
公开(公告)日:2020-11-19
申请号:JP2018042888
申请日:2018-11-20
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
IPC: G06T17/00
Abstract: 三次元データ符号化方法は、三次元データに含まれる複数の三次元点のN(Nは2以上の整数)分木構造を第1方式で表す第1情報を生成し、第1情報を含むビットストリームを生成し(S1615)、第1情報は、複数の三次元点の各々に対応する三次元点情報を含み、各三次元点情報は、N分木構造における複数の層の各々に対応するインデックスを含み、各インデックスは、対応する層に属するN個のサブブロックのうち、対応する三次元点が属するサブブロックを示す。
-
公开(公告)号:JP6787697B2
公开(公告)日:2020-11-18
申请号:JP2016119773
申请日:2016-06-16
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
IPC: B60R16/023 , H04L12/28 , H04L12/40 , H04L12/46 , H04L9/32
-
公开(公告)号:JPWO2019082985A1
公开(公告)日:2020-11-12
申请号:JP2018039740
申请日:2018-10-25
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
IPC: H04N19/46 , H04N19/567
Abstract: 本発明は、アフィン動き補償を用いた動き探索または動き補償を効率的に行うことを目的とする。 本発明の符号化装置は、回路と、メモリと、を備え、前記回路は、前記メモリを用いて、対象ブロックのインター予測処理におけるアフィン動き補償予測処理において、動き探索または動き補償を行う範囲を制限して、前記対象ブロックの動き補償を行う(S311)。
-
公开(公告)号:JP2020184808A
公开(公告)日:2020-11-12
申请号:JP2020134997
申请日:2020-08-07
Applicant: パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ , Panasonic Intellectual Property Corporation of America
IPC: H04N19/46 , H04N19/503
Abstract: 【課題】符号化効率を向上できる符号化装置を提供する。 【解決手段】符号化装置100は、複数のモードから選択したモードで対象CUのために導出されたMVを用いて対象CUの複数の残差係数を算出し、第2モードが選択された場合、(1)対象CUの複数の残差係数に非ゼロの残差係数が含まれるか否かを判定し、(2)非ゼロの残差係数が含まれる場合、非スキップモードでCUを符号化し、複数の残差係数を符号化し、(3)非ゼロの残差係数が含まれない場合、複数の残差係数を符号化せずに非スキップモードでCUを符号化し、第3モードが選択された場合、(1)対象CUの複数の残差係数に非ゼロの残差係数が含まれるか否かを判定し、(2)非ゼロの残差係数が含まれる場合、非スキップモードで対象CUを符号化し、複数の残差係数を符号化し、(3)非ゼロの残差係数が含まれない場合、複数の残差係数を符号化せずにスキップモードで対象CUを符号化する。 【選択図】図11
-
-
-
-
-
-
-
-
-