一种高阶曲率温度补偿带隙基准电路

    公开(公告)号:CN116880644A

    公开(公告)日:2023-10-13

    申请号:CN202311017988.8

    申请日:2023-08-14

    Abstract: 本发明公开了一种高阶曲率温度补偿带隙基准电路,其特征在于,包括依次级联的正温度电流产生电路,负温度电流产生电路,高阶温度补偿电路和电流电压转换电路,所述正温度电流产生电路用于产生与绝对温度正相关的电流,所述负温度电流产生电路用于产生与绝对温度负相关的电流;所述高阶温度补偿电路产生补偿电流,用于补偿电流中高阶的温度相关分量;所述电压转换电路将三个电流叠加后的电流转换成带隙基准电压VREF。本发明提高了电路系统的稳定性。

    基于机器学习和节点有效电容的线延时预测方法

    公开(公告)号:CN116861782A

    公开(公告)日:2023-10-10

    申请号:CN202310818532.5

    申请日:2023-07-05

    Abstract: 本发明公开基于机器学习和节点有效电容的线延时预测方法,属于计算、推算或计数的技术领域。该方法:读入SPEF寄生文件、网表文件、时序库文件;采用SPICE仿真测量sink端节点线延时,建立线延时标准样本集;处理SPEF寄生文件与网表文件,计算sink端节点线延时和转换时间、所有节点有效电容;处理得到机器学习模型训练所需特征,使用交叉验证法训练模型,计算接收端节点线延时平均值以及转换时间平均值作为模型性能的评估指标,比较接收端节点线延时计算值与SPICE仿真测量的线延时之间的误差,最终确定特征参数统一值。本发明能够快速且准确地预测单元延时,采用机器学习优化预测结果进一步提高预测速度和精度。

    一种稳压器的控制电路、PCB板以及稳压器

    公开(公告)号:CN116449906B

    公开(公告)日:2023-09-12

    申请号:CN202310721687.7

    申请日:2023-06-19

    Abstract: 本发明公开了一种稳压器的控制电路,包括电荷泵、箝位单元、电流源、电流镜单元和输出单元,所述箝位单元的一端连接外部输入电源和所述电荷泵,所述电流源与所述电流镜单元的一端连接,所述箝位单元的另一端、所述电流镜单元的另一端以及所述电荷泵分别与所述输出单元连接。本发明的稳压器的控制电路,通过电荷泵产生一个高于外部输入电源的输入电压的电压,使输出单元的工作电压Vth与箝位单元的工作电压VBR相近似,由于输出电压等于VBR‑Vth,即电荷泵的存在使输出单元的输出电压保持在较低值,且在一定电压范围内,输出单元的输出电压不受输入电压变化的影响,提高了输入电压的范围。

    一种基于图神经网络特征提取的智能化可测性设计方法

    公开(公告)号:CN116562207A

    公开(公告)日:2023-08-08

    申请号:CN202310359471.0

    申请日:2023-03-31

    Abstract: 本发明公开了一种基于图神经网络特征提取的智能化可测性设计方法,如下步骤:S1,读入待设计的网表文件,插入扫描链,收集运行结果;S2,利用计算机编程语言对插入扫描链的电路网表文件进行处理,读入处理后的电路网表文件,将电路转换为所需的图结构,构建基于图神经网络的图表示;S3,将生成的图表示加载到XGBoost模型中学习训练和预测;根据需求,得到测试覆盖率、测试周期、逻辑翻转和面积占比的单目标预测结果;对四个单目标预测结果误差值做归一化处理后,进行加权求和,预测最优的扫描测试参数配置。本发明能实现在高测试覆盖率的同时,又能维持测试周期、功率消耗、面积占比的平衡。

    用于数字低压差线性稳压器的模拟相位补偿系统

    公开(公告)号:CN115268541B

    公开(公告)日:2023-07-07

    申请号:CN202210506995.3

    申请日:2022-05-11

    Abstract: 本发明公开了一种用于数字低压差线性稳压器的相位补偿系统,包括动态比较器、双向移位寄存器、PMOS功率晶体管阵列、负载电容器及负载电流源、模拟前馈路径和PMOS辅助前馈;模拟前馈路径包括电容器和电阻器,电容器第二端连接电阻器第一端,电阻器第二端接参考电压VREF;动态比较器为四输入动态比较器。本发明解决数字低压差线性稳压器中极限环振荡大导致输出电压纹波大的问题。

    一种基于CDCL算法和计算机代数的逻辑等价性验证方法

    公开(公告)号:CN116306478A

    公开(公告)日:2023-06-23

    申请号:CN202310254694.0

    申请日:2023-03-16

    Abstract: 本发明公开了一种基于CDCL算法和计算机代数的逻辑等价性验证方法,包括步骤如下:S1,读入反向图文件,以内部编码的形式存储在软件中,运用计算机代数,将原电路中的加法器进行替换;S2,将待验证的两个电路的每一级输出通过异或门相连,连接为一个电路,以布尔可满足性问题文件输出;S3,读入布尔可满足性问题文件输出,运用CDCL算法对布尔可满足性问题文件进行求解。本发明的求解器求解前替换了部分加法器,使得电路复杂度降低,求解乘法器电路的等价性问题所需时间更短,内存开销更小。

    一种自检测3D DFT测试架构
    128.
    发明公开

    公开(公告)号:CN116136812A

    公开(公告)日:2023-05-19

    申请号:CN202310150163.7

    申请日:2023-02-22

    Abstract: 本发明公开了一种自检测3D DFT测试架构,该架构基于IEEE1687标准,其中配置有基于IEEE 1149.1经典JTAG仪器及接口、芯片检测器、若干个待检测芯片,JTAG接口作为测试访问接口,芯片检测器包括上芯片检测器和下芯片检测器,若干个芯片共用控制信号TRST、TCK与TMS,输入及输出数据信号TDI与TDO串行连接并通过3D电路形成菊花链;通过引入自动芯片检测机制,控制3D堆叠中的JTAG路径以允许优化整体3D测试架构,使其可用于所有堆叠级别,无需配置步骤,即可大幅减少测试时间,芯片检测器的使用解决了经典3D测试架构的一些限制,特别是通过指令寄存器避免多路复用器的配置步骤;该架构中多芯片共用控制信号并串行形成菊花链,增加了芯片测试覆盖率,整体架构成本低、面积开销小。

    一种工作在超低相位噪声的10MHZ晶体振荡器

    公开(公告)号:CN113037217B

    公开(公告)日:2022-11-08

    申请号:CN202110215578.9

    申请日:2021-02-26

    Abstract: 本发明公开了一种工作在超低相位噪声的10MHZ晶体振荡器,包括差分放大器、寄生谐振抑制滤波器、电压调谐移相器和晶体谐振器;所述差分放大器的输出口与寄生谐振抑制滤波器的输入口连接,寄生谐振抑制滤波器的输出口与电压调谐移相器的输入口连接,电压调谐移相器的输出口连接晶体谐振器一端,晶体谐振器另一端连接差分放大器的输入口。本发明能够确保良好的对称性、低噪声以及最佳的噪声匹配;通过寄生谐振抑制滤波器滤除10MHz以外的谐波信号,最大程度的减小损耗;利用电压调谐移相器准确计算出相位噪声的变化,实现具有超低相位噪声的晶体振荡器的起振。

Patent Agency Ranking