무선 랜 시스템의 채널 변화에 따른 채널 추정 방법, 이를구현하는 채널 추정 장치 및 수신 장치
    121.
    发明授权
    무선 랜 시스템의 채널 변화에 따른 채널 추정 방법, 이를구현하는 채널 추정 장치 및 수신 장치 失效
    基于WLAN系统信道交换的信道估计装置及其方法

    公开(公告)号:KR100751832B1

    公开(公告)日:2007-08-23

    申请号:KR1020060040606

    申请日:2006-05-04

    Abstract: 본 발명은 무선 랜 시스템의 채널 변화에 따른 채널 추정 방법, 이를 구현하는 채널 추정 장치 및 수신 장치에 관한 것이다.
    본 발명에 따르면, 채널 추정부가 FFT 연산된 수신 심볼과 복원된 이전 수신 심볼을 이용하여 순간 채널 추정을 수행한다. 이때, 복원된 이전 수신 심볼은 복조된 심볼에 대해 길쌈 부호화, 인터리빙 및 매핍 과정을 재수행하여 송신 심볼로 다시 복원된 수신 심볼이다. 즉 복조된 심볼을 복원하여 수신 심볼과 비교한 순간 채널 추정을 반복하여, 이러한 반복된 순간 채널 추정에 따라 갱신된 채널 추정 정보를 이용하여 채널 등화가 이루어진다. 또한, 전송률에 따른 동적인 지연값을 이용하여 순간 채널 추정 및 채널 등화를 수행한다.
    따라서, 복원된 이전 수신 심볼의 채널 추정 값을 이용하여 채널을 추정하므로 고속 이동성에 의한 채널 변화가 추적 가능하고 채널 추정시 전송률에 따른 동적인 지연 구조를 가지므로 무선 랜 시스템에서 수신 처리 지연이 패킷 간 짧은 간격(SIFS : Short Inter Frame Space)을 만족하여 시스템 성능이 더욱 향상된다.
    무선 랜, IEEE 802.11a, IEEE 802.11p, 채널 추정

    고속 데이터 통신을 위한 데이터 송수신 장치 및 그 방법
    122.
    发明授权
    고속 데이터 통신을 위한 데이터 송수신 장치 및 그 방법 有权
    用于发送和接收数据以提供高速数据通信的装置及其方法

    公开(公告)号:KR100736731B1

    公开(公告)日:2007-07-09

    申请号:KR1020060077981

    申请日:2006-08-18

    Abstract: 본 발명은 다중 대역 또는 다중 안테나 전송 모드에서 높은 데이터 전송률과 호환성을 제공하는 송수신 장치 및 그 방법에 관한 것이다.
    본 발명에 따른 데이터 송신 방법은, 소스부에서 생성된 데이터를 적어도 하나의 대역에 분배하는 단계; 상기 대역마다 분배된 데이터에 대해 오류 정정을 위한 부호화를 수행하는 단계; 상기 부호화된 데이터를 적어도 하나의 안테나에 분배하는 단계; 상기 안테나마다 분배된 데이터에 대해 부반송파를 할당하고 역푸리에 변환을 수행하는 단계; 상기 부반송파에 대응하는 쇼트 프리앰블 제 1 롱 프리앰블을 생성하는 단계; 데이터의 전송모드에 기초하여 시그널 심벌을 생성하는 단계; 및 상기 전송 모드가 MIMO-OFDM 전송 모드인 경우, 상기 시그널 심벌과 데이터 필드 사이에 사용하지 않는 부반송파의 채널 추정을 위한 제 2 롱 프리앰블을 부가하여 프레임을 생성하는 단계를 포함한다.
    본 발명의 구성에 따르면, 상기 제 2 롱 프리앰블을 이용하여 제 1 롱 프리앰블에서 사용하지 않는 부반송파의 채널 추정을 수행하고, 상기 시그널 심벌이 포함하는 전송 모드 정보에 기초하여 수신기가 적응적으로 데이터를 수신할 수 있다.
    MIMO, OFDM, SDM, STBC, 프레임, 시그널 심볼, 프리앰블

    무선 통신 시스템을 위한 모뎀, 이를 이용한 송신 장치 및그의 송신 전력 제어 방법
    123.
    发明公开
    무선 통신 시스템을 위한 모뎀, 이를 이용한 송신 장치 및그의 송신 전력 제어 방법 失效
    有线发射机结构及无线通信系统传输功率控制的方法与装置

    公开(公告)号:KR1020070061743A

    公开(公告)日:2007-06-14

    申请号:KR1020060055745

    申请日:2006-06-21

    Abstract: A modem for a wireless communication system, a transmitting apparatus using the same, and a method for controlling transmission power thereof are provided to extend a signal arrival distance through power control and improve throughput performance. A modem unit(100) demodulates signals inputted through a multi-antenna or a single antenna into plural digital signals, and outputs them through a transmission path. A transmission controller memory(400) receives information of an input signal inputted from the modem unit(100), stores mode information of the input signal, and stores a look-up table in which information for power control corresponding to each mode is stored. A transmission power controller(500) receives information corresponding to a mode of the input signal from the look-up table and controls transmission power of the input signal desired to be transmitted based on the received information.

    Abstract translation: 提供了一种用于无线通信系统的调制解调器,使用该调制解调器的发送设备和用于控制其发送功率的方法,以通过功率控制来扩展信号到达距离并提高吞吐量性能。 调制解调器单元(100)将通过多天线或单个天线输入的信号解调为多个数字信号,并通过传输路径输出。 传输控制器存储器(400)接收从调制解调器单元(100)输入的输入信号的信息,存储输入信号的模式信息,并存储其中存储有与每个模式对应的功率控制信息的查找表。 发送功率控制器(500)从查找表接收与输入信号的模式对应的信息,并根据接收到的信息控制期望发送的输入信号的发送功率。

    무선 통신 시스템 수신단의 검파 장치
    124.
    发明公开
    무선 통신 시스템 수신단의 검파 장치 失效
    无线通信系统中接收机的检测器

    公开(公告)号:KR1020070061742A

    公开(公告)日:2007-06-14

    申请号:KR1020060054902

    申请日:2006-06-19

    CPC classification number: H04B7/08 H04B1/16

    Abstract: A detector of a reception end of a wireless communication system is provided to solve a problem of the related art MIMO(Multi-Input Multi-Output) detector that uses V-BLAST(Vertical Bell-Laboratories Layered Space-Time) which has a considerably high complexity of implementation. A determinant calculating unit(100) obtains the first detect signal by using a channel transfer function included in a transmission signal and the received first nulling matrix, and generates a determinant for obtaining a nulling matrix by using the first detect signal and the channel transfer function. The first channel state calculating unit(200) obtains the first nulling matrix by using the determinant, and calculates the first channel state information value by using a nose component of the transmission signal, the channel transfer function and the determinant. The second channel state calculating unit(300) obtains the second nulling matrix by using the determinant and the transmission signal, obtains the first detect signal by using the second nulling matrix and the channel transfer function, and calculates the second channel state information value by using the noise component, the channel transfer function and the determinant.

    Abstract translation: 提供无线通信系统的接收端的检测器来解决使用V-BLAST(垂直贝尔实验室分层时空)的现有技术MIMO(多输入多输出)检测器的问题,该检测器具有相当大的 高复杂性的实施。 行列式计算单元(100)通过使用包括在发送信号中的信道传递函数和接收到的第一归零矩阵来获得第一检测信号,并且通过使用第一检测信号和信道传递函数来生成用于获得归零矩阵的行列式 。 第一信道状态计算单元(200)通过使用行列式获得第一归零矩阵,并且通过使用发送信号的前端分量,信道传递函数和行列式来计算第一信道状态信息值。 第二信道状态计算单元(300)通过使用行列式和发送信号来获得第二归零矩阵,通过使用第二归零矩阵和信道传递函数获得第一检测信号,并且使用 噪声分量,信道传递函数和行列式。

    OFDM 시스템을 위한 잔여 주파수 오차, 위상 오차,시간 오차 및 크기 변화 추적 장치 및 그 방법
    125.
    发明授权
    OFDM 시스템을 위한 잔여 주파수 오차, 위상 오차,시간 오차 및 크기 변화 추적 장치 및 그 방법 失效
    用于跟踪OFDM系统中的残余频率,相位,定时偏移和信号幅度变化的方法及其方法

    公开(公告)号:KR100633743B1

    公开(公告)日:2006-10-13

    申请号:KR1020050036018

    申请日:2005-04-29

    Abstract: 본 발명은 직교 주파수 분할 다중화(OFDM) 시스템에 있어서, 기존 OFDM 시스템에 이용되었던 위상 및 시간 오차 추적 방식의 성능 및 추적 속도를 향상시키기 위한 잔여 주파수 오차, 위상 오차, 시간 오차 및 크기 변화 추적 장치 및 그 방법에 관한 것이다. 본 발명에 따른 주파수 오차, 위상 오차, 시간 오차 및 크기 변화 추적 장치는, 추적 반송파 오차 추적치를 초기 반송파 주파수 오차 추정치와 더하여 시간 영역에서 보상하는 주파수 오차 보상부; 수신 파일럿 신호의 전력 계산량에 대응하는 출력값을 고속 퓨리에 변환(FFT)된 입력 신호에 곱해서 신호의 크기를 조절하는 크기 추적 보상부; 수신 파일럿 신호의 주파수 채널 응답의 공액복소수를 수신 파일럿 신호에 곱하여 채널이 보상된 신호를 출력하는 채널 보상부; 채널이 보상된 파일럿을 가지고 반송파 주파수 오차 파라미터를 추정하며, 추적 반송파 주파수 오차 추적치를 제공하는 반송파 주파수 오차 추정부; 채널이 보상된 파일럿을 가지고 시간 오차 파라미터를 추정하는 시간 오차 추정부; 및 채널이 보상된 파일럿을 가지고 반송파 위상 오차 파라미터를 추정하는 반송파 위상 오차 추정부를 포함한다.
    동기, OFDM, 주파수 오차, 위상 오차, 시간 오차, 크기 추적

    고속 데이터 통신을 위한 데이터 송수신 장치 및 그 방법
    126.
    发明公开
    고속 데이터 통신을 위한 데이터 송수신 장치 및 그 방법 有权
    用于发送和接收数据以提供高速数据通信的装置及其方法

    公开(公告)号:KR1020060106910A

    公开(公告)日:2006-10-12

    申请号:KR1020060077981

    申请日:2006-08-18

    Abstract: 본 발명은 다중 대역 또는 다중 안테나 전송 모드에서 높은 데이터 전송률과 호환성을 제공하는 송수신 장치 및 그 방법에 관한 것이다.
    본 발명에 따른 데이터 송신 방법은, 소스부에서 생성된 데이터를 적어도 하나의 대역에 분배하는 단계; 상기 대역마다 분배된 데이터에 대해 오류 정정을 위한 부호화를 수행하는 단계; 상기 부호화된 데이터를 적어도 하나의 안테나에 분배하는 단계; 상기 안테나마다 분배된 데이터에 대해 부반송파를 할당하고 역푸리에 변환을 수행하는 단계; 상기 부반송파에 대응하는 쇼트 프리앰블 제 1 롱 프리앰블을 생성하는 단계; 데이터의 전송모드에 기초하여 시그널 심벌을 생성하는 단계; 및 상기 전송 모드가 MIMO-OFDM 전송 모드인 경우, 상기 시그널 심벌과 데이터 필드 사이에 사용하지 않는 부반송파의 채널 추정을 위한 제 2 롱 프리앰블을 부가하여 프레임을 생성하는 단계를 포함한다.
    본 발명의 구성에 따르면, 상기 제 2 롱 프리앰블을 이용하여 제 1 롱 프리앰블에서 사용하지 않는 부반송파의 채널 추정을 수행하고, 상기 시그널 심벌이 포함하는 전송 모드 정보에 기초하여 수신기가 적응적으로 데이터를 수신할 수 있다.
    MIMO, OFDM, SDM, STBC, 프레임, 시그널 심볼, 프리앰블

    직교 주파수 분할 다중 방식(OFDM)을 이용하는 무선랜시스템에서의 수신장치
    127.
    发明公开
    직교 주파수 분할 다중 방식(OFDM)을 이용하는 무선랜시스템에서의 수신장치 失效
    在使用正交频分复用(OFDM)的无线LAN系统中,

    公开(公告)号:KR1020060066581A

    公开(公告)日:2006-06-16

    申请号:KR1020050030699

    申请日:2005-04-13

    Abstract: 본 발명은 직교 주파수 분할 다중 방식(OFDM)을 이용하는 무선 랜 시스템에서의 수신 장치에 관한 것이다.
    본 발명의 무선랜 시스템에서의 수신 장치는 복수의 채널의 증폭 신호를 기초로 채널 각각의 디지털 증폭부의 이득을 조절하는 이득 조절부; 복수 채널의 신호를 믹싱(Mixing)하는 채널 믹서부; 채널 믹서부로부터 전달받은 신호를 일정한 대역으로 필터링하는 필터부; 필터부로부터 필터링된 반복적인 훈련 신호열을 기초로 캐리어 주파수 옵셋을 추정하는 캐리어 주파수 옵셋 추정부; 필터부로부터 전달받은 신호에서 훈련신호열의 끝을 검출하는 상호 상관 연산부; 상호 상관 연산부로부터 전달받은 신호의 훈련 신호열의 프레임동기를 맞추는 동기화부; 및 캐리어 주파수 옵셋 추정부 및 동기화부에서 출력되는 신호를 기초로 복수 채널의 신호를 보상하는 캐리어 주파수 옵셋 보상부를 포함한다.
    이러한 본 발명에 따르면, MIMO(Multiple Input Multiple Output)를 지원하는 차세대 무선랜 시스템의 수신단 프런트 엔드(Frontend)는 수신 신호의 보상 및 동기화가 효과적으로 이루어지게 하며, 전송 효율을 높이는 효과가 있다.
    차세대 무선랜, 프런트 앤드, 무선랜 수신 장치, MIMO

    Abstract translation: 本发明涉及使用正交频分复用(OFDM)系统的无线LAN系统中的接收装置。

    무선 랜 시스템에서의 채널 동기화 및 주파수 오프셋 보상장치와 그 방법
    128.
    发明公开
    무선 랜 시스템에서의 채널 동기화 및 주파수 오프셋 보상장치와 그 방법 失效
    无线局域网系统的同步通道和频率补偿的装置和方法

    公开(公告)号:KR1020050034116A

    公开(公告)日:2005-04-14

    申请号:KR1020030069939

    申请日:2003-10-08

    Abstract: 본 발명은 직교 주파수 분할 다중(OFDM) 방식에 따른 무선 랜 시스템에서의 채널 동기화 및 주파수 오프셋(offset) 보상 장치와 그 방법에 관한 것이다.
    본 발명에서는, 무선 랜 시스템의 송신단으로부터 수신하는 짧은 훈련 신호열(sequence)의 길이를 이용하여 코얼스(coarse) 주파수 오프셋을 추정한 후, 추정한 코얼스 주파수 오프셋에 따라 이후에 수신하는 긴 훈련 신호열의 위상차를 보상한다. 그리고, 코얼스 주파수 오프셋을 보상한 긴 훈련 신호열을 이용하여 파인(fine) 주파수 오프셋을 추정하여 보상한다. 이때, 파인 주파수 오프셋 보상 시점을 달리함으로써, 주파수 오프셋 계산 및 보상으로 인한 시간 지연을 효율적으로 줄인다.
    또한, 본 발명은 짧은 훈련 신호열로 이루어져 있으며, 짧은 훈련 신호열 길이의 두 배 이상의 길이를 가진 탭 계수를 사용하여 정확한 채널 동기 신호를 검출함으로써, 시간 지연을 막을 수 있다. 그리고, 긴 훈련 신호열로부터의 파인 주파수 오프셋을 FFT부 앞단의 입력 버퍼로 전송하여 긴 훈련 신호열이 FFT로 입력되는 시점에서 보상해줌으로써, 시간 지연을 없앤다.

    맥 프로세서와 베이스밴드 프로세서 간의 병렬 인터페이싱장치 및 그 방법
    129.
    发明公开
    맥 프로세서와 베이스밴드 프로세서 간의 병렬 인터페이싱장치 및 그 방법 失效
    MAC处理器和基带处理器之间的并行接口设备及其方法

    公开(公告)号:KR1020040056412A

    公开(公告)日:2004-07-01

    申请号:KR1020020082393

    申请日:2002-12-23

    CPC classification number: H03K5/135 H04L7/0008

    Abstract: PURPOSE: A parallel interfacing apparatus between a MAC(Media Access Control) processor and a baseband processor and a method therefor are provided to perform a relatively low speed and minimize a size of a buffer. CONSTITUTION: A transmission length register(404) stores an overall length value of MPDU(Mac Protocol Data Unit) data received from outside. A transmission rate register(401) stores a transmission rate value received from outside. An NDBPS(Number of Data Bits Per Symbol) generator(402) calculates NDBPS by using the transmission rate value and generates an enable signal to a transmission clock generator(407) and a memory controller(406). A clock counter(403) counts scanning clocks. A symbol counter(405) increases a value at time intervals required for outputting one OFDM(Orthogonal Frequency Division Multiplexing) symbol. A transmission clock generator(407) generates a transmission clock and transmits it to a MAC processor. A transmission clock counter(410) counts transmission clocks. A comparator(408) compares a value of the transmission clock counter and a value of the transmission length register(404) and stops operation of the transmission clock generator(407). A memory unit(409) receives MPDU data in parallel from the MAC processor. A memory controller(406) controls the memory unit(409).

    Abstract translation: 目的:提供MAC(媒体访问控制)处理器和基带处理器之间的并行接口装置及其方法,以执行相对较低的速度并最小化缓冲器的大小。 构成:传输长度寄存器(404)存储从外部接收的MPDU(Mac协议数据单元)的总长度值。 传输速率寄存器(401)存储从外部接收的传输速率值。 NDBPS(每符号数据位数)生成器(402)通过使用传输速率值计算NDBPS,并向传输时钟发生器(407)和存储器控制器(406)产生使能信号。 时钟计数器(403)对扫描时钟进行计数。 符号计数器(405)以输出一个OFDM(正交频分复用)符号所需的时间间隔增加值。 传输时钟发生器(407)生成传输时钟并将其发送到MAC处理器。 传输时钟计数器(410)对传输时钟进行计数。 比较器(408)比较传输时钟计数器的值和发送长度寄存器(404)的值,并停止传输时钟发生器(407)的操作。 存储单元(409)从MAC处理器并行接收MPDU数据。 存储器控制器(406)控制存储器单元(409)。

    무선통신 시스템에서의 자동 이득 조절 장치 및 그 방법
    130.
    发明授权
    무선통신 시스템에서의 자동 이득 조절 장치 및 그 방법 失效
    无线数据系统中的应用程序可以在任何地方使用

    公开(公告)号:KR100428716B1

    公开(公告)日:2004-04-28

    申请号:KR1020010079322

    申请日:2001-12-14

    Inventor: 유희정 안재영

    Abstract: PURPOSE: An Apparatus and a method for controlling automatic gain in wireless telecommunication system are provided to normally operate a system by deciding a suitable gain of a variable gain amplifier in a digital domain within a short training interval and converging the gain within a provided time. CONSTITUTION: A variable gain amplifier(11) amplifies an I(In-phase) signal and a Q(Quadrature phase) signal according to a gain adjustment value. An I-Q demodulator(12) demodulates the I signal and the Q signal amplified in the variable gain amplifier(11). An ADC(Analog to Digital Converter)(13) converts the analog I signal demodulated in the I-Q demodulator(12) into a digital I signal. A maximum value sample counter(15) counts the number of samples in which the output of the ADC(13) indicates an maximum value. An ADC(14) converts the analog Q signal demodulated in the I-Q demodulator(12) into a digital Q signal. A maximum value sample counter(16) counts the number of samples in which the output of the ADC(14) indicates the maximum value. An amplifier gain calculator(17) decides a gain to be adjusted in a digital domain by function relation between a signal distortion degree indicated by the number of samples counted in the maximum value sample counters(15,16) and a gain to be adjusted. A DAC(Digital to Analog Converter)(18) converts the gain adjustment value of the digital domain, which is calculated in the amplifier gain calculator(17), into an analog adjustment value, and transmits the analog voltage value to the variable gain amplifier(11).

    Abstract translation: 目的:提供一种用于控制无线电信系统中的自动增益的设备和方法,用于通过在短训练间隔内确定数字域中的可变增益放大器的合适增益并在提供的时间内收敛增益来正常操作系统。 构成:可变增益放大器(11)根据增益调整值放大I(同相)信号和Q(正交相位)信号。 I-Q解调器(12)解调在可变增益放大器(11)中放大的I信号和Q信号。 ADC(模数转换器)(13)将在I-Q解调器(12)中解调的模拟I信号转换为数字I信号。 最大值采样计数器(15)对ADC(13)的输出表示最大值的采样数进行计数。 ADC(14)将在I-Q解调器(12)中解调的模拟Q信号转换为数字Q信号。 最大值采样计数器(16)对ADC(14)的输出表示最大值的采样数进行计数。 放大器增益计算器(17)根据由最大值采样计数器(15,16)中计数的采样数表示的信号失真度与要调整的增益之间的函数关系来决定要在数字域中调整的增益。 DAC(数字到模拟转换器)(18)将在放大器增益计算器(17)中计算的数字域的增益调整值转换为模拟调整值,并将该模拟电压值发送到可变增益放大器 (11)。

Patent Agency Ranking