-
121.
公开(公告)号:KR1020160105312A
公开(公告)日:2016-09-06
申请号:KR1020160020867
申请日:2016-02-22
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1102 , H03M13/116 , H03M13/152 , H03M13/253 , H03M13/255 , H03M13/2778 , H03M13/2903 , H03M13/2906 , H03M13/618
Abstract: 가변길이시그널링정보를위한제로패딩장치및 방법이개시된다. 본발명의일실시예에따른제로패딩장치는, LDPC 정보비트열의길이및 BCH 인코딩된비트열의길이의차를이용하여모든비트를 0으로채울그룹들의개수를결정하고, 쇼트닝패턴오더를이용하여상기그룹들을선택하여상기그룹들의모든비트를 0으로채우고, 0으로채워지지않은그룹들중 적어도일부에상기 BCH 인코딩된비트열을채워서 LDPC 정보비트열을생성하는프로세서; 및상기 LDPC 정보비트열을 LDPC 인코더로제공하는메모리를포함한다.
Abstract translation: 公开了一种用于编码可变长度信令信息的零填充装置和使用其的零填充方法。 根据本发明的实施例,零填补装置包括:处理器,用于通过使用LDPC信息位串的长度与BCH编码比特串的长度之间的差异来确定用0填充所有比特的组的数量 用于通过缩短模式顺序选择组来填充组的所有位,并且用于在不填充零的组的至少一部分中填充BCH编码比特串以生成LDPC信息比特串 ; 以及用于将LDPC信息位串提供给LDPC编码器的存储器。
-
122.길이가 16200이며, 부호율이 3/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于256符号映射和低密度奇偶校验码的位交换器,具有16200长度,3/15速率和使用该方法的方法公开(公告)号:KR1020160101392A
公开(公告)日:2016-08-25
申请号:KR1020150023861
申请日:2015-02-17
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 256-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200且编码率为3/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
123.길이가 16200이며, 부호율이 3/15인 LDPC 부호어 및 16-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 16位长度,3/15速率的16符号映射和低密度奇偶校验码的位交换器及其使用方法公开(公告)号:KR1020160101390A
公开(公告)日:2016-08-25
申请号:KR1020150023859
申请日:2015-02-17
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/1105 , H03M13/17 , H03M13/2792 , H03M13/6522 , H04L1/0041 , H04L1/0071 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 16-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200且编码率为3/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于16符号映射的调制器的第二存储器。
-
124.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 1024-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 1024位符号映射和低密度奇偶校验码的位交换器,具有64800长度,2/15速率及使用该方法的方法公开(公告)号:KR1020160100667A
公开(公告)日:2016-08-24
申请号:KR1020150023411
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , G06F11/1004 , G06F11/1076 , G11B20/1806 , G11B20/1809 , G11B2020/185 , H03M13/1102 , H03M13/1165 , H03M13/255 , H03M13/27 , H03M13/2778 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 1024-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,其将交织的码字提供给用于1024符号映射的调制器。
-
125.길이가 64800이며, 부호율이 4/15인 LDPC 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 64位长度,4/15速率的64符号映射和低密度奇偶校验码的位交互器及其使用方法公开(公告)号:KR1020160092354A
公开(公告)日:2016-08-04
申请号:KR1020150012880
申请日:2015-01-27
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/1128 , H03M13/116 , H03M13/1185 , H03M13/255 , H03M13/2778 , H03M13/616 , H03M13/6552 , H04L1/0058 , H04L1/0071 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 64-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为4/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于64符号映射的调制器的第二存储器。
-
126.길이가 64800이며, 부호율이 3/15인 LDPC 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 64位长度,3/15速率的64符号映射和低密度奇偶校验码的位交互器及其使用方法公开(公告)号:KR1020160092353A
公开(公告)日:2016-08-04
申请号:KR1020150012879
申请日:2015-01-27
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , G06F11/1076 , H03M13/1102 , H03M13/1151 , H03M13/1165 , H03M13/255 , H03M13/2739 , H03M13/2778 , H03M13/6552 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 64-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为3/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于64符号映射的调制器的第二存储器。
-
127.레이어드 디비전 멀티플렉싱을 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법 审中-实审
Title translation: 用于生成使用分层分割多路复用的广播信号帧的装置和使用该方法的方法公开(公告)号:KR1020160085713A
公开(公告)日:2016-07-18
申请号:KR1020160001735
申请日:2016-01-06
Applicant: 한국전자통신연구원
IPC: H04N21/2343 , H04N21/236 , H04N19/187
CPC classification number: H04L69/324 , H04H60/07 , H04L1/0041 , H04L1/005 , H04L1/0057 , H04L1/0058 , H04L1/007 , H04L1/0071 , H04L5/0007 , H04L5/0044 , H04L69/323
Abstract: 레이어드디비전멀티플렉싱을이용한방송신호프레임생성장치및 방법이개시된다. 본발명의일실시예에따른방송신호프레임생성장치는코어레이어신호및 인핸스드레이어신호를서로다른파워레벨로결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 및상기타임인터리빙된신호를이용하여상기코어레이어신호와상기인핸스드레이어신호에공유되는타임인터리버정보를시그널링하기위한프리앰블을포함하는방송신호프레임을생성하는프레임빌더를포함한다.
Abstract translation: 公开了一种通过使用分层复用来生成广播信号帧的装置和方法,其提供广播信号帧的结构,新的信号复用技术能够提供超出时分复用(TDM)或 频分复用(FDM)并提供出色的性能。 根据本发明的实施例的用于产生广播信号帧的装置包括:组合器,其通过组合核心层信号和以不同功率电平的增强层信号来产生多路复用信号; 功率归一化器,其将多路复用信号的功率降低到对应于核心层信号的功率; 时间交织器,其通过执行应用于核心层信号和增强层信号两者的交织来产生时间交织信号; 以及帧生成器,其通过使用时间交织信号来生成包括用于通过核心层信号和增强层信号共享的时间交织器信息的前同步码的广播信号帧。
-
128.
公开(公告)号:KR1020160029332A
公开(公告)日:2016-03-15
申请号:KR1020140118649
申请日:2014-09-05
Applicant: 한국전자통신연구원
IPC: H04L27/26
CPC classification number: H04L27/2626 , H04L1/0042 , H04L1/0047 , H04L27/2647
Abstract: 효율적으로방송신호를송수신하기위한 bit-level LDM (layer division multiplexing) 기반의송수신장치및 방법을제시한다. 제시된장치는 CL (cloud layer) FEC (forward error correction) 부호화기(encoder), CL 비트단위인터리버(bit-interleaver), BL (base layer) FEC 부호화기, BL 비트단위인터리버, two-layer 비트-결합기(bit-combiner), 심볼매퍼(symbol mapper) TI (time interleaver), 그리고 OFDM 송신부로구성된송신기; 및 OFDM 수신부, TDI (time deinterleaver), 심볼디매퍼(symbol demapper), two-layer 비트-분할기(bit-divider), CL 비트단위디인터리버(bit-deinterleaver), CL FEC 복호화기(decoder), BL 비트단위디인터리버, BL FEC 복호화기로구성된수신기;를포함한다.
Abstract translation: 公开了基于设计成有效地发送和接收广播信号的比特级分层复用(LDM)的发送和接收装置和方法。 所公开的装置包括:由云层(CL)前向纠错(FEC)编码器,CL位单元交织器,基本层(BL)FEC编码器,BL比特单元交织器,双层比特单元交织器, 组合器,符号映射器时间交织器(TI)和OFDM传输部分; 以及由OFDM接收部分,时间解交织器(TDI),符号解映射器,双层比特分频器,CL比特单元解交织器,CL FEC解码器,BL比特单元去交织器和BL FEC组成的接收机 解码器。
-
129.길이가 16200이며, 부호율이 10/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 256符号映射和低密度奇偶校验码的位交换器,具有16200长度,10/15速率和使用该方法的方法公开(公告)号:KR1020150135053A
公开(公告)日:2015-12-02
申请号:KR1020150009140
申请日:2015-01-20
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 10/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 256-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200和码率为10/15的LDPC码字的第一存储器; 处理器,通过具有对应于LDPC码字的并行因子的大小的位组单元来交织LDPC码字,以产生交错码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
130.부호율이 3/15인 LDPC 부호어를 위한 비균등 16-심볼 신호성상을 이용한 변조기 및 이를 이용한 변조 방법 审中-实审
Title translation: 使用非均匀16符号信号调制器的低密度奇偶校验码使用3/15码率进行编码的方法及使用该方法公开(公告)号:KR1020150095576A
公开(公告)日:2015-08-21
申请号:KR1020150018675
申请日:2015-02-06
Applicant: 한국전자통신연구원
CPC classification number: H04L27/3405 , H03M13/1102
Abstract: 비균등 16-심볼 신호성상을 이용한 변조기 및 변조 방법이 개시된다. 본 발명의 일실시예에 따른 비균등 16-심볼 신호성상을 이용한 변조기는 부호율이 3/15인 LDPC 부호(LDPC code)에 상응하는 부호어(codeword)를 수신하는 메모리; 및 상기 부호어를 4비트 단위로 비균등 16-심볼 신호성상의 16개 심볼들에 맵핑하는 프로세서를 포함한다.
Abstract translation: 公开了一种使用非均匀16符号信号星座的调制器和调制方法。 根据本发明的实施例的使用非均匀16符号信号星座的调制器包括接收与码率为3/15的LDPC码相对应的码字的存储器; 以及以四比特为单位将不均匀16符号信号星座的16个符号上的码字映射的处理器。
-
-
-
-
-
-
-
-
-