-
-
-
公开(公告)号:KR1019930011249B1
公开(公告)日:1993-11-29
申请号:KR1019910019363
申请日:1991-10-31
IPC: H04J3/06
Abstract: The multi processor improves the availability of the service channel and maximizes the service quality of the synchronous transport system. The processor comprises the process control unit (11) outputting the control information (CPC #1 or CPC #7); the circuit processor (12) which handles the DS1 signal using the control information (CPC #1 or CPC #7); and the module process tool (13) which performs the unit module process function using the control information (MPC #1, MPC #2) from the process control tool (11).
Abstract translation: 多处理器提高了服务通道的可用性,并最大化了同步传输系统的服务质量。 处理器包括输出控制信息(CPC#1或CPC#7)的过程控制单元(11)。 使用控制信息(CPC#1或CPC#7)处理DS1信号的电路处理器(12); 以及使用来自过程控制工具(11)的控制信息(MPC#1,MPC#2)执行单元模块处理功能的模块处理工具(13)。
-
公开(公告)号:KR1019930009279A
公开(公告)日:1993-05-22
申请号:KR1019910019364
申请日:1991-10-31
IPC: H04J3/06
Abstract: 본 발명은 155Mbps급 동기식 전송시스팀에서 STM-1 SOH(Synchronous Transoport Module-1 Section Overhead)신호 종단부, 광송수신기, 중계기, 광선로 등을 포함하는 광중계 전송시스팀간의 절체를 수행하는 선로절체기에 관한 것으로 운용선로외에 하나의 예비선로를 할당하여, 하나의 예비선로를 여러개의 운용선로가 공유하면서 장애가 발생할 경우 절체 우선 순위에 따라서 예비선로를 점유토록 함으로써 서비스 채널의 가용성과 신뢰성을 향상시키기 위한 것이다.
따라서 본 발명은 선로절체 제어정보를 출력하는 제어수단(33), 운용 및 예비 NNI부(6 내지 10, 12 내지 16)를 브릿징하는 송신수단(34), 및 고속 다중화부(1 내지 4, 19 내지 22)를 스위칭하는 수신수단(35)으로 구성되는 것을 특징으로 한다.-
公开(公告)号:KR1019930009278A
公开(公告)日:1993-05-22
申请号:KR1019910019363
申请日:1991-10-31
IPC: H04J3/06
Abstract: 본 발명은 155Mbps급 동기식 전송시스템의 저속 다중 절체기에 관한 것으로, DS1 신호를 종속 신호로 하여 TUG21 신호로 다중화/역다중화하는 회로에 있어서 운용회선외에 예비회선을 두어 운용회선상의 장애 또는 성능저하상태가 지속되면 예비회선을 통해 동기신호가 제공되도록 함으로써 서비스 채널의 가용성과 신뢰성을 향상시키기 위한 것이다. 따라서, 본 발명은 제어수단(11), 회로 절체수단(12), 및 모듈절체수단(13)으로 구성되는 것을 특징으로 한다.
-
146.
公开(公告)号:KR1019930002065B1
公开(公告)日:1993-03-22
申请号:KR1019890020570
申请日:1989-12-30
Abstract: The stuffing circuit minimizes an influence of a waiting timing jitter occurred from a demapping part in the case of mapping an asynchronous DS1 (2.048 Mbps) signal to the synchronous payload. The two step stuffing circuit comprises an 8 bit elastic buffer (2) for synchronizing the received data (2.048 Mbps) by a system clock (2.0488 MHz); stuffing bit S2 controllers (17,18) for compensating the difference between the above two clocks; a frequency adjuster (20) converting the system clock (2.0488 MHz) into a VC12 (virtual container) frame clock (2.240 MHz); a PLL circuit (19) for generating 2.0488 MHz clock of duty 50 %; stuffing bit S1 controllers (21,22); a 32 bit elastic buffer (1).
Abstract translation: 在将异步DS1(2.048Mbps)信号映射到同步有效载荷的情况下,填充电路使得从解映射部分发生的等待定时抖动的影响最小化。 两步填充电路包括用于通过系统时钟(2.0488MHz)同步所接收的数据(2.048Mbps)的8位弹性缓冲器(2)。 填充位S2控制器(17,18),用于补偿上述两个时钟之间的差异; 频率调节器(20)将系统时钟(2.0488MHz)转换成VC12(虚拟容器)帧时钟(2.240MHz); 用于产生占空比为50%的2.0488MHz时钟的PLL电路(19); 填充位S1控制器(21,22); 32位弹性缓冲器(1)。
-
-
-
公开(公告)号:KR101301721B1
公开(公告)日:2013-08-29
申请号:KR1020090111560
申请日:2009-11-18
Applicant: 한국전자통신연구원
IPC: H04B10/2581 , H04B10/00
Abstract: 유사 반전 다중화/역-다중화 장치 및 방법이 개시된다. 개시된 유사 반전 다중화 장치는 클라이언트 신호를 OPUk-Xpv 신호에 매핑한다. OPUk-Xpv 신호는 페이로드 영역이 다수의 종속 슬롯으로 구분되고, 오버헤드 영역에 종속 슬롯과 관련된 프레임 구성 정보가 삽입된다. 유사 반전 다중화 장치는 클라이언트 신호의 비트 율 또는 비트 허용치에 따라 매핑 시 사용할 종속 슬롯의 개수를 결정하고, 결정된 개수만큼의 종속 슬롯을 사용하여 클라이언트 신호를 수용하는 것이 가능하다. 따라서 다양한 클라이언트 신호를 매핑 또는 프레이밍 할 수 있다.
반전 다중화, 클라이언트 신호, 광 채널 페이로드 유닛, 매핑, 프레이밍-
公开(公告)号:KR101048520B1
公开(公告)日:2011-07-12
申请号:KR1020080131699
申请日:2008-12-22
Applicant: 한국전자통신연구원
Abstract: 비동기 방식으로 수신되는 신호를 복원하는 장치 및 방법에 관한 것으로, 고속의 다중화 신호를 저속의 병렬 형태 신호로 역다중화하는 역다중화부; 상기 병렬 형태 신호에 포함되는 유효 데이터의 포함 형태에 따라 유효 데이터만 남도록 데이터를 정렬하는 바이트 정렬부; 및 수신 신호 복원을 위한 스터핑(stuffing) 제어 신호를 생성을 위해 상기 정렬된 유효 데이터들을 기록하는 탄성 버퍼;를 포함하는 것을 특징으로 하는 수신 신호 복원 장치에 의해 STM-256신호를 OTU3 신호에 실어 송신할 경우에 그 수신단에서 저속의 다수 병렬 바이트 신호 형태로 처리하는 것이 가능하여 현재 상용화되고 있는 FPGA(field programmable gate array)를 적용한 시스템 개발이 가능하다.
Abstract translation: 本发明涉及用于恢复以异步方式接收到的信号的装置和方法,用于解复用高速低速信号的并行形式的复用信号的复用分离部; 字节排序单元,被配置为根据并行类型信号中包括的有效数据的包含形式对数据进行排序,使得仅剩下有效数据; 用于记录分类的有效数据的弹性缓冲器,用于产生用于恢复接收信号的填充控制信号,STM-256信号被发送到OTU3信号 可以通过接收端被处理时一个数低速的并行字节形式信号,并且它是可以应用的系统开发FPGA(现场可编程门阵列),其是目前市售的。
-
-
-
-
-
-
-
-
-