비동기전송모드 망에서의 단대단 보호 스위칭 구현 방법
    151.
    发明授权
    비동기전송모드 망에서의 단대단 보호 스위칭 구현 방법 失效
    在ATM网络中实现1:1保护倒换的方法

    公开(公告)号:KR100358104B1

    公开(公告)日:2002-10-25

    申请号:KR1019990062122

    申请日:1999-12-24

    Inventor: 곽동용 권율

    Abstract: 본발명은비동기전송모드망에서의단대단보호스위칭구현방법에관한것으로서, 관리대상이되는세그먼트영역과보호영역을설정하여그 영역내에서링크장애가발생하면보호스위칭을함으로써, 신속한장애복구및 자원의효율적으로활용할수 있도록하기위하여, 관리대상통신망에서두 교환기간의활성연결/대체연결, 유지보수(OAM) 세그먼트의시작점/종단점, 및보호영역의시작점/종단점을설정하는제 1 단계; 상기활성연결의세그먼트종단점이세그먼트경보표시신호(AIS) 셀을수신하여, 상기활성연결로의상기수신셀의전송을중단하고, 상기대체연결의세그먼트종단점및 다음보호영역의종단점에상기활성연결에장애가발생했다는사실을통지하는제 2 단계; 상기대체연결의세그먼트종단점이상기활성연결장애발생사실을통지받아, 상기장애발생사실을대체연결로비동기전송모드보호스위칭(APS: ATM Protection Swiching)셀을통하여전달하고, 상기보호스위칭완료되었다는 APS셀을수신하여상기대체연결의가상경로/채널식별자(VPI/VCI)를활성연결의가상경로/채널식별자로변경하는제 3 단계; 상기보호영역의종단점에서의활성연결장애발생사실을통지받아대체연결로상기경보표시신호(AIS) 셀을주기적으로전송하는제 4 단계; 상기대체연결의세그먼트시작점이상기활성연결장애발생사실을 APS셀을통하여수신하여보호영역시작점에통지하고, 대체연결세그먼트종단점에 APS셀을통하여장애복구사실을알리는제 5 단계; 및상기보호영역시작점이활성연결장애발생사실을수신하여, 대체연결의셀 전송을중단시키고, 활성연결의출력가상경로/채널식별자(VPI/VCI) 및라우팅택(tag)을대체연결의출력가상경로/채널식별자(VPI/VCI) 및라우팅택(tag)으로변경하는제 6 단계를포함하며, 통신망관리등에이용됨.

    버킷 칼렌다를 이용한 셀 스페이서 및 그 제어방법
    152.
    发明授权
    버킷 칼렌다를 이용한 셀 스페이서 및 그 제어방법 失效
    一种使用篮子日历的细胞间隔及其调节方法

    公开(公告)号:KR100276079B1

    公开(公告)日:2000-12-15

    申请号:KR1019980035645

    申请日:1998-08-31

    Abstract: ATM 정합 장치의 셀 스페이서에 있어서, 시스템 내에서 발생된 CDV를 측정하여 CDV를 제거하고 셀을 상대방으로 전송함으로써 종단 사용자에게까지 셀 손실이 없이 셀이 전달 될 수 있도록 CDV를 제거하는 셀 스페이서 및 그 제어방법을 제공하기 위한 것이다. 본 발명은, 각 셀 슬롯마다 출력 셀의 버퍼 어드레스를 저장하는 FIFO와 같은 동작을 하는 버킷을 가진 버킷 칼렌다 및 방출 FIFO를 포함하는 셀 스페이서를 구성하고, 상기 버킷은, 해당 셀 슬롯에 등록되어 있는 셀의 수를 나타내는 하나의 셀 카운터 및 셀이 저장 되어 있는 셀 버퍼 어드레스를 등록하기 위한 7개의 셀 포인터로 구성하며, 그 셀 스페이서가 ATM셀과 CDV 및 셀도착시간 t를 입력받고, 임의의 시간에 셀이 입력되면 이를 셀 버퍼에 저장하고, 저장된 셀 버퍼 어드레스를 현재의 시간보다 CDV 만큼 뒤에 있는 슬롯의 버킷에 셀 버퍼 어드레스를 등록시키고, 출력 시간이 되면 해당 슬롯에 등록되어 있는 셀 버퍼 어드레스를 읽어 셀을 출력 시키는 방식으로 입력된 셀을 CDV 만큼 지연시켜 스페이싱을 수행하도록 ATM 정합장치의 셀 스페이서 및 그의 제어방법을 제공한다. 따라서, 본 발명에서 제안한 셀 스페이서는 제어구조가 간단하고, 단순한 RAM을 이용하여 버킷을 구성할 수 있으므로 셀 스페이서를 간단하게 효율적으로 구성할 수 있다.

    비동기 전달 모드(ATM) 망에서의 폭주 제어 장치 및 그 방법
    153.
    发明授权
    비동기 전달 모드(ATM) 망에서의 폭주 제어 장치 및 그 방법 失效
    ATM网络中的控制控制的设备和方法

    公开(公告)号:KR100147136B1

    公开(公告)日:1998-08-17

    申请号:KR1019950039793

    申请日:1995-11-04

    Abstract: 본 발명은 비동기 전달 모드(ATM) 망에서 망 자원의 효율성을 극대화 시키고 사용자의 품질 요구 사항을 신뢰성 있게 보장할 수 있는 폭주 제어 장치 및 그 방법에 관한 것으로서, ATM 스위치 모듈(2)을 통해 출력 링크의 출력된 셀을 측정한 셀 수를 입력받아 출력 링크를 통과한 셀들을 계수하여 측정한 셀 수를 적응적 연결 수락 제어 장치(20)로 전송하고, 셀 전송 링크 이용률을 이용하여 출력 링크 상태를 검출하여 폭주 상태가 예견되거나 폭주 상태에 도달하면 폭주 상태 정보를 출력하고, 폭주 상태이면 새로운 연결 설정 요구를 받아들이지 않도록 적응적 연결 수락 제어 장치(20)로 폭주 상태를 통보하는 폭주 검출 수단(11); 상기 폭주 검출 수단 (11)으로 부터 폭주 상태 정보를 입력받고, ATM 스위치 모듈(2)을 통해 셀 손실률을 입력받아 과부하 트래픽을 전송하는 사용자에게 입력 트래픽의 전송 속도를 줄이도록 역방향 RM셀을 보내거나 여유있는 다른 링크로 입력 트래픽의 부하를 분담할 수 있는 라우팅 제어 요구 신호를 출력하고, 적응적 연결 수락 제어 장치(20)로 부터 제어 파라미터를 입력받아 셀 속도를 감시하기 위한 감시 파라미터를 ATM 스위치 모듈(2)로 출력하는 폭주 제어 수단(12); 및 상기 폭주 제어수단(12)으로부터 라우팅 제어 요구 신호를 입력받아 같은 목적지로 출력되는 여유 링크를 찾아 이에 대한 라우팅 정보를 ATM 스위치 모듈(2)로 출력하는 라우팅 제어 수단(13)을 구비하여 예기치 못한 입력 트래픽에도 대처하여 폭주를 회복시킬 수 있고, 전송 링크가 정상 상태일 경우에는 망의 전송 대역에 여유가 있으므로 망에서 허용 가능한 평균 셀 전송 속도까지 허용하여 사용자가 협상된 평균셀 전송 속도를 위반 할지라도 이를 허용하여 망의 전송 링크 이용률을 향상시킬수 있는 효과가 있다.

    비동기 전달 모드(ATM) 망에서의 폭주 제어 장치 및 그 방법
    155.
    发明公开
    비동기 전달 모드(ATM) 망에서의 폭주 제어 장치 및 그 방법 失效
    异步传输模式(ATM)网络中的拥塞控制设备和方法

    公开(公告)号:KR1019970031580A

    公开(公告)日:1997-06-26

    申请号:KR1019950039793

    申请日:1995-11-04

    Abstract: 본 발명은 비동기 전달 모드(ATM) 망에서 망 자원의 효율성을 극대화 시키고 사용자의 품질 요구 사항을 신뢰성 있게 보장할 수 있는 폭주 제어 장치 및 그 방법에 관한 것으로서, ATM 스위치 모듈(2)을 통해 출력 링크의 출력된 셀을 측정한 셀 수를 입력받아 출력 링크를 통과한 셀들을 계수하여 측정한 셀 수를 적응적 연결 수락 제어 장치(20)로 전송하고, 셀 전송 링크 이용률을 이용하여 출력 링크 상태를 검출하여 폭주상태가 예견되거나 폭주 상태에 도달하면 폭주 상태 정보를 출력하고, 폭주 상태이면 새로운 연결 설정 요구를 받아들이지 않도록 적응적 연결 수락 제어 장치(20)로 폭주 상태를 통보하는 폭주 검출 수단(11); 상기 폭주 검출 수단(11)으로 부터 폭주 상태 정보를 입력받고, ATM 스위치 모듈(2)을 통해 셀 손실률을 입력받아 과부하 트래픽을 전송하는 사용자에게 입력 트래픽의 전송 속도를 줄이도록 역방향 RM 셀을 보내거나 여유 있는 다른 링크로 입력 트래픽의 부하를 분담할 수 있도록 라우팅 제어 요구 신호를 출력하고, 적응적 연결 수락 제어 장치(20)로 부터 제어 파라미터를 입력받아 셀 속도를 감시하기 위한 감시 파라미터를 ATM 스위치 모듈(2)로 출력하는 폭주 제어 수단(12); 및 상기 폭주 제어 수단(12)으로 부터 라우팅 제어 요구 신호를 입력받아 같은 목적지로 출력되는 여유 링크를 찾아 이에 대한 라우팅 정보를 ATM 스위치 모듈(2)로 출력하는 라우팅 제어 수단(13)을 구비하여 예기치 못한 입력 트래픽에도 대처하여 폭주를 회복시킬 수 있고, 전송 링크가 정상 상태일 경우에는 망의 전송 대역에 여유가 있으므로 망에서 허용 가능한 평균 셀 전송 속도까지 허용하여 사용자가 협상된 평균셀 전송 속도를 위반 할지라도 이를 허용하여 망의 전송 링크 이용률을 향상시킬 수 있는 효과가 있다.

    다중화된 비동기 전달모드(ATM) 트래픽의 최대 셀 전송 속도 스페이서 제어방법
    156.
    发明授权

    公开(公告)号:KR1019970009544B1

    公开(公告)日:1997-06-14

    申请号:KR1019940005509

    申请日:1994-03-18

    Inventor: 곽동용 박홍식

    Abstract: The method of controlling a peak rate spacer of a multiple asynchronous transfer mode (ATM) traffic applied in the ATM system, which is provided with a peak rate policer (PRP), a virtual channel connection attribute Table (VCAT), a cell buffer, an event scheduler (ES) and a peak rate spacer (PRS) control block using data of a free list(FL), a cell slot queue (CSQ), an output list (OL) and a temporary queue (TQ), includes: the first step (200) of finding whether a cell is arrived every time slot; the second step (201) taking an address of the FL of a free node to connect a node to the TQ and ES, if the cell was arrived after performing the first step (201); the third step (202) of connecting a cell connected to a cell time slot (T) of the ES to the output list, if the cell was not arrived after performing the first step (200); and the fourth step (204) of connecting it to the free list FL or the event scheduler ES according to a state of the output list (OL) to return, after performing the third step (202).

    Abstract translation: 控制在ATM系统中应用的多个异步传输模式(ATM)流量的峰值速率间隔的方法,该系统具有峰值速率监视器(PRP),虚拟通道连接属性表(VCAT),单元缓冲器, 使用空闲列表(FL),小区时隙队列(CSQ),输出列表(OL)和临时队列(TQ)的数据的事件调度器(ES)和峰值速率间隔(PRS)控制块包括: 发现每个时隙是否到达小区的第一步骤(200); 所述第二步骤(201)在执行所述第一步骤(201)之后,如果所述小区已经到达,则将空闲节点的FL的地址连接到所述TQ和ES; 如果在执行第一步骤(200)之后该小区未到达,则将连接到ES的小区时隙(T)的小区连接到输出列表的第三步骤(202); 以及在执行第三步骤(202)之后,根据输出列表(OL)的状态将其连接到空闲列表FL或事件调度器ES的第四步骤(204)。

    비동기 전달 모드(ATM)망에서 평균 셀 전송 속도를 감시하는 사용 파라미터 제어 장치 및 방법
    157.
    发明授权

    公开(公告)号:KR1019960002684B1

    公开(公告)日:1996-02-24

    申请号:KR1019920026057

    申请日:1992-12-29

    Abstract: an output counting means for increasing the number of output cells by one if an output counter increasing request signal is inputted from a mean cell transmitting speed monitoring control block; an S-counting means for increasing the number of cells by one if an S-counter increasing request signal is inputted; a measuring period information storing means for storing a measuring period value from a control system; a threshold value storing means for storing an initial threshold value from the control system; a reference ratio information storing means for storing a reference ratio from the control system; a measuring period counting means for receiving the measuring period value and for decreasing the value by one, if a measuring period value decreasing request signal is inputted; a reference ratio comparing means for comparing the output of the S-counting means divided by the output of the output counting means with the reference ratio value of the reference ratio information storing means to determine increment/decrement of the threshold value; and an up-down counting means for receiving the threshold value from the threshold value storing means and for outputting a threshold value changing request signal to the mean cell transmitting speed monitoring control block.

    Abstract translation: 输出计数装置,用于如果从平均信元发送速度监视控制块输入输出计数器增加请求信号,则将输出单元数量增加1; S计数装置,用于如果S计数器增加请求信号被输入则增加一个小区数; 测量周期信息存储装置,用于存储来自控制系统的测量周期值; 阈值存储装置,用于存储来自控制系统的初始阈值; 参考比信息存储装置,用于存储来自控制系统的参考比; 测量周期计数装置,用于如果输入测量周期值减小请求信号,则接收测量周期值并将值减1; 参考比率比较装置,用于将所述S计数装置的输出除以输出计数装置的输出与参考比率信息存储装置的参考比值进行比较,以确定阈值的增量/减量; 以及用于从所述阈值存储装置接收所述阈值并向所述平均信元发送速度监视控制块输出阈值变更请求信号的上行计数装置。

    중계선 제어 이중화를 위한 시동 과정에서의 상태 점검방법
    160.
    发明授权

    公开(公告)号:KR1019930007239B1

    公开(公告)日:1993-08-04

    申请号:KR1019900022857

    申请日:1990-12-31

    Abstract: The method is for smoothly performing the initialization of processor and improving the facility of achierement, the accuracy of control, efficiency of performance and the reliability of hardware unit operation by checking the status of state flags setin several steps needed to activate a relay line control processor. It is composed of the stages of: re-starting self processor until receiving all data correctly; operating as exclusive responsibility mode of load; and operating as shared responsibility mode of load when self-processor is in response stand-by mode.

    Abstract translation: 该方法是通过在激活中继线控制处理器所需的几个步骤中设置的状态标志的状态来平滑地执行处理器的初始化,提高控制的准确性,控制的精度,性能的效率和硬件单元操作的可靠性 。 它由以下几个阶段组成:重新启动自处理器,直到正确接收所有数据; 作为负责的独家责任模式; 并在自动处理器响应备用模式下作为负载的共享责任模式运行。

Patent Agency Ranking