-
161.레이어드 디비전 멀티플렉싱과 채널 본딩의 결합 모드를 이용한 방송 신호 송/수신 장치 및 방송 신호 송/수신 방법 审中-实审
Title translation: //使用层状分层多路复用和通道绑定的组合模式发送/接收广播信号的装置及其方法公开(公告)号:KR1020170009737A
公开(公告)日:2017-01-25
申请号:KR1020160086110
申请日:2016-07-07
Applicant: 한국전자통신연구원
Abstract: 레이어드디비전멀티플렉싱과채널본딩의결합모드를이용한방송신호송/수신장치및 방송신호송/수신방법이개시된다. 본발명의일실시예에따른방송신호송신장치는인핸스드레이어스트림을분할하여제1 인핸스드레이어분할신호및 제2 인핸스드레이어분할신호를생성하는인핸스드레이어스트림분할기; 각각상기제1 인핸스드레이어분할신호및 상기제2 인핸스드레이어분할신호에상응하는, 제1 멀티플렉싱된신호및 제2 멀티플렉싱된신호를생성하는제1 및제2 결합기들; 각각상기제1 멀티플렉싱된신호및 상기제2 멀티플렉싱된신호의파워들을, 상기제1 코어레이어신호및 상기제2 코어레이어신호에상응하는파워들로낮추는제1 및제2 파워노멀라이저들; 각각상기제1 인핸스드레이어분할신호에상응하는제1 타임인터리빙된신호및 상기제2 인핸스드레이어분할신호에상응하는제2 타임인터리빙된신호를생성하는제1 및제2 타임인터리버들; 및각각상기제1 타임인터리빙된신호에상응하는신호및 상기제2 타임인터리빙된신호에상응하는신호들을 OFDM 통신방식을이용하여송신하는제1 및제2 OFDM 송신기들을포함한다.
-
162.부트스트랩 및 프리앰블을 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법 审中-实审
Title translation: 用于生成使用BOOTSTRAP和PREAMBLE的广播信号帧的装置和使用它的方法公开(公告)号:KR1020160108208A
公开(公告)日:2016-09-19
申请号:KR1020160025829
申请日:2016-03-03
Applicant: 한국전자통신연구원
CPC classification number: H04L27/2627 , H04L1/0041 , H04L1/0058 , H04L1/0068 , H04L1/0071 , H04L27/26 , H04L27/2647 , H04L65/4076
Abstract: 부트스트랩및 프리앰블을이용한방송신호프레임생성장치및 방법이개시된다. 본발명의일실시예에따른방송신호프레임생성장치는 BICM 출력신호에인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 및상기타임인터리빙된신호를이용하여, 부트스트랩및 프리앰블을포함하는방송신호프레임을생성하는프레임빌더를포함한다.
Abstract translation: 本发明是提供一种新的广播信号帧结构,其可以有效地发送用于在广播系统信道中用于信令信息传输的信令字段的BICM模式或OFDM参数。 公开了一种通过使用引导和前同步码产生广播信号帧的装置和方法。 根据本发明的实施例,广播信号帧产生装置包括:时间交织器,用于通过对BICM输出信号执行交织来产生时间交织信号; 以及帧构建器,用于通过使用时间交织信号来生成包括引导和前同步码的广播信号帧。
-
163.레이어드 디비전 멀티플렉싱을 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법 审中-实审
Title translation: 用于生成使用分层分割多路复用的广播信号帧的装置和使用该方法的方法公开(公告)号:KR1020160108130A
公开(公告)日:2016-09-19
申请号:KR1020160004461
申请日:2016-01-13
Applicant: 한국전자통신연구원
CPC classification number: H04L27/2605 , H04L1/0057 , H04L1/007 , H04L1/0071 , H04L5/0053 , H04L27/183 , H04L27/26 , H04L2001/0093 , H04W52/34
Abstract: 레이어드디비전멀티플렉싱을이용한방송신호프레임생성장치및 방법이개시된다. 본발명의일실시예에따른방송신호프레임생성장치는코어레이어신호및 인핸스드레이어신호를서로다른파워레벨로결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 및피지컬레이어파이프들(Physical Layer Pipes; PLPs)의타입정보및 상기코어레이어신호와상기인핸스드레이어신호에공유되는타임인터리버정보를시그널링하기위한프리앰블을포함하는방송신호프레임을생성하는프레임빌더를포함한다.
Abstract translation: 公开了一种使用分层复用生成广播信号帧的装置和方法。 根据本发明的实施例,用于产生广播信号帧的装置包括:组合器,用于组合核心层信号和不同功率电平的增强层信号以产生多路复用信号; 功率归一化器,用于将所述多路复用信号的功率降低到与所述核心层信号相对应的功率; 时间交织器,用于一起执行应用于核心层信号和增强层信号的交织,以产生时间交织信号; 以及帧生成器,用于生成广播信号帧,其包括用于发信号通知物理层管道(PLP)的类型信息和与核心层信号和增强层信号共享的时间交织器信息的前导码。
-
164.고정 길이 시그널링 정보 부호화를 위한 패리티 펑처링 장치 및 이를 이용한 패리티 펑처링 방법 审中-实审
Title translation: 用于编码固定长度信号信息的奇偶校验装置及其使用方法公开(公告)号:KR1020160105310A
公开(公告)日:2016-09-06
申请号:KR1020160020852
申请日:2016-02-22
Applicant: 한국전자통신연구원
CPC classification number: H03M13/11 , H03M13/116 , H03M13/152 , H03M13/253 , H03M13/255 , H03M13/2778 , H03M13/2792 , H03M13/2906 , H03M13/39 , H03M13/618 , H03M13/6362
Abstract: 고정길이시그널링정보를위한패리티펑처링장치및 방법이개시된다. 본발명의일실시예에따른패리티펑처링장치는, 길이가 16200이고부호율이 3/15인 LDPC 부호어의패리티비트들에대한패리티펑처링을위한, 패리티비트열을제공하는메모리; 및상기패리티비트열의뒤쪽에서최종펑처링사이즈에상응하는개수의비트들을펑처링하는프로세서를포함한다.
Abstract translation: 公开了一种用于可变长度信令信息的奇偶校验穿孔设备和使用该奇偶校验穿孔设备的奇偶校验穿孔方法。 根据本发明的实施例,奇偶穿孔设备包括存储器和处理器。 存储器以16200的长度和3/15的编码比率的LDPC编码语言提供用于奇偶校验位的奇偶校验的奇偶校验位串。 处理器在奇偶校验比特串的后面刺穿对应于最后删截大小的比特数。
-
165.가변 길이 시그널링 정보 부호화를 위한 패리티 펑처링 장치 및 이를 이용한 패리티 펑처링 방법 审中-实审
Title translation: 用于编码可变长度信号信息的奇偶校验装置及使用该方法的方法公开(公告)号:KR1020160105309A
公开(公告)日:2016-09-06
申请号:KR1020160020849
申请日:2016-02-22
Applicant: 한국전자통신연구원
CPC classification number: H04L1/0068 , H03M13/005 , H03M13/1148 , H03M13/152 , H03M13/2792 , H04L1/0041 , H04L1/0058 , H04L1/0071
Abstract: 가변길이시그널링정보를위한패리티펑처링장치및 방법이개시된다. 본발명의일실시예에따른패리티펑처링장치는, 길이가 16200이고부호율이 3/15인 LDPC 부호어의패리티비트들에대한패리티펑처링을위한, 패리티비트열을제공하는메모리; 및상기패리티비트열의뒤쪽에서최종펑처링사이즈에상응하는개수의비트들을펑처링하는프로세서를포함한다.
Abstract translation: 公开了一种用于对可变长度信令信息进行编码的奇偶穿孔装置和使用该奇偶校验穿孔装置的奇偶校验穿孔方法。 根据本发明的实施例,奇偶穿孔设备包括:存储器,用于提供奇偶校验比特串,用于对具有16200长度和编码率3/15的LDPC编码语言中的奇偶校验位进行奇偶校验; 以及处理器,用于在奇偶校验位串的后面删除与最后的打孔尺寸相对应的位数。
-
166.길이가 64800이며, 부호율이 3/15인 LDPC 부호어 및 4096-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 使用64800长度,3/15速率的4096符号映射和低密度奇偶校验码的位交换器和使用该方法的方法公开(公告)号:KR1020160100670A
公开(公告)日:2016-08-24
申请号:KR1020150023415
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , G06F11/1012 , G06F11/1076 , G11B20/1806 , G11B20/1809 , G11B2020/185 , H03M13/1102 , H03M13/1165 , H03M13/255 , H03M13/27 , H03M13/2778 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 4096-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为3/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,将交错码字提供给用于4096符号映射的调制器。
-
167.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 4096-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于4096符号映射和低密度奇偶校验码的位交换器,具有64800长度,2/15速率和使用该方法的方法公开(公告)号:KR1020160100669A
公开(公告)日:2016-08-24
申请号:KR1020150023414
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/271 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 4096-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,将交错码字提供给用于4096符号映射的调制器。
-
168.길이가 64800이며, 부호율이 4/15인 LDPC 부호어 및 1024-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 1024位符号映射和低密度奇偶校验码的位交换器,具有64800长度,4/15速率和使用该方法的方法公开(公告)号:KR1020160100668A
公开(公告)日:2016-08-24
申请号:KR1020150023413
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/271 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 1024-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为4/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,其将交织的码字提供给用于1024符号映射的调制器。
-
169.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 64位长度,2/15速率的64位符号映射和低密度奇偶校验码的位交换器和使用该方法的方法公开(公告)号:KR1020160099266A
公开(公告)日:2016-08-22
申请号:KR1020150021507
申请日:2015-02-12
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/1148 , H03M13/1165 , H03M13/255 , H03M13/2778 , H04L1/0041 , H04L1/0045 , H04L1/0058 , H04L1/0071 , H03M13/2703 , H03M13/6538
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 64-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于64符号映射的调制器的第二存储器。
-
170.길이가 64800이며, 부호율이 3/15인 LDPC 부호어 및 QPSK를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于QPSK和低密度奇偶校验的位交换器,具有64800长度,3/15速率和使用该方法的方法公开(公告)号:KR1020160089766A
公开(公告)日:2016-07-28
申请号:KR1020150009381
申请日:2015-01-20
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1165 , H03M13/1177 , H03M13/17 , H03M13/255 , H03M13/2778 , H04L1/0041 , H04L1/0057 , H04L1/0071 , H04L1/0076 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 QPSK 변조를위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的实施例的比特交织器包括:第一存储器,其存储长度为64800和码率为3/15的LDPC码字; 处理器,其将LDPC码字与由LDPC码字的并行因子对应的大小的位组单元进行交织; 以及提供用于QPSK调制的调制器的交织码字的第二存储器。 因此,可以有效地分配突发错误。
-
-
-
-
-
-
-
-
-