축차근사형 아날로그-디지털 변환 장치 및 그 아날로그-디지털 변환 방법
    162.
    发明公开
    축차근사형 아날로그-디지털 변환 장치 및 그 아날로그-디지털 변환 방법 审中-实审
    后续逼近的模拟数字转换器及其模拟数字转换的方法

    公开(公告)号:KR1020150121508A

    公开(公告)日:2015-10-29

    申请号:KR1020140047460

    申请日:2014-04-21

    Abstract: 축차근사형아날로그-디지털변환장치및 그아날로그-디지털변환방법이 제공된다. 상기축차근사형아날로그-디지털변환장치는, 외부로부터기준전압을제공받아분해하는 N(N은 2이상인자연수)비트디지털-아날로그변환부; 및 N비트디지털-아날로그변환부의출력과공통모드전압을비교하는비교부를포함하고, N비트디지털-아날로그변환부는, 기준전압을제공받아분해하는분해캐패시터와쉬프트전압을제공받는더미캐패시터를포함하고, 입력전압이샘플링될 때마다, 쉬프트전압은제1 전압에서제2 전압으로변환되고, 제2 전압은제1 전압과미리결정된크기만큼차이가나고, 입력전압은, 기준전압과의비교과정을통해 2^M(M은자연수)번오버샘플링된다.

    Abstract translation: 提供了逐次逼近模数转换器和用于将模拟转换为数字的方法。 逐次逼近模拟数字转换器包括:从外部提供用于电解的参考电压的N(N是2或更多个)的数字 - 模拟转换单元的自然数; 以及比较单元,其比较N位​​数模转换单元的输出和共模电压。 N位数字模拟转换单元包括电解电容器,该电解电容器用所提供的参考电压进行电解,以及提供有移位电压的虚拟电容器。 每次对输入电压进行采样时,转换电压从第一电压转换为第二电压。 第一电压和第二电压之间的差异是预定的。 通过与参考电压进行比较,输入电压被过采样2 ^ M(M是自然数)。

    아날로그 디지털 변환기
    163.
    发明公开
    아날로그 디지털 변환기 无效
    模拟/数字转换器

    公开(公告)号:KR1020000036936A

    公开(公告)日:2000-07-05

    申请号:KR1020000017158

    申请日:2000-04-01

    Inventor: 한재선 유정석

    CPC classification number: H03M1/201 H03M1/56

    Abstract: PURPOSE: An analog/digital converter is provided to improve the resolution by changing the structure of the analog/digital converter. CONSTITUTION: An analog/digital converter has an input terminal(4) into which an analog signal to be converted is inputted. An analog/digital converting section(6) for converting the analog signal inputted into the input terminal(4) to a digital signal is connected to a rear end of the input terminal(4). A triangle wave generator(8) is connected between the input terminal(4) and the analog/digital converting section(6) through a circuit(7). The analog signal generated from the input terminal(4) and the triangle wave generated from the triangle wave generator(8) are composited so as to be converted. An output signal generated from the analog/digital converting section(6) is calculated by several times so as to output a mean value of the output data.

    Abstract translation: 目的:提供模拟/数字转换器,通过改变模拟/数字转换器的结构来提高分辨率。 构成:模拟/数字转换器具有输入端子(4),输入要转换的模拟信号。 用于将输入到输入端子(4)的模拟信号转换为数字信号的模拟/数字转换部分(6)连接到输入端子(4)的后端。 三角波发生器(8)通过电路(7)连接在输入端(4)和模数转换部(6)之间。 从输入端子(4)产生的模拟信号和从三角波发生器(8)产生的三角波被合成以被转换。 从模拟/数字转换部分(6)产生的输出信号被计算多次,以输出输出数据的平均值。

    信号処理器及び制御装置
    166.
    发明专利

    公开(公告)号:JP2017151032A

    公开(公告)日:2017-08-31

    申请号:JP2016035828

    申请日:2016-02-26

    CPC classification number: H03M1/485 G01B1/00 H02K11/225 H02P1/00 H03M1/201

    Abstract: 【課題】コントローラのクロック周波数を上げることなく、また励磁信号の周波数を下げることなく、位相検出の分解能を向上させる信号処理器を提供する。 【解決手段】信号処理器10は、レゾルバのロータ回転角で位相変調されたキャリア周波数信号と、ディザー信号とを比較するコンパレータ11を備える。ディザー信号は周期的に振幅が変化する形状の波形であれば、三角波、正弦波、ノコギリ波等いずれでもよい。ディザー信号の振幅は位相変調信号の最大振幅値に基づいて決定される。 【選択図】図1

    アナログディザリングを用いる時間/デジタル変換
    168.
    发明专利
    アナログディザリングを用いる時間/デジタル変換 有权
    使用模拟转换进行数字时变换

    公开(公告)号:JP2014217064A

    公开(公告)日:2014-11-17

    申请号:JP2014088494

    申请日:2014-04-22

    CPC classification number: H03M1/201 G04F10/005 H03L7/085 H03L7/093 H03L7/18

    Abstract: 【課題】ノイズシェーピング性能を最適化するためのディザリング技術を使用する時間/デジタル変換の仕組みを提供すること。【解決手段】遅延素子の配列部をベースとする時間/デジタル変換器TDC(Time−to−Digital Convertor)(20)を使用する時間/デジタル変換の仕組みが開示される。本発明に係る時間/デジタル変換の方法は、ディザリングが、デジタルドメイン中で構築され、TDCの遅延素子に給電する供給電圧(TDC_supply)を変調したものとして、アナログドメイン中に導入され、それぞれが、それらの供給電圧に対する依存性を示す伝搬遅延を有する。【選択図】図4

    Abstract translation: 要解决的问题:提供使用抖动技术来优化噪声剃刮性能的时间 - 数字转换方案。解决方案:公开了一种使用时间 - 数字转换器(TDC)的时间 - 数字转换方案 20)基于延迟元件的布置。 在根据本发明的用于时间 - 数字转换的方法中,抖动被构建在数字域中,并且被引入到模拟域中,作为馈送给TDC的延迟元件的电源电压(TDC_supply)的调制,每个延迟元件具有 表现出依赖于电源电压的传播延迟。

    Ad conversion device
    169.
    发明专利
    Ad conversion device 有权
    AD转换器件

    公开(公告)号:JP2012205250A

    公开(公告)日:2012-10-22

    申请号:JP2011070508

    申请日:2011-03-28

    CPC classification number: H03M1/20 H03M1/201

    Abstract: PROBLEM TO BE SOLVED: To provide an AD conversion device that implements improved resolution of digital output without changing the operating frequency and bit number of an AD conversion section without increasing circuit scale and current consumption.SOLUTION: The AD conversion device includes: a control clock generation section for generating a control clock having a period that is an integral multiple of the period of a reference clock; a shift voltage generation section for generating a different shift voltage in each period of the reference clock such that the period of the control clock is one cycle; an offsetting section for offsetting an analog signal by the shift voltage; the AD conversion section for AD-converting the offset analog signal in each period of the reference clock; and an averaging section for averaging an output of the A/D conversion section in each period of the control clock. The shift voltage is based on a reference shift value, so that the sum of a minimum resolution value of output of the averaging section and an offset value of the shift voltage in the period of the reference clock is a minimum resolution value of the AD conversion section, and is different in each period of the reference clock.

    Abstract translation: 要解决的问题:提供一种在不改变AD转换部分的工作频率和位数而不增加电路规模和电流消耗的情况下实现数字输出的改进的分辨率的AD转换装置。 解决方案:AD转换装置包括:控制时钟产生部分,用于产生具有作为参考时钟的周期的整数倍的周期的控制时钟; 移位电压产生部分,用于在参考时钟的每个周期中产生不同的移位电压,使得控制时钟的周期为一个周期; 用于通过移位电压抵消模拟信号的偏移部分; AD转换部分,用于在参考时钟的每个周期中对偏移模拟信号进行AD转换; 以及平均部分,用于在控制时钟的每个周期中平均A / D转换部分的输出。 移位电压基于参考移位值,使得平均化部分的输出的最小分辨率值与基准时钟周期内的移位电压的偏移值的和是AD转换的最小分辨率值 部分,并且在参考时钟的每个周期中是不同的。 版权所有(C)2013,JPO&INPIT

    Analog/digital conversion circuit
    170.
    发明专利
    Analog/digital conversion circuit 审中-公开
    模拟/数字转换电路

    公开(公告)号:JP2010199799A

    公开(公告)日:2010-09-09

    申请号:JP2009040552

    申请日:2009-02-24

    Inventor: KOYAMA TETSUHIRO

    CPC classification number: H03M1/201 H03M1/20 H03M1/60

    Abstract: PROBLEM TO BE SOLVED: To provide an analog/digital conversion circuit capable of precisely performing analog/digital conversion.
    SOLUTION: The analog/digital conversion circuit includes a dither generation circuit 11 for generating dither, an input polarity change section 1 for changing the polarity of an input signal, an integrator 2, an integrator output adjustment circuit 5 for adjusting an output voltage of the integrator 2, a window comparator 3, and a control circuit 4 for controlling the input polarity change section 1, the integrator output adjustment circuit 5, and the window comparator 3, based on a comparison result by the window comparator 3 and generating a digital signal. The dither generation circuit 11 generates dither having such a period that a period for reading a digital signal becomes a multiple of the period of the dither. Further, dither is generated such that the number of times for generating a count value at a first half period in one period of the dither differs from the number of times for generating a count value at a second half period.
    COPYRIGHT: (C)2010,JPO&INPIT

    Abstract translation: 要解决的问题:提供能够精确地执行模拟/数字转换的模拟/数字转换电路。 解决方案:模拟/数字转换电路包括用于产生抖动的抖动发生电路11,用于改变输入信号的极性的输入极性变化部分1,积分器2,用于调节输出的积分器输出调节电路5 基于窗口比较器3的比较结果,积分器2的电压,窗口比较器3和控制电路4,用于控制输入极性变化部分1,积分器输出调节电路5和窗口比较器3,并产生 数字信号。 抖动发生电路11产生具有这样的周期的抖动,即用于读取数字信号的周期变为抖动周期的倍数。 此外,产生抖动,使得在抖动的一个周期中在前半个周期生成计数值的次数不同于在后半个周期生成计数值的次数。 版权所有(C)2010,JPO&INPIT

Patent Agency Ranking