-
公开(公告)号:KR1020020053546A
公开(公告)日:2002-07-05
申请号:KR1020000083206
申请日:2000-12-27
IPC: H04B10/07
CPC classification number: H04B10/0779 , H04B10/03 , H04B10/40 , H04J14/021
Abstract: PURPOSE: An optical transponder having a maintenance and supervision signal processing and error correction function is provided to add the maintenance and supervision signal processing and error correction function of an OCH(Optical CHannel) layer. CONSTITUTION: An optical transponder comprises an optical to electric converter(310), an amplifier(320), a data/clock regenerator(330), a demultiplexer(341), an error correction coder/decoder(342), an FPGA(344), a multiplexer(343), a CPU(345), a modulator(360), a driver(350), and a laser(370). The optical to electric converter(310) converts an inputted optical signal into an electric signal. The amplifier(320) amplifies the converted electric signal. The data/clock regenerator(330) regenerates data and a clock from the amplified signal. The demultiplexer(341) demultiplexes the data/clock-regenerated signal. The error correction code/decoder(342) extracts a maintenance and supervision signal in order to correct the error of the demultiplexed signal. The FPGA(344) stores the maintenance and supervision signal extracted from the multiplexer(343). The CPU(345) controls the maintenance and supervision signal of the FPGA(344). The multiplexer(343) multiplexes the maintenance and supervision signal and the error-corrected signal. The modulator(360) converts the multiplexed signals into optical signals. The driver(350) amplifies signals so that electric to optical conversion for the signals can be carried out through the modulator(360). The laser(370) supplies lights to the modulator(360).
Abstract translation: 目的:提供具有维护和监控信号处理和纠错功能的光转发器,以增加OCH(光通道)层的维护和监控信号处理和纠错功能。 构造:光转发器包括光电转换器(310),放大器(320),数据/时钟再生器(330),解复用器(341),纠错编码器/解码器(342),FPGA(344 ),多路复用器(343),CPU(345),调制器(360),驱动器(350)和激光器(370)。 光电转换器(310)将输入的光信号转换为电信号。 放大器(320)放大转换的电信号。 数据/时钟再生器(330)从放大的信号再生数据和时钟。 解复用器(341)对数据/时钟再生信号进行解复用。 纠错码/解码器(342)提取维护和监视信号,以便校正解复用的信号的误差。 FPGA(344)存储从复用器(343)提取的维护和监视信号。 CPU(345)控制FPGA的维护和监控信号(344)。 多路复用器(343)复用维护和监视信号和纠错信号。 调制器(360)将复用的信号转换为光信号。 驱动器(350)放大信号,使得可以通过调制器(360)对信号进行电到光转换。 激光器(370)向调制器(360)供应光。
-
公开(公告)号:KR100319779B1
公开(公告)日:2002-01-09
申请号:KR1019990059750
申请日:1999-12-21
IPC: H04B10/2507 , H04B10/2537
CPC classification number: H04B10/2537
Abstract: 본발명은감시제어채널을이용한유도브릴루앙산란억제장치및 그방법에관한것으로, 단지감시제어신호의변조에의해신호채널에서발생하는교차위상변조효과를이용하여신호채널의위상변조효과를유발시켜, 유도브릴루앙산란이발생하는임계세기를증가시켜, 결과적으로유도브릴루앙산란을억제하기위한, 유도브릴루앙산란억제장치및 그방법을제공하기위하여, 본발명은, 정보전달을위해신호채널로사용되는적절한파장간격을가지는다수의제1 송신수단; 시스템의감시를위해감시제어채널로사용되되, 상기다수의신호채널에교차위상변조효과에의한위상변조를일으키는변조주파수와세기를가지는제2 송신수단; 및상기감시제어채널의세기와변조주파수가상기신호채널에교차위상변조효과에의한위상변조를일으켜광신호의선폭이확장되어전송되는전송수단을포함하며, 광전송분야등에이용됨.
-
公开(公告)号:KR1020010073513A
公开(公告)日:2001-08-01
申请号:KR1020000001956
申请日:2000-01-17
IPC: G02B26/02
Abstract: PURPOSE: A bidirectional with two stages-optical amplifier is provided to share the second stage optical amplifying device of with two stages-optical amplifier structure upon bidirectional transmission to make the bidirectional amplification possible by using one amplifying device. CONSTITUTION: The high output amplifying part receives input signal light and pump light simultaneously and makes the amplifying device which generates the amplification within an erbium-doped fiber with two stages to increase output strength. The gain flattening device flattens the gain characteristic for each wavelength using the gain flattening filter between two-stages. The bidirectional amplifying device shares the later part amplifying device at the two-stages amplifying devices for bi-direction each other to make the bidirectional amplification possible using one amplifying device.
Abstract translation: 目的:提供双级双光放大器,以双向传输方式共享具有两级光放大器结构的第二级光放大装置,通过使用一个放大装置实现双向放大。 构成:高输出放大部分同时接收输入信号光和泵浦光,并使两个阶段的铒掺杂光纤内产生放大的放大装置增加输出强度。 增益平坦化装置使用两级之间的增益平坦化滤波器来平衡每个波长的增益特性。 双向放大装置在两级放大装置上共享后级部分放大装置,以便双向放大,以便使用一个放大装置实现双向放大。
-
公开(公告)号:KR1020010062965A
公开(公告)日:2001-07-09
申请号:KR1019990059750
申请日:1999-12-21
IPC: H04B10/2507 , H04B10/2537
CPC classification number: H04B10/2537
Abstract: PURPOSE: An SBS(Stimulated Brillouin Scattering) suppressing apparatus is provided to increase a threshold strength causing the SBS by stimulating a phase modulation effect of a signal channel using a cross phase modulation effect. CONSTITUTION: A plurality of first transmitters(1) have an appropriate wavelength interval used as a signal channel for information transfer. A plurality of second transmitters(2) are used as a monitor control channel of a WDM link system and have a frequency strength and a modulation frequency generating phase modulation. A multiplexer(3) multiplexes output signals of the first and second transmitters(1,2). The first optical amplifier(4) amplifies a signal multiplexed by the multiplexer(3). The second optical amplifier(6) amplifies a signal transferred through an optical fiber(5). A demultiplexer(7) demultiplexes the amplified signal to separate a signal for the signal channel and a signal for the monitor control channel. A plurality of first receivers(8) detect the signal for the signal channel, and a plurality of second receivers(9) detect the signal for the monitor control channel.
Abstract translation: 目的:提供SBS(受激布里渊散射)抑制装置,以通过使用交叉相位调制效应来刺激信号通道的相位调制效应来增加引起SBS的阈值强度。 构成:多个第一发射机(1)具有用作信息传送的信号信道的适当的波长间隔。 多个第二发射机(2)被用作WDM链路系统的监视控制信道,并且具有频率强度和调制频率产生相位调制。 复用器(3)复用第一和第二发射机(1,2)的输出信号。 第一光放大器(4)放大由多路复用器(3)复用的信号。 第二光放大器(6)放大通过光纤(5)传送的信号。 解复用器(7)对放大的信号进行解复用以分离用于信号信道的信号和用于监视器控制信道的信号。 多个第一接收器(8)检测信号信号的信号,并且多个第二接收器(9)检测用于监视控制信道的信号。
-
公开(公告)号:KR100228381B1
公开(公告)日:1999-11-01
申请号:KR1019960055808
申请日:1996-11-20
IPC: H04B1/44
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
종속신호(TU)12 및 11 신호가 혼재된 신호를 스위칭할 수 있는 공간 스위칭장치.
2. 발명이 해결하려고 하는 기술적 과제
TU12 단위의 공간 스위치 기능에 TU11 단위의 공간 스위치 기능을 부가하고 칩 제작시에 배선과 배치를 용이하도록 함.
3. 발명의 해결방법의 요지
스위칭수단은, 입력되는 데이타의 전송 에러를 검증하는 입력단 스위칭 수단과 상기 입력단 스위칭 수단으로부터 출력된 다수의 데이타를 선택하는 다중화 수단 및 상기 다중화 수단에서 출력된 데이타에 대해 BIP를 삽입하여 출력하는 출력단 스위칭 수단을 구비하고, 시스템 클럭과 프레임 클럭을 받아 각종 제어를 위한 각종 타이밍 신호를 출력하는 타이밍 생성 수단 및 비동기의 연결행렬 저장수단과 다중화수단을 사용하여 특정 버스의 TU(Tributary Unit)12/11 데이타를 출력하도록 하는 중앙처리장치와 접속되는 수단을 구비함.
4. 발명의 중요한 용도
전송 장치의 스위칭장치에 이용됨.-
公开(公告)号:KR1019990050577A
公开(公告)日:1999-07-05
申请号:KR1019970069709
申请日:1997-12-17
IPC: H04J14/02
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 분기 결합형 모듈화 구조의 파장 분할 다중 광전송 장치에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 종속신호로서 STM-64 신호 입출력을 장치내에 수용하고, 분기결합 기능을 접속하고 이를 구현하고, 광부품의 손실의 극복을 가능하게 하고, 분기결합형과 단국형간의 융통성있는 기능 구성을 가질수 있도록 하는 장치를 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은 접속되는 종속 신호를 분기하여 외부로 전달하고, 결합하며, 통과시키는 광 스위칭 수단과, 입력 신호를 역 다중화하여 상기 광 스위칭 수단에 제공하고, 상기 광 스위칭 수단에서 결합 또는 통과하여 제공되는 신호를 다중화 하는 파장 분할 다중 분기형 광 전송 수단, 및 외부로부터 입력되는 신호를 상기 파장 분할 다중 단국형 광 전송 수단에 제공하고, 상기 파장 분할 다중 단국형 광 전송 수단으로부터 제공되는 신호를 외부 링크로 전달 하는 광 중계 수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 파장 분할 다중 광 전송 장치에 이용됨.-
公开(公告)号:KR100168922B1
公开(公告)日:1999-02-01
申请号:KR1019950056848
申请日:1995-12-26
IPC: H04L12/26
CPC classification number: G06F11/277 , H04J3/14 , H04J2203/006
Abstract: The present invention relates to a circuit for searching a fault location in a device having a number of ASIC's, including a first BIP(Bit Interleaved Parity) generating unit, which is coupled to the input stage of the ASIC where a fault will be detected, for calculating and outputting BIP for the specific byte, which is one of overhead bytes that were already utilized, i.e., not in use in transmission line, during a certain period; a BIP extraction unit, which is in parallel connected with the first BIP generating unit, for extracting the same byte as said specific byte from overhead bytes, which are generated and inserted in the previous-stage ASIC, in order to compare with BIP inputted into the first BIP generating unit during a certain period; a BIP comparison unit for simply comparing the result outputted from the first BIP generating unit with the result outputted from the BIP extraction unit; a BIP accumulation unit for accumulating the results outputted by the BIP comparison unit; a BIP threshold interrupt processing unit for comparing the results accumulated by the BIP accumulation unit with the threshold value which is used as the reference for generating an interrrupt, and then externally outputting the compared result; a second BIP generating unit, which is coupled to the output stage of the ASIC, for calculating and then outputting BIP for all the bytes within the transmission line(HBUS) during a certain period in order to inspect the signal of HBUS to the next-stage ASIC; and a BIP inserting unit for inserting the result generated from the second BIP generating unit into the specific byte location whithin said transmission line.
-
公开(公告)号:KR100164126B1
公开(公告)日:1998-12-01
申请号:KR1019950055875
申请日:1995-12-23
IPC: H04L12/933
Abstract: 본 발명은 SDH(Synchronous Digital Hierachy)의 망노드간 접속신호로 사용되는 STM-N(Synchronous Transfer Module-N) 신호내에 포함된 종속신호 TU-12(Tributary Unit-12) 신호의 교차연결(Cross-Connection)을 위한 T(Time)-S(Space)-T(Time)3단으로 구성된 스위치 네트웍중 S(Space)단에 해당하는 TU-12 신호용 공간 스위치에 관한 것으로서, 전단 T(Time) 스위치에서 LBUS 형태로 총 44개의 LBUS를 입력하는 수신 수단(40), 상기 수신 수단(40)으로 부터 22개의 LBUS를 입력하여 이들간에 22 x 22 공간 스위칭을 구성하는 다수개의 스위칭 수단(10), 상기 다수개의 스위칭 수단(10, 11)에 연결되어 LBUS 형태로 총 44개의 LBUS를 출력하는 드라이버 수단(50), CPU와 접속하여 상기 다수개의 스위칭 수단(10, 11)을 제어하기 위해 필요한 신호를 생성해주는 CPU 인터페이스 수단(20), 외부에서 클럭을 입력받아 상기 다수개의 � �위칭 수단(10, 11)에 필요한 클럭을 공급하는 클럭 분배 수단(30)을 구비하여 SDH에 적용이 가능한 논블로킹 22 x 22 공간 스위치 구성이 가능하며, 스위치의 입출력 신호로 정의한 새로이 만든 신호 프레임(LBUS)에 임의 패턴의 삽입/검출을 위한 ID바이트 및 BIP 바이트를 할당하여 시스템을 구성하는 보드간 장애감시 및 시스템의 시험시에 매우 유용하게 사용할 수 있는 효과가 있다.
-
公开(公告)号:KR1019980046376A
公开(公告)日:1998-09-15
申请号:KR1019960064701
申请日:1996-12-12
IPC: H04L12/43
Abstract: 광대역 회선분배장치(BDCS; Brosdband Didital Cross-connect System) 및 동기식 ADM(Add-Drop Multiplexer)장치와 같은 동기식 전송시스템에서 STM-N신호내의 AU신호는 AU3, AU4 또는 AU4-4c중 하나이거나 이들이 혼용되어 포함되어 있으므로 수신되는 STM-N에 포함된 AU신호의 종류가 바뀌더라도 특별한 제어 조치없이도 자동적으로 AU신호의 종류가 바뀌더라도 특별한 제어 조치없이도 자동적으로 AU신호의 종류를 인식하여 처리할 필요가 있으며, 이에 본 발명에서는 AU3 신호처리를 기본으로 하여 AU신호 종류가 바뀔 경우 이를 자동 인식 AU4 또는 AU4-4c 신호처리 체계로 회로가 변경되어 외부의 별도 제어없이도 중단없는 AU신호 처리가 이루어 지도록 한다. 이를 실현하기 위해서는 AU신호 형태 자동 인식회로와, AU 포인터 버퍼, 그리고 AU형태에 따른 버퍼제어방법을 구현한 제어회로를 구성하였다.
-
公开(公告)号:KR100147026B1
公开(公告)日:1998-09-15
申请号:KR1019940036960
申请日:1994-12-23
IPC: G06F15/173
Abstract: 본 발명은 SDH 기반의 회선분배시 입출력 데이터의 속도를 변화시키지 않으며 CM을 실시간으로 감시하는 SDH 교차스위치 연결행렬 검증회로에 관한 것으로, 연결행렬(CM) 생성부;연결행렬 값의 패리티비트를 생성하는 패리티 생성부;연결행렬 삽입부;고유 데이터 및 상기 패리티가 추가되어 삽입된 연결행렬 값을 분배하는 교차스위치기능부;연결행렬 추출부;출력된 데이터에서 역으로 소정 바이트를 추출하여 패리티를 검사하는 패리티 검사부;추출된 연결행렬 값들이 저장되는 래지스터와 비교 기준이 되는 레지스터들을 비교하는 연결행렬 비교검사부;제어신호 발생부를 포함하여 구성되는 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-