비동기 전달모드 기준클럭을 이용한 일반 전화 서비스용 클럭 발생 장치
    181.
    发明授权
    비동기 전달모드 기준클럭을 이용한 일반 전화 서비스용 클럭 발생 장치 失效
    使用ATM参考时钟产生POTS时钟的装置

    公开(公告)号:KR100153951B1

    公开(公告)日:1998-11-16

    申请号:KR1019950053952

    申请日:1995-12-22

    Inventor: 남윤석 김정식

    Abstract: 본 발명은, ATM 시스템에 일반 전화 서비스(POTS)를 접속시킴에 있어서 망동기된 ATM클럭을 수신하여 ATM 및 POTS 기능부에서 필요한 클럭을 생성시키기 위한 것이다. 이에 따라 본 발명은 발진부(1), 클럭수신부(2), 다중화부(6), ATM 클럭생성부(7), POTS 클럭생성부(8), 유지보수 제어부(9), 클럭전송부(3), 이중화제어부(4), 이중화 신호전송부(5), 리셋부(10)를 구비하여 STM-1 계열의 클럭 MCLK을 수신하여 ATM에 필요한 MCS와 일반 전화 서비스에 필요한 클럭(CP 및 FP)를 생성하고 이중화제어가 가능하도록 구성된다.
    따라서 본 발명은, ATM 기준클럭으로 부터 POTS를 제공할 수 있는 클럭을 생성하므로, POTS를 제공하는 ATM 교환기의 구현을 가능하게 하는 효과를 갖는다.

    비동기 전달 모드 교환기에서 아날로그가입자간 호처리 제어방법
    182.
    发明授权
    비동기 전달 모드 교환기에서 아날로그가입자간 호처리 제어방법 失效
    ATM ESS上的模拟用户之间的呼叫处理控制方法

    公开(公告)号:KR100153935B1

    公开(公告)日:1998-11-16

    申请号:KR1019950052306

    申请日:1995-12-20

    Abstract: 본 발명은 비동기 전달모드(ATM) 교환기에서 아날로그가입자를 수용하기위한 아날로그가입자간 호처리 제어방법에 관한 것으로, 발신가입자의 후크오프에 대하여 착신 가입자 점유 요구후 종료하는 제1단계; 착신가입자에 대한 점유응답에 대하여 링 접속 요구 및 발 착신 가입자 해제처리 후 종료하는 제2단계; 착신가입자에 대한 응답통보에 대하여 발신가입자 해제 응답/처리하는 제3단계를 구비하여 발신제어 과정을 수행하고, 착신가입자의 점유요구를 처리하는 제4단계; 타임슬롯대 VPI/VCI 변경요구를 처리하는 제5단계; 링접속을 요구하여 링 및 링백톤을 연결하고 종료하는 제6단계; 및 착신가입자에 대하여 후크오프처리 후 타임 스위치를 절단하고 종료하는 제7단계를 구비하여 착신 제어 과정을 수행하는 것을 특징으로 한다.

    에이티엠 망에서의 회선모드 베어러 서비스 연동을 위한 셀 분해 장치 및 그 방법
    183.
    发明授权
    에이티엠 망에서의 회선모드 베어러 서비스 연동을 위한 셀 분해 장치 및 그 방법 失效
    用于在ATM网络中进行线路模式承载服务链路的电池拆卸的设备和方法

    公开(公告)号:KR100147139B1

    公开(公告)日:1998-08-17

    申请号:KR1019950044392

    申请日:1995-11-28

    Abstract: 본 발명은 비동기 전달 모드(ATM)망에서의 회선모드 베어러 서비스 연동을 위한 셀 분해 장치 및 그 방법에 관한 것으로서, ATM 접속부로 부터 입력되는 ATM 셀을 임시로 저장되는 FIFO 수단(21); 상기 FIFO 수단(21)으로부터 ATM 셀 데이타를 읽어 가상 연결 식별자(VPI/VCI)를 이용해 연결별로 구분하여 출력하는 CLD(Cell Disassembler) ATM 접속 수단(22); 상기 CLD ATM 접속 수단(22)의 출력을 저장하는 셀 분해 버퍼링 수단(23); 상기 셀 분해 버퍼링 수단(23)의 연결별로 저장된 ATM 데이타를 채널과 링크 ID(IDentification)를 이용하여 타임 슬롯에 맞게 읽어 출력하는 CLD타임 스위치 접속 수단(24); 및 상기 CLD 타임 스위치 접속 수단(24)의 병렬 데이타를 타임 스위치 접속에 맞게 직렬로 변환하여 타임 스위치 접속부에 출력하는 다중화 수단(25)을 구비하여 하나의 타임 슬롯 시간을 ATM 접속부의 동작과 타임 스위치 접속부의 동작에 대해 별도의 상태로 구분하여 다양한 동작을 수행하며, 셀 분해 장치(CLD : Cell Disassembler) ATM 접속부 기능이나 타임 스위치 접속부 기능에 있어서 분해 참조 번호 데이타와 분해 참조표 데이타를 사용하여 복수의 채널을 사용해야 하는 다중 비트율 서비스를 제공할 수 있으며, 1셀 크기 미만의 데이타 서비스시에 불필요한 데이타가 타임 스위치로 전송되지 않도록 유효 데이타의 수를 나타낼 수 있으며, 타임 스위치로의 서비스가 셀 지연 변이에 영향받지 않도록 버퍼 데이타의 읽기 제어가 가능한 효과가 있다.

    공중전화 교환망(PSTN) 연동용 비동기전달모드 셀 역다중화회로
    184.
    发明公开
    공중전화 교환망(PSTN) 연동용 비동기전달모드 셀 역다중화회로 失效
    用于PSTN互通的异步传播模式信元解复用电路

    公开(公告)号:KR1019980035677A

    公开(公告)日:1998-08-05

    申请号:KR1019960054090

    申请日:1996-11-14

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    공중전화교환망 연동용 비동기전송모드 셀 역다중화회로.
    2. 발명이 해결하려고 하는 기술적 과제
    ATM 스위치로 부터 수신된 ATM 셀의 종류에 따라 역다중화 하도록 하고자 함.
    3. 발명의 해결방법의 요지
    링크정합부로 부터 수신되는 ATM 셀의 종류를 판단하는 셀식별기(26), 사용자 셀인 경우 셀조립분해장치 포트를 결정하기 위한 참조 데이타를 저장하는 메모리(34), 메모리에서 참조 데이타를 읽기 위한 어드레스를 결정하는데 필요한 데이타 레지스터와 가상경로 및 가상채널 식별 레지스터(30,31,32), 메모리를 구동하기 위한 메모리 신호 발생기(33), 셀조립분해장치로 사용자 셀을 전송하거나 IPC 셀 처리장치로 IPC 셀을 전송하는 쓰기클럭 발생기(35), 링크정합부로 부터 수신된 데이타의 전송 오류를 검사하기 위한 기수패리티 비트 검사기(27), 링크정합부로 부터 수신된 ATM 셀의 크기를 변환하는 쓰기클럭 금지기(90), 상기 가상채널 및 가상경로 식별 레지스터와 메모리 신호 발생기, 셀식별기, 쓰기클럭 금지기가 동작하는 데 필요한 타이밍을 제공하는 클� ��계수기(36)를 구비함.
    4. 발명의 중요한 용도
    ATM 스위치에서 역다중화장치에 이용됨.

    비동기전달모드 간격제어기의 재방출간격 제어방법
    187.
    发明公开
    비동기전달모드 간격제어기의 재방출간격 제어방법 失效
    异步传输模式间隔控制方法

    公开(公告)号:KR1019970056405A

    公开(公告)日:1997-07-31

    申请号:KR1019950054013

    申请日:1995-12-22

    Abstract: 본 발명은 비동기전달모드 간격제어기의 재방출간격 제어방법에 관한 것으로, 셀이 입력되면 같은 연결에 속하는 셀이 CSQ(Cell slot queue) 또는 출력 큐(Output queue; 이하, OQ라 함)에 있는지를 확인하는 제1단계; 상기 제1단계에서 존재하면 같은 연결으ㅟ TQ(Temporary queue)에 저장하고, 없으면 셀손실 우선순위 0과 1인 셀의 통합트래픽에 대하여 통합 예상 출력시간을 계산하는 제2단계; 제2단계 수행 후, 입력셀이 셀손실 우선순위가 0이면 이에 대한 예상 출력시간 0를 계산하고 통합 예상 출력시간과 예상 출력시간 0과 현재시간중 큰값을 예상 출력시간으로 취하여 상기 CSQ에 등록하고, 셀손실 우선순위 1이면 예상 출력시간 1을 예상 출력시간으로 취하여 상기 CSQ에 등록하는 제3단계; 상기 OQ로부터 하나의 셀이 출력될때 사용자와 망간에 협정된 통합 셀 우선순위 트래픽에 대하여 통합 논리적 출력시간을 개선하고, 해당셀이 셀 우선순위 0이면 사용자와 망간에 협정된 셀 우선순위 0트래픽 파라메타를 기준으로 논리적 출력시간 0을 개선하는 제5단계; 상기 제5단계 수행 후, 논리적 출력시간 개선이 완료된 다음 해당셀과 같은 경우 셀이 상기 TQ에 있는지를 조사하는 제6단계; 상기 제6단계 수행 후, 첫번째 셀을 상기 CSQ에 등록하고 없으면 종료하는 제7단계를 구비하는 것을 특징으로 한다.

    에이티엠 망에서 회선모드 베어러 서비스를 위한 셀조립 장치 및 그 방법
    188.
    发明公开
    에이티엠 망에서 회선모드 베어러 서비스를 위한 셀조립 장치 및 그 방법 失效
    用于IT网络中电路模式承载业务的信元组装设备及其方法

    公开(公告)号:KR1019970031612A

    公开(公告)日:1997-06-26

    申请号:KR1019950043630

    申请日:1995-11-24

    Abstract: 본 발명은 비동기 전달 모드(Asynchronous Transfer Mode, 이하 'ATM'이라 함) 망에서 회선모드 베어러 서비스를 위한 셀조립 장치 및 그 방법에 관한 것으로서, 타임 스위치로부터 직렬 음성 정보와 클럭을 입력받아 클럭과 상태 신호를 출력하고, 그리고 입력된 클럭을 이용하여 채널 번호와 링크 번호를 생성하여 출력하며, 입력된 직렬 음성 정보를 병렬 데이타로 변환하여 병렬 데이타와 제어 신호를 출력하는 스위치 정합수단(14); 셀조립에 필요한 데이타를 저장하여 어드레스와 제어 신호에 의해 출력하고, 조립된 셀 데이타를 저장하여 출력하는 메모리 수단(17); 상기 스위치 정합 수단(14)의 출력인 상태 신호, 클럭, 제어 신호, 링크 번호, 채널 번호 및 병렬 데이타를 입력받아 프로세서의 어드레스와 제어신호에 의해 상기 메모리 수단(17)의 데이타를 읽어 셀을 조립하여 상기 메모리 수단(17)에 저장하는 메모리 관리 수단(15); 및 상기 스위치 정합(14)의 출력인 상태 신호, 클럭, 제어 신호를 입력받고, 프로세서의 어드레스와 제어 신호에 의해 상기 메모리 수단(17)의 데이타를 읽어 ATM 정합부로 출력하는 ATM 관리 수단(16)을 구비하고, 8개의 상태에 따라 셀을 조립하고 전송하여 B-ISDN의 망 노드로서 개발중인 ATM 교환 시스템에서 기존 공중 전화망 가입자를 수용하기 위한 정합 장치내의 회선 모드 베어러 서비스를 위해 시분할 다중 방식(TDM : Time Division Multiplexing) 의 음성 정보를 ATM 방식의 셀로 변환이 가능한 효과가 있다.

    비대칭 제한적 공유메모리 비동기 전달모드(ATM:Asynchronous Transfef Mode) 스위치 장치
    190.
    发明授权
    비대칭 제한적 공유메모리 비동기 전달모드(ATM:Asynchronous Transfef Mode) 스위치 장치 失效
    具有非对称和约束通用存储器的ATM交换机

    公开(公告)号:KR1019960007674B1

    公开(公告)日:1996-06-08

    申请号:KR1019920026119

    申请日:1992-12-29

    Abstract: k number of input means 16 having a plurality of series/parallel converters 17; a shared memory section 22 having k number of sub-shared memory section 32 connected to the input means 16; a control means 34 for controlling the shared memory 22; a demultiplexing means 20 for demultiplexing the output of the shared memory 22; and a plurality of parallel/series converting means 21 for converting the parallel output of the demultiplexing means 20 into a series data; a plurality of routing decoding means 35; a plurality of a first buffer means 36; a plurality of running-add network 39; multiple debanian network 40; a first multiplexing means 42; and a plurality of a phase address fool 37.

    Abstract translation: k个输入装置16,具有多个串联/并行转换器17; 具有连接到输入装置16的k个共享存储器部分32的共享存储器部分22; 用于控制共享存储器22的控制装置34; 解复用装置20,用于解复用共享存储器22的输出; 以及多个并行/串联转换装置21,用于将解复用装置20的并行输出转换为串行数据; 多个路由解码装置35; 多个第一缓冲装置36; 多个运行添加网络39; 多个debanian网络40; 第一复用装置42; 以及多个相位地址傻瓜37。

Patent Agency Ranking