-
公开(公告)号:CN107634764B
公开(公告)日:2022-05-13
申请号:CN201710590347.X
申请日:2017-07-19
Applicant: 三星电子株式会社
IPC: H03M13/11
Abstract: 本申请提供一种解码器和包括该解码器的存储控制器。该解码器包括:通道映射器,其配置为基于硬判决信息和软判决信息生成多个通道接收值;强错误检测器,其配置为使用多个校验节点消息和通道接收值确定强错误是否发生,并且根据确定结果校正通道接收值以产生经校正的通道接收值;变量节点单元,其配置为使用校验节点消息和经校正的通道接收值产生多个变量节点消息;以及校验节点单元,其配置为使用变量节点消息产生校验节点消息。变量节点单元包括多个变量节点,并且校验节点单元包括多个校验节点。
-
公开(公告)号:CN114168502A
公开(公告)日:2022-03-11
申请号:CN202110881497.2
申请日:2021-08-02
Applicant: 三星电子株式会社
Abstract: 本公开涉及存储器控制器、存储器设备和存储装置。存储器控制器包括接口和控制模块。接口与包括多个裸片的存储器设备接口连接,多个裸片中的每个裸片包括多个块。控制模块将包括在不同裸片中的多个块分组并且将多个块作为超级块进行管理。控制模块执行调度以交替地执行对第N超级块的一部分的编程和对第N+1超级块的分阶段擦除,其中N为自然数,并且控制模块在对第N+1超级块开始编程之前完成对第N超级块的编程和对第N+1超级块的擦除。
-
公开(公告)号:CN105390162B
公开(公告)日:2021-02-19
申请号:CN201510524223.2
申请日:2015-08-24
Applicant: 三星电子株式会社
IPC: G11C29/42
Abstract: 本发明提供了一种纠错解码器的操作方法、一种存储装置和一种纠错解码器的低密度奇偶校验方法。所述纠错解码器的操作方法包括步骤:接收数据;设置各可变节点的初始对数似然值;以及通过利用与选择的可变节点关联的最小值和最小候选值更新选择的可变节点的对数似然值来解码接收到的数据。最小值指示与选择的可变节点共享校验节点并包括选择的可变节点的各第一可变节点的对数似然值的绝对值的最小的值。最小候选值指示从第一可变节点中比对应于所述最小值的那一个节点更晚选择的各第二可变节点的对数似然值的绝对值中的大于所述最小值且最小的值。
-
公开(公告)号:CN111475328A
公开(公告)日:2020-07-31
申请号:CN201911402765.7
申请日:2019-12-30
Applicant: 三星电子株式会社
Abstract: 一种存储器系统包括存储器设备、第一控制器和第二控制器。第一控制器被配置为基于从主机接收的信号输出针对存储器设备的控制信号和要存储在存储器设备中的数据。第二控制器包括配置为存储数据的非易失性存储器。第二控制器被配置为从第一控制器接收控制信号和数据,并基于控制信号控制存储器设备。
-
公开(公告)号:CN111312324A
公开(公告)日:2020-06-19
申请号:CN201911225753.1
申请日:2019-12-04
Applicant: 三星电子株式会社
Abstract: 一种存储器系统包括:存储器设备,包括存储器单元;以及控制器,其对存储器设备执行写入操作、读取操作和检查操作。在检查操作期间,控制器控制存储器设备以通过使用检查电平从存储器单元中的目标存储器单元读取检查数据,将检查数据与存储在目标存储器单元中的原始数据进行比较,以及基于比较结果确定目标存储器单元或检查数据的可靠性。
-
公开(公告)号:CN107634764A
公开(公告)日:2018-01-26
申请号:CN201710590347.X
申请日:2017-07-19
Applicant: 三星电子株式会社
IPC: H03M13/11
CPC classification number: G06F11/1068 , G06F11/1012 , G11C29/52 , H03M13/1111 , H03M13/3723 , H03M13/6325
Abstract: 本申请提供一种解码器和包括该解码器的存储控制器。该解码器包括:通道映射器,其配置为基于硬判决信息和软判决信息生成多个通道接收值;强错误检测器,其配置为使用多个校验节点消息和通道接收值确定强错误是否发生,并且根据确定结果校正通道接收值以产生经校正的通道接收值;变量节点单元,其配置为使用校验节点消息和经校正的通道接收值产生多个变量节点消息;以及校验节点单元,其配置为使用变量节点消息产生校验节点消息。变量节点单元包括多个变量节点,并且校验节点单元包括多个校验节点。
-
公开(公告)号:CN120072010A
公开(公告)日:2025-05-30
申请号:CN202411043331.3
申请日:2024-07-31
Applicant: 三星电子株式会社
Abstract: 提供了一种存储器器件、一种存储器控制器以及包括存储器器件和存储器控制器的存储装置,该存储器器件包括:存储器单元阵列,该存储器单元阵列其包括存储第一数据的第一存储器区域;页缓冲器,该页缓冲器包括被配置为存储从存储器单元阵列转储的数据的第一锁存器;以及控制逻辑电路,该控制逻辑电路被配置为从外部装置接收奇偶校验调节信息并控制存储器单元阵列的操作。第一数据包括第一用户数据和第一奇偶校验数据,该第一奇偶校验数据包括基于第一用户数据生成的奇偶校验位,并且控制逻辑电路将大小基于奇偶校验调节信息被调节的第一奇偶校验数据转储到第一锁存器。
-
-
公开(公告)号:CN111475328B
公开(公告)日:2025-04-18
申请号:CN201911402765.7
申请日:2019-12-30
Applicant: 三星电子株式会社
Abstract: 一种存储器系统包括存储器设备、第一控制器和第二控制器。第一控制器被配置为基于从主机接收的信号输出针对存储器设备的控制信号和要存储在存储器设备中的数据。第二控制器包括配置为存储数据的非易失性存储器。第二控制器被配置为从第一控制器接收控制信号和数据,并基于控制信号控制存储器设备。
-
公开(公告)号:CN107507648B
公开(公告)日:2023-06-09
申请号:CN201710216669.8
申请日:2017-04-05
Applicant: 三星电子株式会社
IPC: G11C29/42
Abstract: 一种操作解码器以及操作包括该解码器的数据存储装置的方法。一种操作具有变量节点和校验节点的解码器的方法,包括从使用所述校验节点中的第一校验节点的所述变量节点接收变量到校验(V2C)消息。对所述V2C消息中具有特定幅值的消息的数量进行计数。基于所述计数值和所述变量节点中的第一变量节点的V2C消息的幅值来确定将被发送到第一变量节点的校验到变量(C2V)消息的幅值。
-
-
-
-
-
-
-
-
-