一种二维波束锐化方法
    11.
    发明授权

    公开(公告)号:CN105182332B

    公开(公告)日:2018-01-19

    申请号:CN201510585929.X

    申请日:2015-09-15

    Abstract: 本发明公开了一种二维波束锐化方法,包含以下步骤:获取整个实孔径雷达的和波束方向图的二维频域分布及差波束方向图的二维频域分布;对目标区域采用实孔径雷达进行成像,获得实孔径成像结果,即目标区域回波和通道信号的二维频域分布以及目标区域回波差通道信号的二维频域分布;采用波束锐化公式对实孔径成像结果进行二维波束锐化,获得实孔径成像结果的二维波束锐化结果。本发明主要是对雷达方向图函数以及回波信号进行处理,以获得高分辨的微波图像,能同时降低一维波束锐化方法对高信噪比的要求以及一维波束锐化方法只能对某一维进行波束锐化的缺陷,使得实孔径成像技术有更好的工程应用。

    天基外辐射源雷达的地杂波干扰实时抑制方法

    公开(公告)号:CN105182300A

    公开(公告)日:2015-12-23

    申请号:CN201510578527.7

    申请日:2015-09-11

    CPC classification number: G01S7/36

    Abstract: 本发明涉及一种天基外辐射源雷达的地杂波干扰实时抑制方法,其中根据对系统射频信号的收发时序要求,完成天基外辐射源雷达系统的关键参数设计;分析天基雷达平台与外辐射源的空间位置和运动关系,建立天基外辐射源雷达地杂波数学模型;利用直达波信号构造参考信号,与双通道回波天线接收到的目标信号进行互相关处理;一通道第n帧信号的相关结果与二通道第n-1帧信号的相关结果采用双脉冲对消器消除地杂波干扰;重复互相关处理及双脉冲对消步骤将杂波抑制处理后的N帧信号沿速度维作傅里叶变换实现相参积累,采用恒虚警准则实现目标检测。本发明能较好地抑制地杂波干扰,同时降低算法复杂度,便于实现天基平台的实时数据处理。

    FPGA单粒子翻转故障模拟测试系统和方法

    公开(公告)号:CN105159281A

    公开(公告)日:2015-12-16

    申请号:CN201510542513.X

    申请日:2015-08-28

    CPC classification number: G05B23/0213

    Abstract: 本发明涉及一种FPGA单粒子翻转故障模拟测试系统和方法。该方法包含:S1、配置文件生成比较模块生成参考配置文件和新配置文件,并比较得到这两个文件的翻转位数;S2、通过配置文件注入模块,将参考配置文件和新配置文件分别注入到FPGA配置程序在轨监控平台中的被监控FPGA中,并生成分频信号;S3、启动FPGA配置程序在轨监控平台中的被测在轨监控模块,比较得到参考配置文件和新配置文件的翻转位数,并刷新被监控FPGA中的文件数据;S4、通过故障分析模块得出在轨监控验证结果。本发明能够保证FPGA在轨监控功能的准确;测试覆盖性好,成本低,花费时间少,在工程上实现技术难度低,便于在项目初期开展调试验证。

    一种共口径同极化双频波导缝隙天线

    公开(公告)号:CN113922061B

    公开(公告)日:2024-02-20

    申请号:CN202111188322.X

    申请日:2021-10-12

    Abstract: 本发明公开了一种共口径同极化双频波导缝隙天线,包括:微波天线和毫米波天线,所述的微波天线工作于微波频段,所述的毫米波天线工作于毫米波频段,所述的微波天线和毫米波天线均为垂直极化;所述的微波天线包括若干个微波天线单元;每个微波天线单元包括:第一微波天线线阵和第二微波天线线阵,所述的第一微波天线线阵通过一转换结构与第二微波天线线阵相连;所述的转换结构用于将第一微波天线线阵的双脊波导传输至所述第二微波天线线阵一端,并经过第二微波天线线阵形成常规矩形波导。

    一种基于差波束标校的相控阵天线校准方法

    公开(公告)号:CN111490834A

    公开(公告)日:2020-08-04

    申请号:CN202010287194.3

    申请日:2020-04-13

    Abstract: 一种基于差波束标校的相控阵天线校准方法,利用相控阵差波束零深特性实现被测相控阵天线与辅助天线的高精度对准,利用接收信号的实测幅度值和实测相位值,以及接收信号的理论相位值,得到相控阵天线各通道的二次幅度补偿值和二次相位补偿值,对相控阵天线的各通道进行高精度的幅度和相位校准。本发明利用差波束零深特性对相控阵天线进行高精度校准的中场测试方法,该方法可实现辅助天线与被测天线高精度对准,且不存在拟合误差,可得到高精度的校准结果。此外,该方法不需要满足远场条件可在暗室全天时进行,不需全站仪等辅助测试设备,具有很强的可操作性和较高的工程价值。

    一种有限硬件资源条件下无盲区测距方法

    公开(公告)号:CN111273271A

    公开(公告)日:2020-06-12

    申请号:CN202010157759.6

    申请日:2020-03-09

    Abstract: 本发明公开了一种有限硬件资源条件下无盲区测距方法,包括:获取第一差频信号;配置时钟参数,得到用于数据量化的采样时钟、用于运算和缓存的逻辑时钟、用于上传数据的串口时钟;根据得到的所述采样时钟、所述逻辑时钟和所述串口时钟对所述第一差频信号进行量化处理,得到第二差频信号;对所述第二差频信号进行数据预处理,得到第三差频信号;对所述第三差频信号进行脉冲压缩,得到第四差频信号;采用非相参积累方法对所述第四差频信号进行积累,得到第五差频信号;对所述第五差频信号进行频域分析,得到目标距离。本发明在不改变现有信号处理硬件的前提下,实现了探测目标超近距探测的目的。

    基于ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法

    公开(公告)号:CN106293991B

    公开(公告)日:2019-10-18

    申请号:CN201610651284.X

    申请日:2016-08-10

    Abstract: 本发明涉及一种ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法,对于所述帧地址产生模块生成的任意一个帧地址,读写控制模块通过FPGA的ICAP接口读取数据帧,且每次只读取当前帧地址的帧数据,同时将读取的数据帧写入到帧缓存模块中;工作状态控制及错误解析模块从FPGA的帧ECC接口处接收的帧同步信号从低变高后,读取当前数据帧的ECC纠错的错误码来计算出数据帧中发生翻转的位置;帧纠错模块根据发生翻转的位置,从所述帧缓存模块中读取发生单粒子翻转的一段数据,对发生翻转的位取反得到纠错后的正确数据,并将正确数据重新写入到所述帧缓存模块中,再由所述读写控制模块将正确的数据帧重新写入到FPGA的当前帧地址中,完成FPGA抗单粒子翻转纠错。

    一种基于SRIO总线的多核并行信号处理系统及方法

    公开(公告)号:CN109656861A

    公开(公告)日:2019-04-19

    申请号:CN201811230162.9

    申请日:2018-10-22

    Abstract: 本发明公开了一种基于SRIO总线的多核并行信号处理系统及方法,涉及硬件体系结构及软件架构,基于SRIO高速交换芯片,DSP之间实现高速互联;采用异步消息机制,实现每个DSP核心运算吞吐量的最大化,能够有效提高系统整体效率及计算的并行度;本发明基于异步消息的编程模型,使得开发人员可以高效快速地实现并行信号处理算法到DSP处理单元的映射,本发明可用于雷达、数字图像处理等领域。

Patent Agency Ranking