基于CORBA标准的多功能射频综合一体化装置和系统

    公开(公告)号:CN104965802B

    公开(公告)日:2017-04-12

    申请号:CN201510319262.9

    申请日:2015-06-11

    Abstract: 本发明提供一种基于CORBA标准的多功能射频综合一体化装置和系统,该装置包括:通过紧凑型外设组件互连标准CPCI总线互相连接的主控制模块、至少一个波形处理模块和至少一个射频RF模块,所述主控制模块、至少一个波形处理模块和至少一个射频RF模块以插拔式组件的方式连接到CPCI总线上;该波形处理模块,用于运行波形算法来进行信号处理;所述RF模块,用于提供信号的发射和接收通路;所述主控制模块,用于基于CORBA规范的软件通信架构SCA为上位机、波形处理模块和RF模块分别提供标准接口,以及根据接收的上位机指令,调用波形处理模块或RF模块执行相应的功能。该装置使用灵活度更高,并且能够根据商业标准减少开发费用。

    一种多频段多模式软件无线电实验教学系统

    公开(公告)号:CN105703796A

    公开(公告)日:2016-06-22

    申请号:CN201610133238.0

    申请日:2016-03-09

    CPC classification number: H04B1/40 G09B23/18 H04B1/005

    Abstract: 本发明公开了一种多频段多模式软件无线电实验教学系统。包括覆盖2MHz~8GHz的发射天线101与接收天线102;接收天线102接收2MHz~8GHz的RF信号送入到RF前端103,RF前端103输出中频信号IF2到中频数据采集与SDR处理平台104,中频数据采集与SDR处理平台104输出中频信号IF1到RF前端103,RF前端103输出RF信号经过发射天线101辐射出去;RF前端103、中频数据采集与SDR处理平台104、上位机主控制器105通过CPCI总线106实现数据通信。本发明中频数据采集与SDR处理平台的通用一体化设计为该实验教学系统提供了更加广泛的适用性。

    CPCI总线控制型射频接收板卡及收发板卡

    公开(公告)号:CN104967458A

    公开(公告)日:2015-10-07

    申请号:CN201510318885.4

    申请日:2015-06-11

    Abstract: 本发明实施例提供一种CPCI总线控制型射频接收板卡及收发板卡,该射频接收板卡包括:接收信道,用于对天线收到的2MHz~3000MHz射频信号进行滤波、放大、变频和自动增益控制的处理,完成从射频信号到70MHz或者220MHz中频信号的变频转换;第二频综系统,用于执行快速跳频,并产生所述接收信道所需要的点频本振;控制系统,用于处理CPCI接口协议命令,以及对所述第二频综系统进行配置;CPCI接口,用于实现所述控制系统和上位机之间的通信,并对所述射频接收板卡提供电源。该板卡的中心频率、接收带宽、发射功率等参数可通过CPCI总线进行配置。

    一种GPS/BD2双模通用型接收装置

    公开(公告)号:CN103901448A

    公开(公告)日:2014-07-02

    申请号:CN201410120927.9

    申请日:2014-03-28

    CPC classification number: G01S19/33 G01S19/32

    Abstract: 本发明涉及的是全球卫星导航技术领域,具体涉及一种针对中国的北斗二代导航定位系统和美国的GPS导航定位系统两个独立的卫星导航系统的GPS/BD2双模通用型接收装置。本发明包括GPS天线、BD2天线、第一通用型接收机和第二通用型接收机、FPGA、第一DSP和第二DSP。本发明利用FPGA实现对两个通用型接收机的可编程配置,可实现GPS卫星L1、L2频点,BD2卫星B1、B2频点的可配置选择,增强了GPS/BD2双模接收装置的通用性,用户可根据不同系统要求自行通过可配置方法进行灵活设计与配置,以达到GPS/BD2双模通用型接收装置适应性强的目的。

    一种灵活的子带重构宽带信道化装置

    公开(公告)号:CN101398480B

    公开(公告)日:2011-12-07

    申请号:CN200810137472.6

    申请日:2008-11-06

    Abstract: 本发明提供的是一种子带重构宽带信道化装置及子带重构宽带信道化方法。包括高速A/D1、FPGA I 2、FPGA II 3、DSP4和PLL时钟5;中频信号输入高速A/D1,高速A/D1输入FPGA I 2,FPGA I 2通过地址线和数据线与DSP4互连,FPGA I 2与FPGA II 3通过数据线互连,DSP4与FPGA II 3通过地址线和数据线互连,FPGA II 3连接PLL时钟5,PLL时钟5的输出连接高速A/D1。本发明的子带重构宽带信道化装置及信道化方法,当面对非合作信号时,即便信号中信道的个数,信道带宽,信道位置都是未知且时变的,也同样可以灵活地实现数字信道化接收。

    脉冲压缩信号匹配的宽频带数字接收装置

    公开(公告)号:CN101571588B

    公开(公告)日:2011-09-14

    申请号:CN200910072274.0

    申请日:2009-06-15

    Abstract: 本发明提供的是一种脉冲压缩信号匹配的宽频带数字接收装置。包括高速A/D采样、FPGA、DSP、全局时钟模块、PLL时钟配置模块和AD采样配置模块等,FPGA由LVDS模块、CODE模块、多相滤波模块和FIR滤波器模块构成。数字化接收宽带信号,通过信道化的方式将信号在频域上划分开并且降低了数据率,利用FPGA实现对脉冲压缩信号匹配接收。DSP负责匹配滤波器权系数的计算及动态加载。与模拟方法比较,本装置的设备量和可靠性都明显有利,而且具有较高的灵敏度和动态加载特性。

    一种FPGA处理板批量检测方法
    17.
    发明公开

    公开(公告)号:CN115718254A

    公开(公告)日:2023-02-28

    申请号:CN202211369797.3

    申请日:2022-11-03

    Abstract: 本发明公开了一种FPGA处理板批量检测方法,通过编写FPGA器件各功能检测的编程配置文件,利用上位机向FPGA处理板下发指令,FPGA程序自动进行检测,然后回传指令,对FPGA芯片的FLASH功能检测、查找表功能检测、可编程输入/输出单元的功能,串口模块功能,电平转换模块功能,连接模块功能,锁相环模块,DSP模块,模数转换模块和数模转换模块功能进行检测。本发明不需要其他设备,大大减少测试时间,提高测试效率,实现了FPGA处理板的多个功能和模块的检测,满足FPGA处理板批量检测兼顾提高效率和覆盖尽可能大的检测范围的需求。

    基于生成对抗网络的雷达信号未知调制方式检测方法

    公开(公告)号:CN110297218A

    公开(公告)日:2019-10-01

    申请号:CN201910613651.0

    申请日:2019-07-09

    Abstract: 本发明涉及一种基于生成对抗网络的雷达信号未知调制方式检测方法,属于电子识别领域。包括从雷达信号数据库中顺序采集所有雷达信号;利用时频变换,通过崔-威廉斯分布和短时傅里叶变换获得雷达信号时频图像;结合深度学习,用时频图像对生成对抗网络进行参数训练,保存判别器参数;利用判别器参数构成判别器,组合各判别器对雷达信号进行判别;结合群智能优化算法的思想,利用改进乌鸦搜索算法优化各判别器的权重参数,得到最佳的判别结果;最后保留判别器的参数以及各权重参数,对接收到的雷达信号进行检测。本发明结合时频变换、深度学习、改进乌鸦搜索算法,实现了稳定、快速、高精度的未知调制方式的雷达辐射源信号检测,应用前景广阔。

    一种基于CEM FRM的动态非均匀窄过渡带滤波器组及设计方法

    公开(公告)号:CN110210101A

    公开(公告)日:2019-09-06

    申请号:CN201910446571.0

    申请日:2019-05-27

    Abstract: 本发明涉及滤波器组技术领域,具体涉及一种基于CEM FRM的动态非均匀窄过渡带滤波器组及设计方法。本发明包括基于CEM FRM的分析滤波器组部分以及动态综合滤波器组部分。分析滤波器组部分包括延时模块、抽取模块、上支路延时模块、下支路原型滤波器模块、上支路屏蔽滤波器模块、下支路屏蔽滤波器模块、求和模块及IFFT模块。动态综合滤波器组部分包括:上支路屏蔽滤波器模块、下支路屏蔽滤波器模块、上支路延时模块、下支路原型滤波器模块、K倍插值模块、延时模块、求和模块及IFFT模块。设计方法包括基于CEMFRM的原型滤波器设计和屏蔽滤波器设计。本发明可以实现低复杂度的非均匀窄过渡带滤波器组,有效减少窄过渡带的非均匀滤波器组硬件资源消耗。

    一种多频段多模式软件无线电实验教学系统

    公开(公告)号:CN105703796B

    公开(公告)日:2019-02-26

    申请号:CN201610133238.0

    申请日:2016-03-09

    Abstract: 本发明公开了一种多频段多模式软件无线电实验教学系统。包括覆盖2MHz~8GHz的发射天线101与接收天线102;接收天线102接收2MHz~8GHz的RF信号送入到RF前端103,RF前端103输出中频信号IF2到中频数据采集与SDR处理平台104,中频数据采集与SDR处理平台104输出中频信号IF1到RF前端103,RF前端103输出RF信号经过发射天线101辐射出去;RF前端103、中频数据采集与SDR处理平台104、上位机主控制器105通过CPCI总线106实现数据通信。本发明中频数据采集与SDR处理平台的通用一体化设计为该实验教学系统提供了更加广泛的适用性。

Patent Agency Ranking