-
公开(公告)号:CN105245899B
公开(公告)日:2021-06-29
申请号:CN201510393593.7
申请日:2015-07-07
Applicant: 瑞萨电子株式会社
IPC: H04N19/423 , H04N19/433 , H04N19/176
Abstract: 本发明涉及图片编码设备、图片解码设备和图片通信系统。在图片编码设备和图片解码设备中,对参考帧存储器的访问被抑制。图片编码设备由用于图片内编码的第一编码器、用于图片间编码的第二编码器和中间缓冲器组成。由第一编码器生成的本地解码图片作为参考图片被存储在中间缓冲器中,并且第二编码器的图片间编码通过参考中间缓冲器中的本地解码图片执行。图片解码设备由用于图片内解码的第一解码器、用于图片间解码的第二解码器和中间缓冲器组成。由第一解码器生成的本地解码图片作为参考图片被存储在中间缓冲器中,并且第二解码器的图片间解码通过参考中间缓冲器中的本地解码图片执行。
-
公开(公告)号:CN105306883B
公开(公告)日:2020-03-03
申请号:CN201510433954.6
申请日:2015-07-22
Applicant: 瑞萨电子株式会社
Abstract: 本发明涉及图像接收装置、图像传送系统和图像接收方法。通过在不受图像接收装置中的图像编码流的传送延迟影响的情况下按照适当方式快速地改变参数而改善图像识别率,其中,所述图像接收装置识别通过对接收的图像编码流解码而获得的解码图像。所述图像接收装置包括数据接收单元、参数改变单元、解码单元和图像识别单元。数据接收单元接收包括图像编码数据和参数的图像编码流。参数改变单元将由数据接收单元接收的参数,即为发送器执行的编码指定的参数改变为适于后续阶段中执行的图像识别的值。解码单元通过根据改变后的参数对接收的图像编码数据解码,生成图像解码数据。图像识别单元对图像解码数据执行图像识别。
-
公开(公告)号:CN108243336A
公开(公告)日:2018-07-03
申请号:CN201711347984.0
申请日:2017-12-15
Applicant: 瑞萨电子株式会社
IPC: H04N17/00 , H04N21/4425
CPC classification number: H04N17/004 , G06F3/14 , G06T1/20 , G09G3/2037 , G09G2330/10 , G09G2330/12 , G09G2340/02 , H04N1/32283 , H04N5/23293 , H04N9/045 , H04N17/02 , H04N19/89 , H04N2209/042 , H04N17/00 , H04N17/002 , H04N21/4425
Abstract: 本发明涉及图像处理器以及半导体设备。本发明的目的是检测包括相机或视频传输路径(相机输入)的系统中的相机输入的故障。图像处理器包括散列导出电路,该散列导出电路具有计算输入画面上的散列值的计算单元以及存储散列值的存储电路。图像处理器比较多个帧之间的散列值,以便确定是否画面已经改变或停止。当画面停止时检测故障。
-
公开(公告)号:CN107066329A
公开(公告)日:2017-08-18
申请号:CN201610973476.2
申请日:2016-10-28
Applicant: 瑞萨电子株式会社
CPC classification number: G06F13/362 , G06F13/4022 , G06F15/17312 , G06F15/7807 , G06F9/5044 , G06F9/526
Abstract: 本发明涉及一种半导体装置以及半导体装置的控制方法。在半导体装置中,减小了当使用共享资源时进行仲裁所需的CPU的负荷。所述半导体装置包括CPU部件和硬件IP。在CPU部件中,执行软件模块。所述硬件IP包括存储单元、仲裁单元和计算单元。所述存储单元包括分别接收软件模块发送的操作请求的控制接收单元。计算单元基于从所述控制接收单元发送的操作请求来执行处理。所述仲裁单元控制在所述控制接收单元和所述计算单元之间的信息传输,使得所述计算单元只从所述控制接收单元中的任一个接收操作请求。
-
公开(公告)号:CN101467460B
公开(公告)日:2016-03-23
申请号:CN200780022237.8
申请日:2007-06-18
Applicant: 卡西欧计算机株式会社 , 瑞萨电子株式会社
IPC: H04N19/00 , H04N19/587
CPC classification number: H04N7/50 , H04N19/107 , H04N19/132 , H04N19/159 , H04N19/172 , H04N19/176 , H04N19/31 , H04N19/436 , H04N19/44 , H04N19/46 , H04N19/587 , H04N19/61 , H04N19/70
Abstract: 本发明公开一种编解码器(CODEC)5,其对在MPEG格式下以240Q)S的高速帧率捕获的运动图像进行压缩和编码。所述CODEC 5将每帧中的图像划分为I图像、主帧P图像(P4,P8,P12)和其它子帧P图像(pi,p2,p3,…)。在对主帧P图像进行编码时,该CODEC 5使用在时间轴上紧邻的I图像或其它主帧的P图像作为基准图像。使用具有60fps运动图像重放性能的重放设备,为了执行重放时间等于图像捕获时间的实际速度重放,仅对主帧进行重放,在这种情况下,不需要对子帧的P图像进行解码处理。
-
-
-
-