Abstract:
본 발명은 에너지 저장 장치를 위한 전극 구조체에 관한 것이다. 본 발명의 실시에에 따른 전극 구조체는 전류 집전체(current collector) 및 상기 전류 집전체에 형성된 활물질층을 포함하되, 상기 활물질층은 활물질 및 전류 집전체로부터 멀어질수록 활물질에 비해 상대적으로 높은 함량을 갖는 도전재를 포함한다.
Abstract:
PURPOSE: A voltage stabilizing device and method of an energy storing body are provided to minimize system resources which is required for voltage stabilization and to expand life time of a module or unit cell by alleviating deterioration of the unit cell. CONSTITUTION: A bypass part is easily formed by using a bypass circuit which is serially connected to a switch(SW1). A controller(10) executes a monitoring action by detecting voltage of unit cells(110). The controller generates a signal operating the bypass part by comparing detected voltage with reference voltage. The controller comprises a voltage detecting part(11) detecting the voltage of each unit cells, and a control signal generating part(12) which creates a control signal delivered to the bypass part. The controller comprises a storing means of a memory for storing data including the detected voltage and the reference voltage, and a processer for operating all kinds of control commands and calculation. An analog circuit part(20) turns on a first switch.
Abstract:
본 발명은 리튬 이온 커패시터에 관한 것으로, 세퍼레이터를 사이에 두고 교대로 배치된 양극과 음극을 구비하는 전극셀; 상기 음극의 적어도 일면에 배치된 겔상의 제 1 전해질; 및 상기 전극셀에 함침된 액상의 제 2 전해질;을 포함하는 리튬 이온 커패시터를 개시한다.
Abstract:
본 발명은 2차 전원에 관한 것으로, 본 발명에 따른 2차 전원은 제1 전극, 분리막 및 제2 전극이 순차적으로 적층된 단위 셀을 포함하고, 상기 제1 전극은 제1 도전성 시트에 리튬 이온이 가역적으로 흡장될 수 있는 제1 전극물질이 형성된 것으로, 리튬 이온을 공급할 수 있는 금속을 이용하여 상기 제1 전극물질에 리튬 이온이 흡장된 이후에 상기 단위 셀에 적층된 것이다.
Abstract:
본 발명은 에너지 저장장치 제조용 지그에 관한 것으로, 내부로 함몰되어 수용공간을 갖는 지지대; 상기 수용공간의 일부 영역에 배치되고, 상기 지지대와 탈부착이 가능하며, 셀 적층체를 수용하는 바디 지그부; 및 상기 수용공간의 나머지 영역에 배치되고, 상기 바디 지그부와 분리가 가능하며, 상기 셀 적층체의 전극과 연결된 단자부를 수용하는 단자 지그부;를 포함하는 에너지 저장장치 제조용 지그에 관한 것이다.
Abstract:
본 발명은 전기화학 커패시터 및 이의 제조방법에 관한 것으로, 본 발명에 따른 전기화학 커패시터는 서로 대향 배치되는 복수 개의 제1 및 제2 전극; 및 상기 제1 및 제2 전극 사이에 배치되는 분리막;을 포함하고, 상기 복수 개의 제1 전극 중 적어도 하나 이상의 제1 전극은 리튬 이온이 도핑될 수 있는 전극물질로 형성되며, 상기 전극물질의 표면에 수지상결정(dendrite)을 갖는 리튬 층이 형성되어 있다.
Abstract:
PURPOSE: A method for manufacturing a secondary power source is provided to optimize the amount of a lithium ion by improving a dead volume which is increased due to lithium metal existing in a cell. CONSTITUTION: In a method for manufacturing a secondary power source, a first electrode(10) is formed in a first conductive sheet using lithium ions. The lithium ion is absorbed using a metal(40). A second electrode material is formed to provide a second electrode. A unit cell is formed by successively laminating the first electrode, a separation film, and a second electrode alternately. The amount of the lithium ion absorbed in the first electrode is measured.
Abstract:
PURPOSE: An electrolyte for a lithium ion capacitor and a lithium ion capacitor including the same are provided to suppress an increase of electrolyte viscosity, thereby improving electrical conductivity of the electrolyte. CONSTITUTION: A first electrode(10) and second electrode(20) are arranged by facing each other. The first electrode includes a first conductive sheet(11) and a first electrode material(12). The second electrode includes a second conductive sheet(21) and a second electrode material(22). A separation film(30) is arranged between the first electrode and second electrode. An electrolyte(E) impregnates the first electrode, second electrode, and separation film.
Abstract:
PURPOSE: An electrode manufacturing method for a secondary power source and a secondary power source manufacturing method using the same are provided to perform a doping process before assembling, thereby controlling an optimal doping amount. CONSTITUTION: An electrode material(123) is arranged on a conductive sheet(121). The conductive sheet is a foil type conductive sheet. A lithium thin film layer(140) is arranged by depositing lithium on the electrode material. The deposited lithium is doped on the electrode material. A doping level is controlled by measuring a doping amount of lithium in a measurement part(150).
Abstract:
본 발명은 전기 이중층 커패시터 패키지에 관한 것으로서, 본 발명의 일 실시 형태는, 표면으로부터 일부 영역이 제거되어 형성된 그루브 영역을 구비하는 패키지 본체와, 상기 패키지 본체의 그루브 영역에 배치되며, 제1 및 제2 전극과 및 그 사이에 형성된 분리막을 구비하는 전기 이중층 커패시터 및 상기 패키지 본체 내부에 형성되며, 각각 상기 제1 및 제2 전극과 연결되는 일단과, 상기 표면을 상기 패키지 본체의 상부로 정의할 때 상기 일단으로부터 상기 패키지 본체 하부로 연장된 타단을 구비하는 제1 및 제2 도전성 비아를 포함하는 전기 이중층 커패시터 패키지를 제공한다. 본 발명에 따르면, 추가적인 구조물 없이 패키지 자체로서 표면 실장이 가능한 전기 이중층 커패시터 패키지를 얻을 수 있다. 나아가, 본 발명에 따른 전기 이중층 커패시터 패키지를 사용할 경우, 두께 및 실장 면적이 줄어들어 이를 사용하는 제품의 경량화 및 소형화에 기여할 수 있다. 전기 이중층 커패시터, EDLC, 비아, 표면 실장, SMT