-
公开(公告)号:KR1020010010293A
公开(公告)日:2001-02-05
申请号:KR1019990029096
申请日:1999-07-19
IPC: H04Q3/54
Abstract: PURPOSE: An error managing system is provided to improve reliability and availability of a multiplexing exchange control system by automatically recovering system error. CONSTITUTION: An error managing system comprises a manager module(411) and an agent module(412). The agent module(412) is placed at a master and standby processor module respectively. The agent module(412) monitors a state in a corresponding processor module to report the manager module(411) the state information, and recovers an error according to a direction of the manager module(411). The manager module(411) is placed in an input/output processor module(421), and parses the state information from the agent module. If an error arises, the manager module(411) directs the agent module to perform error recovery.
Abstract translation: 目的:提供错误管理系统,通过自动恢复系统错误来提高复用交换控制系统的可靠性和可用性。 构成:错误管理系统包括管理器模块(411)和代理模块(412)。 代理模块(412)分别放置在主和备用处理器模块。 代理模块(412)监视对应的处理器模块中的状态以报告管理器模块(411)状态信息,并根据管理器模块(411)的方向恢复错误。 管理器模块(411)被放置在输入/输出处理器模块(421)中,并从代理模块解析状态信息。 如果发生错误,则管理器模块(411)指示代理模块执行错误恢复。
-
公开(公告)号:KR100221525B1
公开(公告)日:1999-09-15
申请号:KR1019960063596
申请日:1996-12-10
IPC: H04L12/26 , H04L12/939
Abstract: 본 발명은 ATM 교환기의 IPC 제어기 고장 기능의 고장 감시 방법에 관한 것으로서, ATM 스위치를 통한 프로세서간 통신의 단절을 유발하는 고장의 신속한 감지로 IPC의 연속성을 보장하기 위해 본 발명에서 제공하는 방법은 IPC 제어기가 상기 이중포트메모리의 감시/체크 영역을 통해 IPC 보드의 펌웨어의 고장을 감시하여 SPCA 보드의 고장 및 상태를 진단하여 그 동작상태를 상기 상위 호스트로 전달하는 제 200 단계로 구성된다.
상기와 같은 본 발명의 ATM 교환기의 IPC 제어기 고장 감시 방법은 상위 운영체계 또는 사용자 프로그램이 IPC 통신이 단절된 것을 모르고 정보를 전달하고자 할 경우 발생하는 메시지의 유실을 막고 연속적인 서비스를 제공해 줄 수 있으므로, 서비스의 연속성 및 고 신뢰성을 보장하고자 하는 통신 제어 시스템에 적용될 수 있다.-
公开(公告)号:KR1019980045414A
公开(公告)日:1998-09-15
申请号:KR1019960063596
申请日:1996-12-10
IPC: H04L12/26 , H04L12/939
Abstract: 본 발명은 ATM 교환기의 IPC 제어기 고장 기능의 고장 감시 방법에 관한 것으로서, ATM 스위치를 통한 프로세서간 통신의 단절을 유발하는 고장의 신속한 감지로 IPC의 연속성을 보장하기 위해 본 발명에서 제공하는 방법은 상위 호스트가 일정 주기로 IPC 제어기를 계속적으로 감시하는 제 100 단계와, IPC 제어기가 상기 주기와 무관하게 자신의 동작 상태를 상기 상위 호스트로 전달하는 제 200 단계로 구성된다.
상기와 같은 본 발명의 ATM 교환기의 IPC 제어기 고장 감시 방법은 상위 운영체계 또는 사용자 프로그램이 IPC 통신이 단절된 것을 모르고 정보를 전달하고자 할 경우 발생하는 메세지의 유실을 막고 연속적인 서비스를 제공해 줄 수 있으므로, 서비스의 연속성 및 신뢰성을 보장하고자 하는 통신 제어 시스템에 적용될 수 있다.-
公开(公告)号:KR100146993B1
公开(公告)日:1998-08-17
申请号:KR1019950041746
申请日:1995-11-16
IPC: H04L12/801 , H04L12/70
Abstract: 본 발명은 광대역 종합 정보 통신망의 구형을 위한 ATM 교환기에서 물리적으로 서로 떨어진 두 매체간에 비동기 고속 소자를 사용하여 ATM 셀을 송수신하는 비동기 고속 소자를 이용한 ATM 셀 데이터 송수신 장치 및 그 방법에 관한 것으로서, ATM 계층으로부터 데이타를 입력받아 출력하거나 수신된 데이타를 ATM 계층으로 출력하는 ATM 계층과의 정합기능을 수행하는 상위 계층 수단(101); 상기 상위 계층 수단(101)으로부터 송신 셀 데이타를 입력받아 저장하는 송신 FIFO(102); 상기 상위 계층 수단(101)으로 부터 1셀 전송 완료 신호가 수신되면 상기 송신 FIFO(102)에 읽기 신호를 출력하여 데이타를 입력받아 출력하고, 상기 상위 계층수단(101)으로부터 컴맨드와 액티브 신호를 입력받아 켐맨드와 스트로브 신호를 출력하여 송신 과정의 제어를 담당하는 송신 제어 수단(103); 상기 송신 제어 수단(103)의 출력을 입력받아 출력하는 송신 수단(104); 상대측 송신 장치로 부터 수신 데이타를 입력받아 데이타와 컴맨드 그리고 수신신호를 출력하는 수신 수단(107); 상기 수신 수단(107)의 출력을 입력받아 상기 상위 계층 수단(101)에 컴맨드 수신 신호와 비정상 상태 신호 그리고 1셀 수신 신호를 출력하고, 쓰기 신호와 함께 셀 데이타를 출력하여 수신 과정의 제어를 담당하는 수신 제어 수단(106); 및 상기 수신 제어 수단(106)의 출력을 입력받아 수신 셀 데이타를 출력하는 수신 FIFO(105)를 구비하여 상용 비동기 전송 소자인 TAXI(Am7968 Am7969)를 사용하여 ATM 셀 전송 구조에 적합하게 1셀 전송을 기준으로 하며, 어떤 요인에 의해서 셀 동기가 어긋나는 것을 최대한 줄이기 위하여 컴맨드 데이터를 전송하여 1셀 단위의 바이트 정렬 체크를 할 수가 있고, 또한 전송 포트의 장애를 검출하고, 이중화 구조를 가지는 전송 장치에 적합한 효과가 있다.
-
-
公开(公告)号:KR100310297B1
公开(公告)日:2002-02-19
申请号:KR1019980049232
申请日:1998-11-17
IPC: H04L12/58
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 프로세서간 통신 메시지를 이용한 상태관리방법 및 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 비동기전달모드(ATM) 교환기 등과 같이 분산/계층 구조를 갖는 시스템에서 시스템 운용프로세서가 이중화로 운용되는 셀 다중/역다중화 장치(CMDA)의 상태를 효율적으로 관리할 수 있도록 상위 프로세서에 프로세서간통신(IPC) 메시지를 이용하여 보고하고, CMDA의 기능 장애를 신속히 감지하여 상위 프로세서에 보고하거나 자체적으로 복구함으로써, 셀 손실을 줄이기 위한 상태관리방법 및 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 분산/계층 구조를 갖는 시스템에 적용되는 상태관리방법에 있어서, 보드가 온되면, 장치 프로세서가 동작되어 초기화 작업을 수행한 후에 상기 보드의 정상 동작을 프로세서간 통신(IPC) 메시지를 통해 운용 프로세서로 보고하는 제 1 단계; 상기 운용 프로세서의 주기적인 상태보고 요구에 따라, 상기 장치 프로세서가 상기 보드의 상태를 검사하여 상기 프로세서간 통신(IPC) 메시지를 통해 상기 운용 프로세서로 보고하는 제 2 단계; 상기 보드의 동작시에, 상기 장치 프로세서가 상기 보드의 고장을 인터럽트로 감지하여 복구 가능한 장애를 자체 복구하고, 복구 불가능한 장애인 경우에 상기 보드를 재시동하여 고장을 복구하는 제 3 단계; 및 상기 보드의 동작시에, 상기 장치 프로세서가 상기 보드의 자체 고장 진단을 위한 타이머를 설정 및 해지하여 상기 보드의 동작을 진단하고, 상기 타이머의 시간이 경과되면 상기 보드를 재시동하여 고장을 복구하는 제 4 단계를 포함함.
4. 발명의 중요한 용도
본 발명은 분산/계층 구조를 갖는 시스템 등에 이용됨.-
公开(公告)号:KR1019990050565A
公开(公告)日:1999-07-05
申请号:KR1019970069697
申请日:1997-12-17
IPC: H04L12/24
Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
본 발명은 모국의 ATM교환 시스템에서 원격제어가 가능한 원격 ATM 교환 장치에 관한 것임.
2. 발명이 해결하고자하는 기술적 과제
본 발명은 초고속 통신망 등에서의 노드로 제공되며, 운용 및 유지보수가 모국의 운용보전 프로세서에 의해 집중제어되어, 무인운용이 가능한 원격 비동기 전달 모드 교환 장치를 제공하는데 그 목적이 있다.
3. 발명의 해결 방법의 요지
본 발명은 입력되는 내부 셀신호에서 제어정보를 제거하여 표준 셀신호를 해당 가입자 단말로 출력하는 가입자선 정합수단; 프레임 신호를 내부 셀신호로 변환하여 스위칭 수단과 연결되는 각 내부 정합링크로 분배하는 모자국 연동수단; 및 상기 스위칭수단과 가입자선 정합수단 및 모자국 연동수단의 동작을 제어하는 제어수단
을 포함한다.
4. 발명의 중요한 용도
본 발명은 소규모의 원격가입자들에게 효율적인 ATM 서비스를 제공하는데 이용됨.-
公开(公告)号:KR1019980022447A
公开(公告)日:1998-07-06
申请号:KR1019960041620
申请日:1996-09-23
Abstract: 본 발명은 이중화 제어시스템에서 프로세서 모듈 상호간의 동기를 유지하기 위해 각 프로세서 모듈내에 구성되는 동기체어 장치에 관한 것으로서, 고신뢰성 및 고가동성이 요구되는 통신 및 교환 제어시스템에서 이중화로 동작되는 프로세서 상호간의 동작상태를 항상 동일하게 유지하는 것은 물론 이중화로 운용되는 프로세서간의 장애상태를 조기에 감시하는 수단을 제공하는데 그 목적이 있고, 비교적 동기검사 시간이 융통성을 갖도록 매 프로세스 단위로 동기를 검사하는 비교적 간단한 하드웨이로 구성되는 동기제어 장치를 각 프로세서 모듈내에 두어 두 프로세서 모듈간에 정확한 동기를 유지시키는 것을 특징으로 하며, 이중화 구조에서 작 프로세서 모듈은 개별 시스템 클럭에 의해 독립적으로 동작됨으로 상용 운영체제를 수용하고 고성능 메인 프로세싱 유니트의 수용이 용이하므로 고장감내 시스템이 갖는 종속적인 고유한 운영체제의 적용에 따른 시스템의 성능개선이나 소프트웨어의 호환성 부족 등의 제약성을 보완하는 효과를 갖는다.
-
公开(公告)号:KR100116451B1
公开(公告)日:1997-06-16
申请号:KR1019940030472
申请日:1994-11-18
IPC: H04L12/801 , H04L12/947 , H04L12/70
-
公开(公告)号:KR1019970002748B1
公开(公告)日:1997-03-10
申请号:KR1019940030472
申请日:1994-11-18
IPC: H04L12/801 , H04L12/947 , H04L12/70
Abstract: The apparatus for generating inner cell transmitting ATM cell format which front side contains routing and synchronous informations includes a high speed memory(401) storing additive information, a register(402) determining length of the additive information, an address generator(404) transmitting corresponding message address according the length of the additive information to the memory when receiving effective data cell signal from cell matching circuit of outer absolute assembly language(AAL) chip, a register(405) storing corresponding message cell additive information as much as byte number, and a shift register(403) transmitting inner cell to ATM switch as shifting ATM standard cell data with unit of byte.
Abstract translation: 用于生成正面包含路由和同步信息的内部小区发送ATM信元格式的装置包括存储附加信息的高速存储器(401),确定附加信息长度的寄存器(402),发送相应信息的地址生成器(404) 当从外部绝对汇编语言(AAL)芯片的单元匹配电路接收到有效数据单元信号时,存储器中存储有相应的消息单元添加信息的寄存器(405)的字节数,以及 移位寄存器(403),以单元为单位将ATM信元发送到ATM交换机。
-
-
-
-
-
-
-
-
-