동기식 디지틀 회선분배장치(SDH DXC)용 복합형 망보호/복구 장치
    11.
    发明公开
    동기식 디지틀 회선분배장치(SDH DXC)용 복합형 망보호/복구 장치 失效
    用于同步数字线路分配设备(SDH DXC)的混合网络保护/恢复设备

    公开(公告)号:KR1019960027720A

    公开(公告)日:1996-07-22

    申请号:KR1019940036957

    申请日:1994-12-23

    Abstract: 본 발명은 동기식 디지틀 회선분배장치(SDH DXC)용 복합형 망보호/복구 장치에 관한 것으로, 운용모듈(10A, 10C)과 보호모듈(10B, 10D)로 이중화되어 있는 제1 내지 제4 I/O 모듈(10A 내지 10D); 상기 제1 I/O 운용모듈(10A)과 제2 I/O 보호모듈(10B) 사이에, 상기 제3 I/O 운용모듈(10C)과 제4 I/O 보호모듈(10D) 사이에 각각 접속되어 스팬(SPAN) 절체를 수행하는 스팬 연결군(16); 상기 제1 I/O 운용모듈(10A)과 제3 I/O 운용모듈(10C) 사이에 접속되어 양측 방향별 2선 양방향링을 구성하는 BLS/2F 연결군(17); 상기 제1 내지 제4 I/O 모듈(10A 내지 10D)에 접속되어 양측 방향별로 송·수신 운용선로(2선)와 보호선로(2선)를 구성하는 BLS/4F 연결군(18); 및 상기 I/O 모듈(10A 내지 10D)을 통해서 접속된 AU 신호간의 교차연결(Cross-connect) 기능을 수행하며, 자국내에 분기 삽입할 신호들을 분류하는 기능을 수행하는 절체(DXC)모듈(15)을 구비하여 여러 망구성 형태에 따라 하드웨어 모듈 또는 소프트웨어 모듈의 교체없이 각각의 망보호/복구기능에 융통성있게 적용할 수 있다.

    동기버퍼 자동 복구장치
    13.
    发明授权
    동기버퍼 자동 복구장치 失效
    同步缓冲自动恢复装置

    公开(公告)号:KR1019950009410B1

    公开(公告)日:1995-08-22

    申请号:KR1019930018904

    申请日:1993-09-17

    Abstract: The buffer of a synchronous transmission system is reconfigurated to the normal state by a hardware so that load of a CPU is minimized. The apparatus includes a buffer initializer(100) for setting an initial valid area of a buffer, a clock signal generator(300) for generating an over-head bit of a frame periodically according to frame signals and system clock signals, and a reset signal generator(800) for generating a reset control signal and a buffer overflow signal.

    Abstract translation: 同步传输系统的缓冲器由硬件重新配置到正常状态,从而使CPU的负载最小化。 该装置包括用于设置缓冲器的初始有效区域的缓冲器初始化器(100),用于根据帧信号和系统时钟信号周期性地生成帧的超头位的时钟信号发生器(300),以及复位信号 发生器(800),用于产生复位控制信号和缓冲器溢出信号。

    티.유(TU) 11과 티.유(TU) 12로의 다중을 위한 가상 콘테이너(VC11)신호 변환회로

    公开(公告)号:KR1019950020251A

    公开(公告)日:1995-07-24

    申请号:KR1019930026892

    申请日:1993-12-08

    Inventor: 이호재 김재근

    Abstract: 본 발명의 목적은 주기적으로 공급되는 VC11 신호의 V5 타이밍을 기준으로 하여 이후 형성될 VC12 신호속에 VC11신호가 삽입될 타이밍과 고정 삽입 신호가 첨가될 타이밍을 지속적으로 형성하여 VC11신호로 부터의 VCl2신호로의 변환시키고, TU11으로의 다중 방식에도 응용할 수 있도록 한 신호 변환회로를 제공하는데 그 목적이 있으며, 상기 목적을 달성 하기 위하여 VC11신호 직렬/병럴 변환기(100), 쓰기 어드레스 생성기(200), 16단 버퍼기(300), VC12클럭 생성기(400), 읽기 어드레스 생성기(500), 2 : 1 다중기(600). 리타이밍기(700)를 구비한다

    이상상태 감시를 위한 인터럽트 발생장치

    公开(公告)号:KR1019950020115A

    公开(公告)日:1995-07-24

    申请号:KR1019930029164

    申请日:1993-12-22

    Abstract: 본 발명은 소정 기능 블럭의 상태를 판단하는데 있어서 이상상태 감지 및 정상상태로 복귀한 것에 대한 상태를 인터럽트로 처리하는 이상상태 감시를 위한 인터럽트 발생장치에 관한 것으로, 감시될 기능 블럭에서 이용되는 기준클럭 신호 (CLK)를 입력받아 기준클럭의 한 클럭 만큼의 펄스폭으로 임의의 주기성을 갖는 주기클럭 (CLKA, CLKB클럭)을 생성하는 타이밍 발생수단(100) ; 타이밍 발생 수단측에서 선택된 주기로 생성된 주기클럭 신호(CLKA와 CLKB신호)를 이용하여 감시될 기능 블럭 에서 출력된 정상상태 신호를 주기적으로 상태를 래취한 신호(STAT-S 신호), 이상 상태가 발생한 것을 나타나낸 신호(STAT-A신호), 이상상태가 발생하고 나서 소정이내에 이상상태가 발생되지 않은 정상상태를 나타내는 신호(STAT-B신호)를 출력하는 이상상태 감시수단(200) ; 및 상태감시 수단측의 출력신호를 이용하여 정상상태 및 이상상태 발생 인터럽트를 발생하여 마이크로 프로세서 와 연동하는 인터럽 발생수단(300) 구비하여 이루어지는 것을 특징으로 함으로써 본 발명은 보다 리얼 타임으로 동작되며 정상상태로 복귀되는 것을 즉각적으로 감지할 수 있으며, 기능블럭의 상태를 마이크로 프로세서의 인터럽트 방식으로 처리함으로써 회로의 간략화로 경제적으로 구현할 수 있다.

    동기식 다중 전송장치
    16.
    发明公开

    公开(公告)号:KR1019950004799A

    公开(公告)日:1995-02-18

    申请号:KR1019930013965

    申请日:1993-07-22

    Abstract: 본 발명은 비동기식 디지틀 계위 신호인 1.544Mb/s(DSIN), 2.048Mb/s(DSIE), 44.736Mb/s(DS3)신호를 인터페이스하여 동기식 컨테이너 신호 형태 사상 및 다중화한 후 동기식 디지틀 계위(SDH)신호인 STM-N(155.5Mb/s×N,N=1,4,16)신호로 변환하여 광전송하며, STM-N 광신호를 수신하여 역다중화 및 역사상 과정을 거쳐 DSIN,DSIE,DS3 신호를 변환하여 디지틀 전송을 하는 동기식 다중 전송장치에 관한 것으로, 기존의 비동기식 다중화 장비를 대치할 수 있을 뿐만 아니라 향후 전송용량의 확장시에도 용이하게 대응할 수 있어 효율적이며 경제적인 전송시스템을 구성할 수 있는 효과가 있다.

    수신 프레임 동기회로
    17.
    发明授权
    수신 프레임 동기회로 失效
    接收帧同步电路

    公开(公告)号:KR1019920002946B1

    公开(公告)日:1992-04-10

    申请号:KR1019890008112

    申请日:1989-06-13

    Abstract: The circuit includes a comparing means (1) for comparing the frame bits of received data signals. A frame synchronizing means (2) compares the output of the comparing means (1) with a frame synchronizing clock for 4 times to latch them. A synchronizing and non-synchronizing state detecting means (3) finds the synchronization or non-synchronization of the 4 compared results. A count clock generating means (5) generates count clocks, and a 50- counter (7) generates one pulse for every 50 bits. A frame synchronization signal generating means (4) supplies control signals to the frame synchronizing means (2), while a 2-counter (6) generates two-divided data streams to supply them to the frame comparing means (1).

    Abstract translation: 电路包括用于比较接收的数据信号的帧比特的比较装置(1)。 帧同步装置(2)将比较装置(1)的输出与帧同步时钟比较4次以将其锁存。 同步和非同步状态检测装置(3)找到4个比较结果的同步或不同步。 计数时钟发生装置(5)产生计数时钟,50计数器(7)每50位产生一个脉冲。 帧同步信号发生装置(4)向帧同步装置(2)提供控制信号,而2-计数器(6)产生两分割数据流以将它们提供给帧比较装置(1)。

    시간 스위치 접속회로
    19.
    发明授权
    시간 스위치 접속회로 失效
    时间开关接口电路

    公开(公告)号:KR100179502B1

    公开(公告)日:1999-05-15

    申请号:KR1019950054000

    申请日:1995-12-22

    Abstract: 본 발명은 SDH(Synchronous Digital Hierarchy) DXC(Digital Cross-Connect)에 적용되어 시간-공간-시간(Time-Space-Time) 스위치구조를 가지는 DXC의 STM-16 접속회로에 관한 것으로, 특히 타 동기식 전송망 노드(DXC, 분기결합장치, 단국장치)와 STM-16(Synchronous Transport Module level-16) 광신호로 접속되어 중계/다중 구간 섹션 오버헤드의 종단 및 AU(Administrative Unit) 신호에 대한 시간 스위칭 기능을 수행하는 시간 스위치 접속 회로에 관한 것으로, 수신되는 광 신호를 역다중화 하여 AU(Administrative Unit) 신호를 해석/발생하며 그 신호들을 수용하여 타임 스위치 기능을 수행한 후, 외부로 백보드 신호를 송신하는 전단 시간 스위치 수단; 및 외부로부터 백보드 신호를 입력받아 데이타를 정렬하고 시간 스위치 기능을 수행하여 AU 신호 사용/미사용을 결정한 후, 다중화하여 외부로 광신호를 송신하는 후단 시간 스위치 수단을 구비하는 것을 특징으로 한다.

    시간 스위치 접속회로
    20.
    发明公开

    公开(公告)号:KR1019970058246A

    公开(公告)日:1997-07-31

    申请号:KR1019950054000

    申请日:1995-12-22

    Abstract: 본 발명은 SDH(Synchronous Digital Hierarchy) DXC(Digital Cross-Connect)에 적용되어 시간-공간-시간(Time-Space-Time) 스위치 구조를 가지는 DXC의 STM-16 접속회로에 관한 것으로, 특히 타 동기식 전송망 노드(DXC, 분기결합장치, 단국장치)와 STM-16(Synchronous Transport Module level-16)광신호로 접속되어 중계/다중 구간 섹션 오버헤드의 종단 및 AU(Administrative Unit) 신호에 대한 시간 스위칭 기능을 수행하는 시간 스위치 접속 회로에 관한 것으로, 수신되는 광신호를 역다중화 하여 AU(Administrative Unit) 신호를 해석/발생하며 그 신호들을 수용하여 타임 스위치 기능을 수행한 후, 외부로 백보드 신호를 송신하는 전단 시간 스위치 추단; 및 외부로부터 백보드 신호를 입력받아 데이타를 정렬하고 시간 스위치 기능을 수행하여 AU 신호 사용/미사용을 결정한 후, 다중화하여 외부로 광신호를 송신하는 후단 시간 스위치 수단을 구비하는 것을 특징으로 한다.

Patent Agency Ranking