11.
    发明专利
    未知

    公开(公告)号:DE19505308C2

    公开(公告)日:2003-04-30

    申请号:DE19505308

    申请日:1995-02-16

    Applicant: DENSO CORP

    Abstract: A digitally-controlled phase-locked loop oscillating circuit includes a signal period detector which detects the period of an input signal. A control data generator generates control data based on this period. The control data is used to drive a variable frequency oscillator which generates an output pulse synchronized with the input pulse. This output pulse is generated by alternately driving a digitally-controlled oscillator with either the most significant bits of the control data, or an increment of the most significant bits of the control data responsive to the least significant bits of the control data. A period divider divides the period of the output pulse and applies it to a phase comparator, which compares its phase with that of the input signal. The control data generator generates the control data responsive to the phase comparison result.

    12.
    发明专利
    未知

    公开(公告)号:DE10201670A1

    公开(公告)日:2002-10-31

    申请号:DE10201670

    申请日:2002-01-17

    Applicant: DENSO CORP

    Abstract: A coarse measuring circuit measures an approximate measurement object time DU based on a first reference clock CK10. The approximate measurement object time represents a duration from a measurement start time to an input time of measurement object pulse PBr. A fine measuring circuit, cooperating with the coarse measuring circuit and using a shorter reference time, measures a time difference between a change point of the first reference clock CK10 and the input time of measurement object pulse PBr as a correction time DD of the approximate measurement object time DU, thereby obtaining a precise measurement objet time DT.

    14.
    发明专利
    未知

    公开(公告)号:DE69701604T2

    公开(公告)日:2000-11-23

    申请号:DE69701604

    申请日:1997-08-08

    Applicant: DENSO CORP

    Abstract: To provide a time measuring apparatus which is compact and capable of highly accurate measurements, on a semiconductor chip, DFF circuits F10 through F1f constituting a delayed-signal holding circuit 11 of channel CH1 and DFF circuits F20 through F2f constituting a delayed-signal holding circuit 21 of channel CH2 are disposed alternatingly and in a single row in a circuit region of the delayed-signal holding circuits 11 and 12 to latch delayed signals DY0 through DYf from a pulse-circulating circuit 4, and DFF circuits F1j and F2j (where i = 0 through 9 and a through f) to latch the same delay signals DYj are mutually adjacent. Due to this, distances between the pulse-circulating circuit 4 and the respective delayed-signal holding circuits 11 and 12 become equal, and delay signals DY0 through DYf having no deviation in delay due to difference in wiring length are supplied to the respective channels, and so uniform measurement can be performed between the respective channels.

    15.
    发明专利
    未知

    公开(公告)号:DE69412745T2

    公开(公告)日:1999-05-06

    申请号:DE69412745

    申请日:1994-09-27

    Applicant: DENSO CORP

    Abstract: In a digital control pulse generator comprising a ring oscillator (2) composed of 32 inversion circuits connected in a ring for circulating a pulse (PA), a counter (6) and selectors (12 and 18) which turn data SL2 of a flip-flop (DFF 20) to High when a counted value of the pulse from a terminal Q8 of the ring oscillator (2) becomes a value corresponding to high order 10 bit CDH of control data, a pulse selector (4) for taking out a clock PSO of the DFF (20) from the inversion circuit at the position specified by 4 bit data CDLN and a delay line (22) and logical product circuit (24) which turns an output signal POUT of the apparatus to High for a predetermined time when the output QOUT of the DFF turns to High, a register (8) and adder (109) accumulate the low order 4 bit CDL of the control data every time POUT turns to High to update the data CDLN. As a result, the ring oscillator (2) may be continuously operated and an oscillation cycle proportional to the control data may be set.

    GYROSENSOR-VORRICHTUNG
    16.
    发明专利

    公开(公告)号:DE102017208561A1

    公开(公告)日:2017-11-23

    申请号:DE102017208561

    申请日:2017-05-19

    Applicant: DENSO CORP

    Abstract: Eine Gyrosensor-Vorrichtung weist einen Ansteuerabschnitt auf, der ein Ansteuersignal liefert, das zum Vibrieren eines Sensorelements eines Vibrationstyp-Gyrosensors in einer Ansteuer-Achsenrichtung an das Abtastelement Sensorelement dient, und eine Verarbeitungseinheit, die ein erstes Vibrationssignal empfängt, das eine Amplitude aufweist, die proportional zu einer Ansteuervibrations-Amplitude ist, die eine Vibrationsamplitude in Ansteuer-Achsenrichtung des Sensorelements ist, und ein zweites Vibrationssignal empfängt, das eine Amplitude aufweist, die proportional zu der Corioliskraft ist, die in dem Sensorelement aufgrund einer Winkelgeschwindigkeit des Sensorelements erzeugt wird. Die Verarbeitungseinheit ist konfiguriert, um ein Verhältnis der Corioliskraft zu der Ansteuervibrations-Amplitude auf der Grundlage des ersten Vibrationssignals und des zweiten Vibrationssignals zu berechnen und ein Ergebnis der Berechnung als Ergebnis der Erfassung der Winkelgeschwindigkeit des Sensorelements auszugeben.

    Synchronerfassungsverfahren und -Vorrichtung

    公开(公告)号:DE102004041558B4

    公开(公告)日:2017-08-10

    申请号:DE102004041558

    申请日:2004-08-27

    Applicant: DENSO CORP

    Abstract: Synchronerfassungsverfahren, dadurch gekennzeichnet, dass ein Eingangssignal eine Mehrzahl von Trägerwellen Cn (n = 0, 1, 2, ..., N) enthält, die aus (N + 1) Typen von Trägerwellen C0, C1, C2, ..., CN ausgewählt sind (N ist eine positive Ganzzahl) und darin moduliert sind, wobei die Trägerwellen C0, C1, C2, ..., CN Frequenzen von fc0, fc1 gleich zu fc0/2, fc2 gleich zu fc0/4,... bzw. fcN gleich zu fc0/2” aufweisen, und das Verfahren aufweist: Mitteln des Eingangssignals über jeden Phasenbereich zwischen einer Summe einer Phase (p) der Trägerwelle C0 und (k·90) Grad und der der Phase p der Trägerwelle C0 und (k + 1)·90 Grad, um Gleitmittelwerte S1+m, S2+m, ..., S2N+2+m zu erzielen (m = 0, 1, 2, ..., N), wobei k 0,1, 2, ..., 2N+2 – 1 ist; Berechnen von In,m und Qn,m in Übereinstimmung mit den folgenden Gleichungen:Berechnen einer Amplitude (An) der Trägerwellen (Cn) und der Phase (pn) von diesen in Übereinstimmung mit den folgenden Gleichungen:

    Verfahren zum Testen einer A/D-Wandlerschaltung

    公开(公告)号:DE102006018207B4

    公开(公告)日:2017-03-23

    申请号:DE102006018207

    申请日:2006-04-19

    Applicant: DENSO CORP

    Abstract: Verfahren zum Testen einer A/D-Wandlerschaltung (1), die eine Pulsverzögerungsschaltung (10), die durch eine Mehrzahl von in Kaskade geschalteten Verzögerungseinheiten (DU) gebildet ist, von denen jede ein Eingangspulssignal (Pin) um eine Zeit verzögert, die von einem Wert einer Eingangsspannung (Vin) abhängt, die A/D-zu-wandeln ist, und eine Codierschaltung (12) beinhaltet, die derart aufgebaut ist, dass sie die Anzahl der Verzögerungseinheiten (DU) zählt, durch welche das Eingangspulssignal (Pin) innerhalb einer vorbestimmten Messzeit gegangen ist, und ein digitales Signal, das die gezählte Anzahl darstellt, als ein A/D-gewandeltes digitales Signal (DT) der Eingangsspannung (Vin) ausgibt, wobei das Verfahren die Schritte aufweist: Einstellen der A/D-Wandlerschaltung (1) in eine Testbetriebsart, in der die Messzeit auf eine Testverwendungs-Abtastdauer (TSt) eingestellt ist, die kürzer als eine Realverwendungs-Abtastdauer (TSr) ist, die verwendet wird, wenn die A/D-Wandlerschaltung (1) tatsächlich verwendet wird; Anlegen des Eingangspulssignals (Pin) an jeden von seriellen Verzögerungsblöcken (Bi), von denen jeder durch eine vorbestimmte Anzahl der Verzögerungseinheiten (DU) gebildet ist; und Bestimmen von Gut und Böse der A/D-Wandlerschaltung (1) auf der Grundlage von digitalen Signalen (DT), die aus der Codierschaltung (12) ausgegeben werden, die die Anzahl der Verzögerungseinheiten (DU) darstellen, durch welche das Eingangspulssignal (Pin) innerhalb der Testverwendungs-Abtastdauer (TSt) innerhalb von jedem der seriellen Verzögerungsblöcke (Bi) gegangen ist.

    Analog/Digital-Umwandlungsverfahren und dazugehörige Vorrichtung

    公开(公告)号:DE10231999B4

    公开(公告)日:2015-06-11

    申请号:DE10231999

    申请日:2002-07-15

    Applicant: DENSO CORP

    Abstract: Analog-Digital-Umwandlungsverfahren zum Umwandeln einer Eingangsspannung in numerische Daten, das folgende Schritte aufweist: Anlegen der Eingangsspannung an eine erste Impulsverzögerungsschaltung, welche eine Vielzahl von in Reihe verbundenen ersten Verzögerungsgliedern aufweist, als ein Signal, das zum Steuern einer Verzögerungszeit verwendet wird, die durch jedes der ersten Verzögerungsglieder vorgegeben wird, wobei die ersten Verzögerungsglieder mit Gatter-Schaltungen realisiert sind; Anlegen der Eingangsspannung an eine zweite Impulsverzögerungsschaltung, welche eine Vielzahl an in Reihe verbundenen zweiten Verzögerungsgliedern aufweist, als ein Signal, das zum Steuern einer Verzögerungszeit, die durch jedes der zweiten Verzögerungsglieder vorgegeben wird, in einer Richtung verwendet wird, die zu der Richtung entgegengesetzt ist, mit welcher die Verzögerungsschaltung gesteuert wird, die durch die erste Verzögerungszeit vorgegeben wird, wobei die zweiten Verzögerungsglieder durch Gatter-Schaltungen realisiert sind; und Aktivieren der ersten und zweiten Impulsverzögerungsschaltungen, numerisches Berechnen des Verhältnisses der Übertragungsraten, mit welchen gepulste Signale innerhalb der ersten und zweiten Impulsverzögerungsschaltungen übertragen werden, und Umwandeln der Eingangsspannung in numerische Daten, welche dem numerisch berechneten Verhältnis der Übertragungsraten entsprechen.

    VORRICHTUNG ZUR ERZEUGUNG VON VIBRATION

    公开(公告)号:DE102014213759A1

    公开(公告)日:2015-01-22

    申请号:DE102014213759

    申请日:2014-07-15

    Applicant: DENSO CORP

    Abstract: Ein Gyrosensor (1) beinhaltet einen Vibrator (11) und einen Steuerungskreislauf (50). Ein PWM-Steuerungssignal wird auf ein Paar von Elektroden (13, 14) des Vibrators (11) angewandt. Der Steuerungskreislauf (50) gibt ein hohes Niveausignal und ein niedriges Niveausignal an die Elektroden (13, 14) als PWM-Steuerungssignal aus. Das hohe Niveausignal und das niedrige Niveausignal haben jeweils Potenziale, welche höher oder niedriger sind als das des Referenzsignals. Der Steuerungskreislauf (50) gibt das hohe Niveausignal an eine des Paars von Elektroden (13, 14) und das niedrige Niveausignal an die andere des Paars von Elektroden (13, 14) aus.

Patent Agency Ranking