TRANSCONDUCTEUR A-AB
    11.
    发明申请
    TRANSCONDUCTEUR A-AB 审中-公开
    A-AB TRANSCONDUCTOR

    公开(公告)号:WO2003069774A2

    公开(公告)日:2003-08-21

    申请号:PCT/FR2003/000473

    申请日:2003-02-14

    CPC classification number: H03F1/32 H03F1/302 H03F2200/294 H03F2200/372

    Abstract: L'invention concerne un transconducteur, comportant des moyens pour sélectionner automatiquement un fonctionnement non-linéaire de classe A ou un fonctionnement linéaire de classe AB à partir d'un signal d'entrée à traiter, et pour ajuster automatiquement le courant prélevé sur une alimentation à un niveau nécessaire à son fonctionnement.

    Abstract translation: 本发明涉及一种跨导体,包括用于从用于处理的输入信号自动选择A类的非线性函数或AB类的线性函数的装置,以及用于自动调整从供给到所需功能所需的电平的电流 它们。

    CELLULE MEMOIRE A PROGRAMMATION UNIQUE NON DESTRUCTRICE
    12.
    发明申请
    CELLULE MEMOIRE A PROGRAMMATION UNIQUE NON DESTRUCTRICE 审中-公开
    具有非破坏性一次性编程的存储单元

    公开(公告)号:WO2003069630A2

    公开(公告)日:2003-08-21

    申请号:PCT/FR2003/000446

    申请日:2003-02-11

    CPC classification number: G11C17/14 G11C16/22

    Abstract: L'invention concerne une cellule mémoire à programmation unique et son procédé de programmation, comportant un transistor de programmation (MN) en série avec une résistance de programmation (Rp) en silicium polycristallin constituant l'élément de mémorisation, la programmation étant non destructrice de la résistance en silicium polycristallin.

    Abstract translation: 本发明涉及一次性可编程存储单元及其编程方法。 本发明包括与形成存储元件的多晶硅编程电阻器(Rp)串联布置的编程晶体管(MN)。 根据本发明,编程对于多晶硅电阻器是非破坏性的。

    SOUS-ECHANTILLONNAGE DE DONNEES IMAGES PIXELISEES
    13.
    发明申请
    SOUS-ECHANTILLONNAGE DE DONNEES IMAGES PIXELISEES 审中-公开
    彩色图像数据子采样

    公开(公告)号:WO2003056834A2

    公开(公告)日:2003-07-10

    申请号:PCT/FR2002/004580

    申请日:2002-12-27

    CPC classification number: G06T3/4023 H04N19/85

    Abstract: L’invention concerne un procédé et un circuit de sous-échantillonnage de données image pixelisées regroupées par blocs se chevauchant, consistant à lire, ligne par ligne, une mémoire image (M1) contenant l’image pixelisée, à accumuler autant de lignes que le prévoit le rapport de sous-échantillonnage dans le sens vertical, en utilisant autant de groupes d’accumulateurs (Aij) qu’il y a de blocs dans le sens horizontal de l’image et autant d’accumulateurs par groupe que le prévoit le rapport de sous-échantillonnage dans le sens horizontal, et à mémoriser les valeurs accumulées dans autant de mémoires de résultant (MR) qu’il y a de groupes d’accumulateurs, chaque mémoire de résultat contenant des matrices sous-échantillonnées d’un nombre de blocs correspondant au nombre de blocs se chevauchant dans la direction verticale.

    Abstract translation: 本发明涉及一种用于对重叠块中组装的像素化图像数据进行二次取样的方法和电路,其中包括逐行读取包含像素化图像的显示缓冲存储器(M1),其累积尽可能多的行 使用与图像水平方向上的块和在水平方向上的次采样比所要求的每组多个累加器一样多的累加器组(Aij),并且存储在垂直方向上的子采样比 与存在组的多个结果存储单元(MR)一样多的累积值,每个结果存储单元包含与在垂直方向上重叠的块数相对应的多个块的子采样矩阵。

    ADRESSAGE DE MÉMOIRE DE BLOCS DE RÉFÉRENCE EN CODAGE FRACTAL
    14.
    发明申请
    ADRESSAGE DE MÉMOIRE DE BLOCS DE RÉFÉRENCE EN CODAGE FRACTAL 审中-公开
    参考块存储器的分段编码寻址

    公开(公告)号:WO2003056519A2

    公开(公告)日:2003-07-10

    申请号:PCT/FR2002/004579

    申请日:2002-12-27

    CPC classification number: G06T9/001

    Abstract: L'invention concerne le stockage de valeurs d'un bloc de référence et de sept isométries utilisés dans un procédé de compression fractale d'image, dans lequel on utilise quatre zones de mémoire (Ml, M2, M3, M4) de tailles identiques dans lesquelles sont respectivement stockées l'identité, et trois premières isométries correspondant aux isométries de symétrie par rapport à l'axe vertical, de rotation de 270°, et de rotation de 90°

    Abstract translation: 本发明涉及在图像分形压缩过程中使用的参考块和七个等角度的值的存储,其中使用具有相同尺寸的四个存储区(M1,M2,M3,M4),其中分别存储身份,三个 第一等距对称相对于垂直轴对称等距,旋转270°,旋转90°。

    IDENTIFICATION D'UN CIRCUIT INTEGRE A PARTIR DE SES PARAMETRES PHYSIQUES DE FABRICATION
    15.
    发明申请
    IDENTIFICATION D'UN CIRCUIT INTEGRE A PARTIR DE SES PARAMETRES PHYSIQUES DE FABRICATION 审中-公开
    从其物理制造参数识别集成电路

    公开(公告)号:WO2002082448A1

    公开(公告)日:2002-10-17

    申请号:PCT/FR2002/001192

    申请日:2002-04-04

    CPC classification number: G11C5/00 G11C8/20 H03K5/15066 H03K5/19

    Abstract: L'invention concerne un procédé et un circuit (1) d'identification de type réseau de paramètres physiques contenus dans une puce de circuit intégré, comportant une unique borne (2) d'entrée d'application d'un signal (E) de déclenchement d'une identification, des bornes (3 1 , 3 2 , ..., 3 i-1 , 3 i , ..., 3 n-1 , 3 n ) de sortie propres à délivrer un code binaire (B 1 , B 2 , ..., B i-1 , B i , ..., B n-1 , B n ) d'identification, des premiers chemins électriques (P 1 , P 2 , ..., P i , ..., P n ) relaint individuellement ladite borne d'entrée à chaque borne de sortie, et des moyens (4, 5 1 , 5 2 , ..., 5 i , ..., 5 n ) de prise en compte simultanée des états binaires présents en sortie des chemins électriques, chaque chemin apportant un retard sensible aux dispertions technologiques et/ou de procédé de fabrication du circuit intégré.

    Abstract translation: 本发明涉及包含在集成电路芯片中的网络类型参数的识别方法和电路(1),包括用于施加触发识别的信号(E)的单个输入端(2),输出端(31,32) (B1,B2,Bi-1,Bi,...,Bn-1,Bn)的第一电路(P1,P2,..., Pi,Pn),将所述输入端子分别连接到每个输出端子,以及用于同时对存在于电路径的输出中的二进制状态进行积分的装置(4,51,52,5i,5n),每个路径输入延迟 对技术分散和/或集成电路制造方法敏感。

    PROCEDE DE CRYPTAGE SECURISE ET COMPOSANT UTILISANT UN TEL PROCEDE DE CRYPTAGE
    16.
    发明申请
    PROCEDE DE CRYPTAGE SECURISE ET COMPOSANT UTILISANT UN TEL PROCEDE DE CRYPTAGE 审中-公开
    使用相同的安全加密方法和组件

    公开(公告)号:WO2002063821A1

    公开(公告)日:2002-08-15

    申请号:PCT/FR2002/000453

    申请日:2002-02-06

    Abstract: L'invention concerne un procédé cryptographique sécurisé comprenant N rondes de calcul réalisées successivement pour obtenir une donnée de sortie à partir d'une donnée d'entrée et d'une clé secrète. Selon l'invention: on réalise un premier niveau de masquage pour masquer la donnée d'entrée de sorte que chaque donnée utilisée ou produite par une ronde de calcul soit masquée, et on réalise un deuxième niveau de masquage pour masquer des données manipulées à l'intérieur de chaque ronde de calcul. L'invention concerne également un composant électronique utilisant un tel procédé. L'invention est notamment intéressante pour des application de type bancaire ou plus généralement de type transfert sécurisé.

    Abstract translation: 本发明涉及一种安全密码方法,包括连续进行的N个循环的计算以获得输入和秘密密钥的输出。 本发明的特征在于它包括:产生第一屏蔽电平以屏蔽输入,使得应该屏蔽由计算周期使用或产生的每个数据,并产生第二掩蔽电平以屏蔽在每个计算周期内操纵的数据 。 本发明还涉及使用这种方法的电子部件。 本发明对于银行交易或更一般地安全的转移操作特别有趣。

    STRUCTURE DE PROTECTION CONTRE DES PARASITES
    17.
    发明申请
    STRUCTURE DE PROTECTION CONTRE DES PARASITES 审中-公开
    防止无线电干扰的结构

    公开(公告)号:WO2002063692A1

    公开(公告)日:2002-08-15

    申请号:PCT/FR2002/000423

    申请日:2002-02-04

    Inventor: BELOT, Didier

    CPC classification number: H01L29/0603 H01L27/0248 H01L2924/0002 H01L2924/00

    Abstract: L'invention concerne une structure de protection d'une première zone d'une tranche semiconductrice comprenant un substrat (11) d'un premier type de conductivité contre des parasites haute fréquence susceptibles d'être injectés à partir de composants formés dans la partie supérieure d'une deuxième zone de la tranche, comprenant un mur très fortement dopé du premier type de conductivité ayant sensiblement la profondeur de ladite partie supérieure, caractérisée en ce que ledit mur est divisé en trois bandes (21) fortement dopées du premier type de conductivité séparées et encadrées par des bandes intermédiaires (23) moyennement dopées du premier type de conductivité, la distance entre les bandes extrêmes fortement dopées étant de l'ordre de grandeur de l'épaisseur du substrat.

    Abstract translation: 本发明涉及一种用于保护半导体晶片的第一区域的结构,该半导体晶片的第一区域包括具有第一类型导电性的衬底(11),以防止易于从形成在晶片的第二区域的上部的部件注入的高频干扰 具有基本上所述上部深度的第一类型导电性的高度掺杂的壁。 本发明的特征在于,所述壁被分为由第一类型导电性的中等掺杂中间条带(23)分离并包围的第一类型电导率的三个高度掺杂条带(21) 掺杂的端部条具有基板厚度的数量级。

    COMMUTATEUR DE PUISSANCE A ASSERVISSEMENT EN DI/DT
    18.
    发明申请
    COMMUTATEUR DE PUISSANCE A ASSERVISSEMENT EN DI/DT 审中-公开
    DI / DT伺服电源开关

    公开(公告)号:WO2002059971A1

    公开(公告)日:2002-08-01

    申请号:PCT/FR2002/000259

    申请日:2002-01-22

    Inventor: PEZZANI, Robert

    CPC classification number: H01L27/0611

    Abstract: Le invention concerne un commutateur de puissance de type vertical réalisé dans une puce semi-conductrice, comprenant un enroulement (30) réalisé à la périphérie d'au moins une face de ladite puce, cet enroulement comprenant deux bornes de connexion (31, 32) fournissant un signal proportionnel aux variations de courant dans ledit commutateur.

    Abstract translation: 本发明涉及一种设置在半导体芯片中的垂直型电源开关,包括位于所述芯片的至少一个面的周边上的绕组(30)。 所述绕组包括提供与所述开关中的电流波动成比例的信号的两个连接柱(31,32)。

    TRANSMISSION DE MESSAGES NUMERIQUES GENERIQUES PAR UN CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR
    19.
    发明申请
    TRANSMISSION DE MESSAGES NUMERIQUES GENERIQUES PAR UN CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR 审中-公开
    通过微处理器监控电路传输通用数字信息

    公开(公告)号:WO2004042576A1

    公开(公告)日:2004-05-21

    申请号:PCT/FR2002/003723

    申请日:2002-10-29

    Inventor: REGNIER, Laurent

    CPC classification number: G06F11/273 G06F11/2236 G06F11/3466

    Abstract: L'invention concerne un procédé de transmission de messages numériques par un circuit de surveillance (18) de microprocesseur d'un type déterminé et intégré à un microprocesseur (12), chaque message comprenant un identifiant et étant constitué de plusieurs groupes de bits successifs et juxtaposés divisés en segments. Le procédé consiste à transmettre successivement des segments associés à un premier groupe correspondant à l'identifiant et comportant un nombre fixe de bits ; à des deuxièmes groupes, au moins un des deuxièmes groupes comportant un nombre fixe de bits dépendant du type de circuit de surveillance, le nombre des autres deuxièmes groupes étant indépendant du type de circuit de surveillance ; à un troisième groupe comportant un nombre de bits supérieur à l'unité ; et à des quatrièmes groupes comportant chacun un nombre de bits supérieur à l'unité, le nombre de quatrièmes groupes dépendant de l'identifiant et du type de circuit de surveillance.

    Abstract translation: 本发明涉及一种用于通过特定类型的微处理器监视电路(18)发送数字消息并集成到微处理器(12)的方法,每个消息包括一个标识符,并由被划分成多个段的多个连续和并置位组成。 该方法包括连续地发送与对应于该标识符的第一组相关联的段并且包括固定数量的比特; 利用第二组,根据监视电路的类型,第二组中的至少一个包括固定位数,其他第二组的数量与监视电路的类型无关; 第三组包括大于1的位数; 并且第四组包括大于1的位数,取决于标识符的第四组的数量和监视电路的类型。

    TRANSCONDUCTEUR A-AB
    20.
    发明申请

    公开(公告)号:WO2003069774A3

    公开(公告)日:2003-08-21

    申请号:PCT/FR2003/000473

    申请日:2003-02-14

    Abstract: L'invention concerne un transconducteur, comportant des moyens pour sélectionner automatiquement un fonctionnement non-linéaire de classe A ou un fonctionnement linéaire de classe AB à partir d'un signal d'entrée à traiter, et pour ajuster automatiquement le courant prélevé sur une alimentation à un niveau nécessaire à son fonctionnement.

Patent Agency Ranking