-
公开(公告)号:CN105356879A
公开(公告)日:2016-02-24
申请号:CN201510633060.1
申请日:2015-09-29
Applicant: 北京航天长征飞行器研究所 , 中国运载火箭技术研究院
CPC classification number: H03M1/124 , H03H11/46 , H03M2201/192
Abstract: 本发明公开了一种高g值加速度传感器信号调理电路,由隔离放大电路、交流耦合电路、第一电压跟随电路、电压偏置电路、低通滤波电路和第二电压跟随电路依次串联组成;隔离放大电路对高g值加速度传感器输出的传感信号Signal_in进行信号隔离放大和电源隔离后输出隔离放大后的信号Signal_out1,所述低通滤波电路是利用集成运算放大器构建的单位增益二阶压控电压源低通滤波电路。本发明能够改善信号波形、防止离散化时的频率混叠,在信号与噪声频谱不重叠的情况下克服噪声的不利影响,提高了信噪比;并能针对不同的打击目标,对传感器信号进行有效调理,为硬目标侵彻战斗部精确毁伤的起爆控制算法提供易于识别、处理的前级模拟信号,并能在100000g冲击环境下稳定工作。
-
公开(公告)号:CN103105181B
公开(公告)日:2018-01-09
申请号:CN201210460330.X
申请日:2012-11-15
Applicant: 瑞萨电子株式会社
IPC: G01D5/12 , G01R19/25 , G05B19/042
CPC classification number: H03M1/00 , G01D1/16 , G01D3/032 , G01D5/00 , H03M2201/192
Abstract: 本发明涉及一种半导体器件和传感器系统。半导体器件包括:模拟前端单元,其执行从传感器输入的测量信号的模拟前端处理,其中用于执行模拟前端处理的电路配置和电路特性是可变的;以及控制单元,其将模拟前端处理之后的测量信号从模拟转换为数字,并设置模拟前端单元的电路配置和电路特性。
-
公开(公告)号:CN106803757A
公开(公告)日:2017-06-06
申请号:CN201510833127.6
申请日:2015-11-26
Applicant: 杨宴敏
Inventor: 杨宴敏
IPC: H03K19/0175 , H03M1/12
CPC classification number: H03K19/017545 , H03M1/124 , H03M2201/192
Abstract: 本发明涉及一种运算放大设备,包括传感器、仪表放大器、动态放大器、静态放大器和选择电路,在所述仪表放大器内部设有一个内部反馈电阻网络,所述内部反馈电阻网络与信号输入端隔离。本发明从传感器和其它信号源提取微弱信号时,比常规的运算放大器有明显的优势,效果显著。
-
公开(公告)号:CN105846824A
公开(公告)日:2016-08-10
申请号:CN201610182496.8
申请日:2016-03-25
Applicant: 东莞市华盾电子科技有限公司
CPC classification number: H03M1/1245 , G01V3/10 , H03M2201/192
Abstract: 本发明公开了信号放大电路、其构成的金属探测器及基于该电路的信号放大方法。信号放大电路包括信号发生器,用于产生电磁信号和参考信号;发射线圈,用于发射电磁信号;接收线圈,用于接收感应到的信号;第一放大器,用于将接收线圈的输出信号放大;移相器,用于对参考信号进行移相;可调放大器,用于将参考信号放大;相位比较单元,用于将第一放大器输出信号与可调放大器输出信号进行相位比较,减法器,用于将第一放大器输出信号与可调放大器输出信号相减;第二放大单元,用于放大减法器输出的信号;单片机,用于控制移相器和可调放大器,接收第二放大器的输出信号。由该信号放大电路构成的探测器,可显著提高探测器的探测能力。
-
公开(公告)号:CN105827247A
公开(公告)日:2016-08-03
申请号:CN201610160057.7
申请日:2016-03-21
Applicant: 成都天进仪器有限公司
Inventor: 王周蓉
CPC classification number: H03M1/66 , H02H9/06 , H03M2201/192
Abstract: 本发明公开了一种智能继电保护测试仪的小信号输出电路,包括D/A转换电路、二阶滤波电路、电压跟随电路和防浪涌电路;所述的D/A转换电路与二阶滤波电路连接、二阶滤波电路的输出端与电压跟随电路连接,电压跟随电路的输出端与防浪涌电路连接。本发明提供了一种智能继电保护测试仪的小信号输出电路,通过D/A转换电路将外部控制器的输出的PWM数字信号转换成模拟信号,再通过二阶滤波电路、电压跟随电路和防浪涌电路进行信号的输出,电路稳定性好。
-
公开(公告)号:CN105827242A
公开(公告)日:2016-08-03
申请号:CN201610163781.5
申请日:2016-03-22
Applicant: 成都普诺科技有限公司
IPC: H03M1/12
CPC classification number: H03M1/1205 , H03M1/1245 , H03M2201/192
Abstract: 本发明公开了AD信号采集处理系统,所述系统包括:第一信号采集卡、第二信号采集卡、第一FPGA模块、第二FPGA模块、CPU处理器,其中,所述第一信号采集卡与所述第一FPGA模块连接,所述第二信号采集卡与所述第二FPGA模块连接,所述第一FPGA模块和所述第二FPGA模块均与所述CPU处理器连接,所述第一信号采集卡采集AD信号后传输给所述第一FPGA模块进行预处理,所述第一FPGA模块预处理后将信号传递给所述CPU处理器进行处理;所述第二信号采集卡采集AD信号后传输给所述第二FPGA模块进行预处理,所述第二FPGA模块预处理后将信号传递给所述CPU处理器进行处理,实现了系统设计合理,成本较低,功能多样的技术效果。
-
公开(公告)号:CN105553480A
公开(公告)日:2016-05-04
申请号:CN201510883232.0
申请日:2015-12-03
Applicant: 大豪信息技术(威海)有限公司
Inventor: 李楚元
CPC classification number: H03M1/54 , H03M1/1245 , H03M2201/192
Abstract: 本发明提出一种测频信号处理电路,包括:高通滤波电路,对输入信号进行高通滤波,以隔去输入信号中的直流输入信号;信号叠加电路,将高通滤波电路输出的交流输入信号与一补偿信号相叠加;低通滤波电路,对信号叠加电路的交直流叠加信号进行低通滤波,输出待测交直流信号,作为测频信号处理电路的输出信号;信号补偿电路,根据一预设电平和待测交直流信号产生补偿信号,补偿信号用以补偿交直流叠加信号中的共模电平和预设电平之间的误差,信号补偿电路输出补偿信号至所述信号叠加电路,以使共模电平始终等于预设电平。本发明能够将输入信号的共模电平抬高到和某一固定电平值相同的固定值,只需使用常用元器件,结构简单,成本低,精度高,误差小。
-
公开(公告)号:US08742962B2
公开(公告)日:2014-06-03
申请号:US13660872
申请日:2012-10-25
Applicant: Renesas Electronics Corporation
Inventor: Akihide Murakami , Hideaki Koyama
CPC classification number: H03M1/00 , G01D1/16 , G01D3/032 , G01D5/00 , H03M2201/192
Abstract: A semiconductor device includes an analog front-end unit that performs analog front-end processing of a measurement signal input from a sensor, where circuit configuration and circuit characteristics for performing the analog front-end processing are changeable, and an MCU unit that converts the measurement signal after the analog front-end processing from analog to digital and sets circuit configuration and circuit characteristics to the analog front-end unit.
Abstract translation: 半导体器件包括:模拟前端单元,其执行从传感器输入的测量信号的模拟前端处理,其中用于执行模拟前端处理的电路配置和电路特性是可变的;以及MCU单元, 测量信号经模拟前端处理从模拟到数字,并将电路配置和电路特性设置到模拟前端单元。
-
公开(公告)号:US09268321B2
公开(公告)日:2016-02-23
申请号:US14313884
申请日:2014-06-24
Applicant: Keysight Technologies, Inc. , Agilent Technologies, Inc.
Inventor: Andrew Robert Lehane , Antony J. A. Kirkham , Lee A. Barford
IPC: G06F7/38 , G01R13/02 , G05B19/045 , G04F10/00
CPC classification number: G05B19/045 , G01R13/0272 , G04F10/005 , H03M1/1245 , H03M2201/192
Abstract: An apparatus that can be configured for various functions such as a digital oscilloscope, logic analyzer or frequency analyzer is disclosed. The apparatus includes a symbol generator, a multi-symbol FSM, and a controller. The symbol generator generates an ordered sequence of symbols from an ordered sequence of digital values. The symbol generator generates one symbol corresponding to each of the digital values. The digital values have a greater number of possible values than the symbols. The controller causes the multi-symbol FSM to search for a pattern in the sequence of symbols that identifies a corresponding pattern in the sequence of digital values. A portion of the digital sequence is then displayed based on the location of the pattern in the sequence of symbols.
Abstract translation: 公开了可以配置为诸如数字示波器,逻辑分析仪或频率分析器等各种功能的装置。 该装置包括符号发生器,多符号FSM和控制器。 符号生成器从数字值的有序序列生成有序的符号序列。 符号发生器产生对应于每个数字值的一个符号。 数字值比符号具有更多的可能值。 控制器使多符号FSM在符号序列中搜索符号序列中的模式,以识别数字值序列中的对应模式。 然后基于符号序列中的图案的位置显示数字序列的一部分。
-
公开(公告)号:US20160085223A1
公开(公告)日:2016-03-24
申请号:US14957491
申请日:2015-12-02
Applicant: Keysight Technologies, Inc.
Inventor: Andrew Robert Lehane , Antony J. A. Kirkham , Lee A. Barford
IPC: G05B19/045 , H03M1/12 , G01R13/02
CPC classification number: G05B19/045 , G01R13/0272 , G04F10/005 , H03M1/1245 , H03M2201/192
Abstract: An apparatus that can be configured for various functions such as a digital oscilloscope, logic analyzer or frequency analyzer is disclosed. The apparatus includes a symbol generator, an FSM, and a controller. The symbol generator generates an ordered sequence of symbols from an analog input signal. The symbols have a number of states that is less than or equal to 16. The controller causes the FSM to search for a pattern in the sequence of symbols that identifies a corresponding pattern in the analog signal. A portion of a digital sequence generated from the analog signal is then displayed based on the location of the pattern in the sequence of symbols.
Abstract translation: 公开了可以配置为诸如数字示波器,逻辑分析仪或频率分析器等各种功能的装置。 该装置包括符号发生器,FSM和控制器。 符号发生器从模拟输入信号产生有序的符号序列。 这些符号具有小于或等于16的多个状态。控制器使得FSM在标识模拟信号中的相应模式的符号序列中搜索模式。 然后基于符号序列中的图案的位置显示从模拟信号产生的数字序列的一部分。
-
-
-
-
-
-
-
-
-