错误PDCCH检测的抑制的方法和装置

    公开(公告)号:CN103297187B

    公开(公告)日:2018-05-11

    申请号:CN201310067037.1

    申请日:2013-02-28

    Inventor: Y·佩里特斯

    Abstract: 本发明的各实施方式总体上涉及错误PDCCH检测的抑制。具体地,涉及一种方法,包括在通信终端中接收信号,该信号在多个链路中传输并且包括在链路的分配的序列中传输的控制信道。标识链路的一个或多个候选序列,其很可能为分配的序列。针对至少一个候选序列,通过对候选序列的解码的位进行重编码以产生重新生成的符号以及将该重新生成的符号与从中解码出解码的位的相应接收符号进行比较来验证候选序列是否为分配的序列。响应于验证候选序列是分配的序列,从候选序列中解码控制信道。

    接收OFDM信号的接收机和方法

    公开(公告)号:CN103379056B

    公开(公告)日:2016-05-25

    申请号:CN201310139820.4

    申请日:2013-04-22

    Abstract: 本发明涉及一种缩短等待时间的信道估计。本发明提供了一种用于接收OFDM信号的接收机和相关方法。该接收机包括:第一纠错解码器(250),顺序地解码接收到的第一OFDM符号的数据比特;重新编码器(255),从第一解码器接收解码的比特,并且重新编码解码的首部部分比特;映射器(225),从重新编码器接收重新编码的首部部分比特,将比特映射到多个子载波的对应子集,从而估计由发射机对子集的每个子载波应用的调制符号;信道估计器(260),通过将映射器估计的子载波调制符号与接收机实际接收到的对应子载波相比较来产生信道估计;以及均衡器(215),使用信道估计处理接收到的信号,其中,重新编码器(255)在尾部部分比特已被解码器(250)解码之前开始重新编码首部部分比特。

    用于确定在可变速率通信系统中接收数据的速率的方法和装置

    公开(公告)号:CN100461785C

    公开(公告)日:2009-02-11

    申请号:CN98808078.8

    申请日:1998-08-07

    Inventor: J·M·斯坦

    Abstract: 在用于确定可变速率通信系统中的接收数据的速率的装置(200)中,解码器(230)在每个可行数据速率下,解码在接收信号中的编码数据的每个帧。由循环冗余校验(CRC)元件(240)处理解码数据来产生CRC位。由相关器(234)重编码该数据并与接收编码数据相关来产生一组归一化相关度量。还把解码数据输入到Yamamoto检测器(248)至Yamamoto质量度量。对于每个可行数据速率执行每个操作。根据对于该速率的相关值和常数计算值,计算对于每个速率的归一化相关度量。根据解调软帧码元和重编码帧的相关性,确定相关值。选择最高归一化相关度量,并校验对于该数据速率的CRC位。如果通过CRC校验,那么将该数据速率指示为接收数据速率。否则,选择下一个最高归一化相关度量,而且处理继续进行。如果没有通过CRC校验,那么指示擦除。

Patent Agency Ranking