Abstract:
Un circuit échantillonneur-bloqueur (10) reçoit un signal analo gique d'entrée de faible niveau et est déclenché par une horloge (18). La sortie du circuit échantillonneur-bloqueur (10) est additionnée à un signal provenant d'une source de bruit (22) et le signal en résultant est couplé à un convertisseur analogique-numérique (24) (A/N). La source de bruit (22) présente un signal à largeur de bande réduite n'ayant aucune énergie sensible dans la gamme de fréquences du signal analogique d'entrée désiré. L'horloge (18) commande également le convertisseur (24) qui a plusieurs signaux numériques de sortie (26) correspondant à des niveaux variables de signaux analogiques. Le signal obtenu contient une composante de signal correspondant au signal d'entrée qui est converti en une représentation numérique par le convertisseur (24) même si l'intensité du signal d'entrée est inférieure à la sensibilité de seuil du convertisseur (24).
Abstract:
A capacitive sensing system operates according to a method which uses an ADC. The analog signal to be digitized is modulated with a triangular or saw-tooth modulating signal, so that a modulated analog signal is obtained, which is sampled with the ADC. The triangular or saw-tooth signal is chosen to have a peak-to-peak amplitude corresponding at least approximately to an integer multiple L, with L≧1, of the quantization step size of the ADC. The saw-tooth or triangular signal has a number M, of periods per each sequence of N samples. M and N are chosen such that M>1 and M≠N and such that R=r*N/(k*gcd(N, M)*L), where gcd(M, N) is the greatest common divisor of N and M and where k=2 if the modulating signal is a saw-tooth signal and k=4 if the modulating signal is a triangular signal.
Abstract:
아날로그/디지탈 및 디지탈/아날로그 컨버터에서의 오버샘플링 본 발명은 아날로그 신호를 디지탈로 전송하기 위한 방법 및 장치를 제공하고자 한 것으로서, 오버샘플링이 디지탈/아날로그 컨버터 및 아날로그/디지탈 컨버터에서 수행되게 한 것이다. 이러한 배열에 있어서, 디지탈/아날로그 변환은 VDSL 시스템을 위하여 적절하게 수행되어진다. 전송된 디지탈 전송 신호(110)가 믹싱 유니트(201)에 공급되고, 수신 노이즈 소스 터미널(209)에 적용되는 수신 노이즈 신호(211)가 상기 디지탈 전송 신호(110)에 첨가되어진다. 첨가 필터 유니트(203)가 순차적인 노이즈 모양 장치(205)와 결합되어, 주파수 대역폭의 증가를 제공하고 그 결과 적절한 오버샘플링이 이루어진다. 아날로그/디지털 변환기, 디지털/아날로그 변환기, 오버샘플링
Abstract:
아날로그/디지탈 및 디지탈/아날로그 컨버터에서의 오버샘플링 본 발명은 아날로그 신호를 디지탈로 전송하기 위한 방법 및 장치를 제공하고자 한 것으로서, 오버샘플링이 디지탈/아날로그 컨버터 및 아날로그/디지탈 컨버터에서 수행되게 한 것이다. 이러한 배열에 있어서, 디지탈/아날로그 변환은 VDSL 시스템을 위하여 적절하게 수행되어진다. 전송된 디지탈 전송 신호(110)가 믹싱 유니트(201)에 공급되고, 수신 노이즈 소스 터미널(209)에 적용되는 수신 노이즈 신호(211)가 상기 디지탈 전송 신호(110)에 첨가되어진다. 첨가 필터 유니트(203)가 순차적인 노이즈 모양 장치(205)와 결합되어, 주파수 대역폭의 증가를 제공하고 그 결과 적절한 오버샘플링이 이루어진다.
Abstract:
PURPOSE: An analog/digital converting circuit is provided to improve a conversion speed. CONSTITUTION: An analog/digital converting circuit for obtaining a resolution of N bits comprises 2¬N resistors(R1-R16), switches(Qi), N comparators(COM1-COM4) and (N-1) decoders(DEC1-DEC3). The 2¬N resistors(R1-R16) are connected in serial to each other, and the switches have terminals coupled to contacts between the 2¬N resistors, respectively. The switches operate according to a predetermined control. Each of the N comparators(COM1-COM4) has one input terminal coupled to receive a predetermined sample and hold voltage(Vin) and the other input terminal coupled to one of voltages outputted from some ones of the switches. Each of the comparators compares two input voltages to output a digital signal of one bit. The (N-1) decoders(DEC1-DEC3) receive digital signals from the comparators to operate a part of the switches.
Abstract in simplified Chinese:本发明揭示一种用于将一第一模拟信号转换成一数码信号之随机估计模拟至数码转换器,其包含一随机比特产生器、一数码至模拟转换器、一求和器、一M比特模拟至数码转换器及一数码组合器。该随机比特产生器产生随机最低有效比特(LSB),且该数码至模拟转换器接着将该等随机LSB转换成一第二模拟信号。在模拟域中,该求和器从该第一模拟信号减去该第二模拟信号。接着,该M比特模拟至数码转换器将经修改之第一模拟信号转换成数码影像信号之最高有效比特(MSB)。在数码域中,该数码组合器将该等随机LSB与该等MSB组合以产生该数码信号。在一实例中,该等随机LSB为超过该M比特模拟至数码转换器之最大分辨率的额外比特。