-
公开(公告)号:JP2016144125A
公开(公告)日:2016-08-08
申请号:JP2015020197
申请日:2015-02-04
Applicant: セイコーエプソン株式会社
Inventor: 福澤 晃弘
IPC: H03B5/32
CPC classification number: H03B5/32 , H03B5/124 , H03B5/366 , H03B2200/0092 , H03B2201/0266 , H03L2207/05
Abstract: 【課題】周波数可変範囲を広げることが可能な発振器を提供すること。 【解決手段】発振器1は、可変容量素子を有し、当該可変容量素子に印加される電圧に基づいて発振周波数が変化する発振回路(発振用IC3と水晶振動子4によって構成される回路)と、制御信号に基づいて可変容量素子に印加する電圧を生成する電圧生成手段(制御用IC2)と、を含み、当該制御信号の変化に対して電圧生成手段が生成する電圧が非線形に変化することにより、当該制御信号の変化に対する発振周波数の変化が線形に近づくように補正される。 【選択図】図2
Abstract translation: 要解决的问题:提供能够扩大频率可变范围的振荡器。解决方案:振荡器1包括:具有可变电容元件的振荡电路(包括振荡IC 3和晶体振荡器4的电路),其振荡 基于施加到可变电容元件的电压来改变频率; 以及基于控制信号产生施加到可变电容元件的电压的电压产生装置(控制IC2)。 由于响应于控制信号的变化而由电压产生装置产生的电压的非线性变化,响应于控制信号的变化的振荡频率的变化被校正以接近线性变化。选择的图 :图2
-
公开(公告)号:JP5654131B2
公开(公告)日:2015-01-14
申请号:JP2013533856
申请日:2011-08-31
Inventor: ウパディアヤ,パラグ , キレーフ,ワシリー
IPC: H03H5/00 , H01L21/822 , H01L27/04 , H03B5/12
CPC classification number: H03B5/1228 , H03B5/1212 , H03B5/124 , H03B5/1262 , H03B5/1265 , H03B2201/02 , H03B2201/0208 , H03B2201/0266
-
公开(公告)号:JP2014216762A
公开(公告)日:2014-11-17
申请号:JP2013091368
申请日:2013-04-24
Applicant: ルネサスエレクトロニクス株式会社 , Renesas Electronics Corp
Inventor: OZAWA OSAMU , NISHIOKA SOSHIRO
CPC classification number: H03B5/364 , H03B5/366 , H03B2200/0082 , H03B2200/0094 , H03B2201/0266
Abstract: 【課題】特性の異なる様々な圧電振動子を用いて発振信号を生成することが可能な半導体装置及びそれを備えた発振回路を提供すること。【解決手段】一実施の形態によれば、半導体チップ10は、外部に設けられた水晶振動子50の両端がそれぞれ接続される第1及び第2外部端子と、第1及び前記第2外部端子間に設けられた反転増幅器11と、反転増幅器11の出力を入力に帰還する帰還抵抗Rfと、第1外部端子と基準電圧端子GNDとの間に設けられた容量素子CG0と、容量素子CG0に直列に設けられた抵抗素子RG0と、第2外部端子と基準電圧端子GNDとの間に設けられた容量素子CD0と、容量素子CD0に直列に設けられた抵抗素子RD0と、を備える。【選択図】図1
Abstract translation: 要解决的问题:提供一种可以通过使用具有不同特性的各种压电振动器产生振荡信号的半导体器件和振荡电路。解决方案根据实施例,半导体芯片10包括:第一和第二外部端子 分别与设置在外部的石英谐振器50的两端连接; 设置在第一和第二外部端子之间的反相放大器11; 用于将反相放大器11的输出馈送回其输入端的反馈电阻器Rf; 设置在第一外部端子和参考电压端子GND之间的电容元件CG0; 与电容元件CG0串联布置的电阻元件RG0; 设置在第二外部端子和参考电压端子GND之间的电容元件CD0; 以及与电容元件CD0串联布置的电阻元件RD0。
-
公开(公告)号:JPWO2006082775A1
公开(公告)日:2008-08-07
申请号:JP2006519709
申请日:2006-01-30
Applicant: 松下電器産業株式会社
CPC classification number: H04B1/3805 , H03B5/1215 , H03B5/1218 , H03B5/1228 , H03B5/1243 , H03B5/1262 , H03B5/1268 , H03B2201/0208 , H03B2201/0266
Abstract: 入力端子が受信した高周波信号のうち、受信すべき選局チャンネルの周波数信号に対応した局部発振信号を出力する局部発振信号生成回路と、高周波信号と局部発振信号とを混合してベースバンド信号を出力する混合回路とを備え、局部発振信号生成回路は、局部発振信号を発振する発振器と、発振器が発振した局部発振信号周波数を1/N倍の比率で前記混合回路へ出力する周波数低下部とを有し、1/N倍の比率を調整することによって、局部発振信号周波数と携帯電話で使用される通信用無線周波数とが直接重複しないように設定されたVCO装置を提供する。
-
公开(公告)号:JP2008098732A
公开(公告)日:2008-04-24
申请号:JP2006274972
申请日:2006-10-06
Applicant: Niigata Seimitsu Kk , Ricoh Co Ltd , 新潟精密株式会社 , 株式会社リコー
Inventor: TAKAHASHI YOSHIAKI
IPC: H03B5/08
CPC classification number: H03B5/08 , H03B2201/0266 , H03J2200/38
Abstract: PROBLEM TO BE SOLVED: To provide a voltage-controlled oscillator which can easily be integrated in an IC and in which influence of stray capacitance on an oscillation frequency can be effectively reduced.
SOLUTION: The voltage-controlled oscillator includes a first switch circuit P1 provided at an anode common connection point between varicaps VC3 and VC4, a second switch circuit P2 provided on supply wiring for a first control voltage V
t , and a plurality of resistances R1 and R2 connected respectively between respective anodes of the varicaps VC3 and VC4 and an input terminal for a second control voltage VCONT. When the first switch circuit P1 is turned off in order to disconnect the varicaps VC3 and VC4, the varicaps VC3 and VC4 are connected to an input terminal for a second control voltage VCONT through resistances R1 and R2, and when the varicaps VC3 and VC4 are used, the first and second switch circuits P1 and P2 are turned on, so that the oscillation frequency can be controlled with the tuning voltage V
t .
COPYRIGHT: (C)2008,JPO&INPITAbstract translation: 要解决的问题:提供可以容易地集成在IC中的压控振荡器,并且可以有效地减少杂散电容对振荡频率的影响。 解决方案:压控振荡器包括设置在变容二极管VC3和VC4之间的阳极公共连接点处的第一开关电路P1,设置在用于第一控制电压V SB的电源布线上的第二开关电路P2, SB>,以及分别连接在变容二极管VC3和VC4的各个阳极之间的多个电阻R1和R2以及用于第二控制电压VCONT的输入端子。 当第一开关电路P1断开以断开变容二极管VC3和VC4时,变容二极管VC3和VC4通过电阻R1和R2连接到用于第二控制电压VCONT的输入端子,并且当变容二极管VC3和VC4为 使用时,第一和第二开关电路P1和P2导通,从而可以通过调谐电压V SBC来控制振荡频率。 版权所有(C)2008,JPO&INPIT
-
公开(公告)号:JP2007522769A
公开(公告)日:2007-08-09
申请号:JP2006553242
申请日:2005-02-10
Applicant: ビットウェーブ・セミコンダクターBitwave Semiconductor
Inventor: サイル,ラッセル・ジェイ , ドウ,ジェフリー・シィ
IPC: H03H5/12 , H02M3/24 , H03B1/00 , H03B5/08 , H03B5/12 , H03C3/22 , H03D3/00 , H03F1/06 , H03F1/08 , H03F1/22 , H03F1/26 , H03F1/32 , H03F3/19 , H03F3/191 , H03F3/195 , H03F3/45 , H03F3/60 , H03G1/00 , H03G3/30 , H03L7/00 , H03L7/099 , H03L7/10 , H03L7/185 , H04B1/00 , H04B1/40 , H04L12/28 , H04L12/56
CPC classification number: H03F1/26 , H01L23/66 , H01L24/48 , H01L24/49 , H01L2223/6611 , H01L2224/05599 , H01L2224/48091 , H01L2224/48227 , H01L2224/484 , H01L2224/49171 , H01L2224/49175 , H01L2224/85399 , H01L2924/00014 , H01L2924/01005 , H01L2924/01006 , H01L2924/01013 , H01L2924/01014 , H01L2924/01015 , H01L2924/01019 , H01L2924/01023 , H01L2924/01027 , H01L2924/01032 , H01L2924/01033 , H01L2924/01074 , H01L2924/01075 , H01L2924/01076 , H01L2924/01078 , H01L2924/01082 , H01L2924/01083 , H01L2924/014 , H01L2924/12034 , H01L2924/13091 , H01L2924/14 , H01L2924/1433 , H01L2924/1461 , H01L2924/15153 , H01L2924/15157 , H01L2924/15165 , H01L2924/19041 , H01L2924/19042 , H01L2924/19043 , H01L2924/30105 , H01L2924/30107 , H01L2924/3011 , H01L2924/30111 , H03B5/1215 , H03B5/1228 , H03B5/1243 , H03B5/1265 , H03B5/1293 , H03B2201/0208 , H03B2201/0266 , H03C3/225 , H03D3/007 , H03F1/0205 , H03F1/08 , H03F1/223 , H03F1/3294 , H03F3/191 , H03F3/195 , H03F3/4521 , H03F3/60 , H03F2200/111 , H03F2200/225 , H03F2200/294 , H03F2200/331 , H03F2200/366 , H03F2200/372 , H03F2200/391 , H03F2200/429 , H03F2200/543 , H03F2200/78 , H03F2203/45256 , H03G3/3068 , H03J2200/10 , H03L7/099 , H03L7/10 , H03L7/185 , H04B1/006 , H04B1/40 , H04W24/00 , H04W80/00 , H04W88/02 , H01L2924/00011 , H01L2224/45099 , H01L2924/00
Abstract: 周波数およびプロトコルにとらわれない、デジタル入力および出力を有する無線周波数集積回路(RFIC)から構成される、完全統合型の、プログラム可能な混合信号トランシーバで、トランシーバは、複数の無線周波数帯域および規格にプログラム可能かつ構成可能で、多くのネットワークおよびサービスプロバイダに接続可能である。 RFICは、インダクタンスと、第1の制御信号に応じて同調可能な共振回路にスイッチを入れられ切られるように構成される複数の切り替え可能なキャパシタと、第2の制御信号に応じて変更されることができる少なくとも1つの可変キャパシタとを有する伝送回線を含む同調可能な共振回路を含み、共振回路の共振中心周波数は、複数の切り替え可能なキャパシタの第1のキャパシタンス値と、少なくとも1つの可変キャパシタの第2のキャパシタンス値とを制御する第1および第2の制御信号に応じて電気的に同調可能である。
-
237.
公开(公告)号:JP2007166121A
公开(公告)日:2007-06-28
申请号:JP2005358268
申请日:2005-12-12
Applicant: Sharp Corp , シャープ株式会社
Inventor: KISHINO YUSUKE
CPC classification number: H03B5/1231 , H03B5/1215 , H03B5/1265 , H03B2201/0266
Abstract: PROBLEM TO BE SOLVED: To provide a voltage-controlled oscillator, of which the phase noise characteristics are satisfactory, and which is small in size, and the ratio of oscillation frequency before/after switching of fluctuation range of resonance frequency does not depend on the controlled voltage.
SOLUTION: A voltage-controlled oscillator 100 comprises a resonance circuit 100b which includes first variable capacitance elements C101a and C101b, and fluctuates resonance frequency, according to the controlled voltage applied to the first variable capacitance elements C101a and C101b. It also comprises a resonance frequency range switching means, which includes second variable capacitance elements C102a and C102b connected parallel to the first variable capacitance elements C101a and C101b, and switches the fluctuation range of the resonance frequency of the resonance circuit 100b, by switching the capacitance value of the second variable capacitance elements C102a and C102b, and a resonance frequency correcting circuit 100c, which corrects resonance frequency so that the ratio of resonance frequency before/after switching the fluctuation range of the resonance frequency will not depend on the controlled voltage.
COPYRIGHT: (C)2007,JPO&INPITAbstract translation: 要解决的问题:为了提供相位噪声特性令人满意并且尺寸小的压控振荡器,并且谐振频率的波动范围之前/之后的振荡频率的比率不是 取决于受控电压。 解决方案:压控振荡器100包括谐振电路100b,其包括第一可变电容元件C101a和C101b,并且根据施加到第一可变电容元件C101a和C101b的受控电压使谐振频率波动。 它还包括谐振频率范围切换装置,其包括与第一可变电容元件C101a和C101b并联连接的第二可变电容元件C102a和C102b,并且通过切换谐振电路100b的谐振频率的波动范围来切换谐振电路100b的谐振频率 第二可变电容元件C102a和C102b的值,以及谐振频率校正电路100c,其校正谐振频率,使得谐振频率的波动范围之前/之后的谐振频率的比率将不依赖于受控电压。 版权所有(C)2007,JPO&INPIT
-
公开(公告)号:JP2004140471A
公开(公告)日:2004-05-13
申请号:JP2002301062
申请日:2002-10-15
Applicant: Nec Electronics Corp , Necエレクトロニクス株式会社
Inventor: MURAMATSU YOSHITOKU
CPC classification number: H03B5/1228 , H03B5/1212 , H03B5/1221 , H03B5/124 , H03B5/1265 , H03B5/1293 , H03B2201/0266
Abstract: PROBLEM TO BE SOLVED: To provide a voltage controlled oscillator which has a small size and a large oscillating frequency variable width.
SOLUTION: An LC-VCO 1 includes a negative resistance section 2, an LC circuit 4, and a negative resistance section 3. The circuit 4 has output terminals 7, 8, an inductor 9 connected between the terminals 7 and 9, and variable capacitors 10, 11 connected in series with each other in parallel with the inductor 9. Switches 14, 15 consisting of capacitors 12, 13 and a NMOS are provided in the LC circuit 4. Further, a switch 19 made of a NMOS is connected between a node N1 between the capacitor 12 and the switch 14 and a node N2 between the capacitor 13 and the switch 15. When the switch 19 is closed, the node N1 is connected to the node N2 each other.
COPYRIGHT: (C)2004,JPO-
公开(公告)号:JP2014131283A
公开(公告)日:2014-07-10
申请号:JP2013271360
申请日:2013-12-27
Applicant: Kofukin Seimitsu Kogyo (Shenzhen) Yugenkoshi , 鴻富錦精密工業(深▲セン▼)有限公司 , Hon Hai Precision Industry Co Ltd , 鴻海精密工業股▲ふん▼有限公司
IPC: H03B5/32
CPC classification number: H03L7/00 , H03B5/36 , H03B2201/0208 , H03B2201/0266 , H03J2200/10
Abstract: PROBLEM TO BE SOLVED: To provide a crystal oscillator frequency adjustment device.SOLUTION: The crystal oscillator frequency adjustment device has a basic input/output system, a platform controller hub, a buffer, and a capacitor module. A first clock input terminal and a second clock input terminal of the platform controller hub are connected to a first end and a second end of a crystal oscillator, the platform controller hub receives a logic instruction, performs output with a first input/output pin and a second input/output pin, the input pin of the buffer is connected to the second end, a first enable pin and a second enable pin are connected to the first input/output pin and the second input/output pin, connection/disconnection between the input pin and a plurality of output pins of the buffer is controlled on the basis of a level signal transmitted from the first enable pin and the second enable pin, and a capacitor module adjusts frequency of the crystal oscillator.
Abstract translation: 要解决的问题:提供晶体振荡器频率调节装置。解决方案:晶体振荡器频率调节装置具有基本输入/输出系统,平台控制器集线器,缓冲器和电容器模块。 平台控制器集线器的第一时钟输入端子和第二时钟输入端子连接到晶体振荡器的第一端和第二端,平台控制器集线器接收逻辑指令,用第一输入/输出引脚执行输出, 第二输入/输出引脚,缓冲器的输入引脚连接到第二端,第一使能引脚和第二使能引脚连接到第一输入/输出引脚和第二输入/输出引脚,连接/断开 基于从第一使能引脚和第二使能引脚发送的电平信号来控制缓冲器的输入引脚和多个输出引脚,并且电容器模块调整晶体振荡器的频率。
-
公开(公告)号:JP2013546237A
公开(公告)日:2013-12-26
申请号:JP2013533856
申请日:2011-08-31
Applicant: ザイリンクス インコーポレイテッドXilinx Incorporated
Inventor: ウパディアヤ,パラグ , キレーフ,ワシリー
IPC: H03H5/00 , H01L21/822 , H01L27/04 , H03B5/12
CPC classification number: H03B5/1228 , H03B5/1212 , H03B5/124 , H03B5/1262 , H03B5/1265 , H03B2201/02 , H03B2201/0208 , H03B2201/0266
Abstract: 同調可能な共振回路(102)は、第1のキャパシタの第1および第2の電極と、第2のキャパシタの第1および第2の電極との間に整合の取れた容量を与える第1のキャパシタ(104,108,216,228,232)および第2のキャパシタ(106,110,218,230,234)を含む。 深井戸配列は、基板(324)内の第2の井戸(322,328)内に配置された第1の井戸(320,326)を含む。 第1および第2のキャパシタは各々、第1の井戸に配置される。 第1のトランジスタ(120,130)の2つのチャネル電極は、第1のキャパシタの第2の電極(114,304)および第2のキャパシタの第2の電極(118,308)にそれぞれ結合される。 第2のトランジスタ(122,132)の2つのチャネル電極は、第1のキャパシタの第2の電極および接地にそれぞれ結合される。 第3のトランジスタ(124,134)の2つのチャネル電極は、第2のキャパシタの第2の電極および接地にそれぞれ結合される。 第1、第2および第3のトランジスタのゲート電極(226,314)は、同調信号(126,136)に応答し、インダクタ(144,202)は、第1のキャパシタの第1の電極(112,302)と第2のキャパシタの第1の電極(116,306)との間に結合される。
-
-
-
-
-
-
-
-
-