Abstract:
본 발명은 비동기전달모드 교환기에 공중전화망 가입자를 수요하기 위한 프로세서간 통신 정합 방법에 관한 것으로, IWS-S 내의 ATM 스위치 정합 부분에 위치하여 고정속도 서비스정합 기능 및 프로세서간 통신(이하, IPC(Inter Processor Communication)라 함) 제어 기능을 구현하기 위해 구성한 모듈내의 연동제어 프로세서 하드웨어(이하, IWPH(InterWorking Processor Control Hardware Assembly)라 함) 블록에 요구되는 기능 즉 PSTN 가입자모듈내의 제어 프로세서와 ATM 교환기 제어 프러세서간의 통신을 위한 정합 제어 기능을 갖는 비동기전달모드 교환기에 공중전화망 가입자를 수요하기 위한 프로세서간 통신 정합 방법을 제공하는 것이다.
Abstract:
A daughter board power supply device is provided to prevent voltage drop and electromagnetic wave interference on the power supply path. This device includes a back plane (1) having each functional circuit pack and a continuity hole (1a) on its middle; a power connector housing (2); a power connector pin (3) for front side mounting inserted into the housing (2)'s front inner side, and having its lower end mounted in the hole (1a) and a female screw (3a) at a lower end's inside; a power connector pin (4) for rear side mounting inserted into the housing (2)'s rear side's inner part and having a male screw (4a) to mate with the female screw (3a); daughter board housings (7, 7') inserted into the housing (2)'s front and rear sides and having board insertion sockets (8, 8'); a functional circuit pack (9) mounted on one side of the housing (7)'s outside and connected to the socket (8'); a DC/DC converter daughter board (10) mounted on one side of the housing (7')'s outside and connected to the socket (8') to convert the external power to the DC one; and a power bus bar (11) mounted in the pin (4)'s male screw (4a) and transmitting the applied power to each functional circuit pack.
Abstract:
a voltage controlled matching means which outputs the input voltage from an integrator after transferring the input voltage into a controlled voltage which is lower than the 'low' output level of the phase comparator and higher than the negative voltage supplying into the ECL gate; an unit ring oscillator means which outputs the pulse of frequency which is inverse proportional to the input voltage after inputting the output voltage from the voltage controlled matching means; a division means which outputs and divides the output frequency from the unit ring oscillator means.
Abstract:
an N byte shift register for shifting byte column to be decoded by N byte to output the shifted byte column; a compensation polynomial expression driver for driving a compensation polynomial expression; and a device for performing operation of a subtraction of 2 by a compensation polynomial expression and operation of division of 2 by a generation polynomial module, wherein division of block boundary is made in byte synchronized data.
Abstract:
본 발명은 순환부호(Cyclic Code)를 사용하는 착오 검출 정정 방식의 하나인 순환여유검사(Cyclic Redundancy Check;이하CRC라함)에서 입력되는 데이터가 바이트 동기는 되어 있으나 순환부호의 블럭 경계를 알 수 없을 때에 순환부호가 내포된 바이트 열을 한 바이트마다(byte by byte)연속적으로 연산을 하여 블럭의 경계를 식별해내 바이트 동기 된 데이터와 블럭동기 상태를 출력하는 CRC동기장치에 관한 것으로 블럭을 구성하는 비트 또는 바이트 열이 순차적으로 달라지더라도 블럭을 구성하는 비트 또는 바이트 수만큼 연산을 하여 블럭의 경계를 구별해내어 바이트동기되고 블록동기된 데이터를 블럭의 시작 시점전에 출력하는 순환 여유검사(CRC)동기 장치를 제공하는 그 목적이 있다. 본 발명은 N바이트 쉬프트 레지스터(21), 보상 다항식 구동부(22), 보상 다항식 모듈로2 빼기 및 생성 다항식 모듈로 2 나누기부(23), 블럭동기 식별부(24), 64:8데이터 선택부(25)로 구비한다.
Abstract:
The synchronizing clock distribution apparatus comprises a first electric line for distributing a space switch clock and an 8 KHz synchronizing signal to a space switch from a network synchronizing unit, a first optical fiber for distributing a sum signal of a system basic clock and the 8 KHz synchronizing signal to a central data matching unit from the network synchronizing unit, a second optical fiber line for distributing the system basic clock and the synchronizing signal to a local data matching unit from the central data matching unit, and a second electric line for distributing a time switch clock to a time switch from the local data matching unit, thereby improving the reliability of an electric switching system.
Abstract:
본 발명은 중앙장치와 점대점(point to point)로 연결된 지역장치들, 중앙장치, 링크 등으로 구성된 성(star)형망에서 점대점(point to point)로 연결되는 망간 접속이 다중(multiple) 링크로 구성될 때에 중앙장치와 지역장치간, 중앙장치의 내부, 지역장치의 내붕에서의 동기 시스템에 관한 것이다. 본 발명은 상기에 언급한 종래의 문제점을 근본적으로 해결하기 위해 안출된 것으로서, 지역장치내에서 사용되는 타이밍 신호들의 주파수에 최대공약수가 되는 주파수를 갖는 망도기클럭을 중앙장치에서 링크와는 별도의 경로를 통해서 지역장치에 공급하고, 지역장치 내에서는 상기 망동기 클럭을 용도에 맞게 체배 또는 분주하여 지역장치에 사용하고, 각 링크로부터 추출한 타이밍은 추출한 링크의 데이터 복구에만 사용하여 지역장치내에 타이밍 신호가 링크의 구성, 링크의 수, 일부 링크의 고장 여부에 따라 변하지 않는 동기시스템을 제공하는데 그 목적이 있다.