-
241.가변 길이 시그널링 정보 부호화를 위한 패리티 펑처링 장치 및 이를 이용한 패리티 펑처링 방법 审中-实审
Title translation: 用于编码可变长度信号信息的奇偶校验装置及使用该方法的方法公开(公告)号:KR1020160105309A
公开(公告)日:2016-09-06
申请号:KR1020160020849
申请日:2016-02-22
Applicant: 한국전자통신연구원
CPC classification number: H04L1/0068 , H03M13/005 , H03M13/1148 , H03M13/152 , H03M13/2792 , H04L1/0041 , H04L1/0058 , H04L1/0071
Abstract: 가변길이시그널링정보를위한패리티펑처링장치및 방법이개시된다. 본발명의일실시예에따른패리티펑처링장치는, 길이가 16200이고부호율이 3/15인 LDPC 부호어의패리티비트들에대한패리티펑처링을위한, 패리티비트열을제공하는메모리; 및상기패리티비트열의뒤쪽에서최종펑처링사이즈에상응하는개수의비트들을펑처링하는프로세서를포함한다.
Abstract translation: 公开了一种用于对可变长度信令信息进行编码的奇偶穿孔装置和使用该奇偶校验穿孔装置的奇偶校验穿孔方法。 根据本发明的实施例,奇偶穿孔设备包括:存储器,用于提供奇偶校验比特串,用于对具有16200长度和编码率3/15的LDPC编码语言中的奇偶校验位进行奇偶校验; 以及处理器,用于在奇偶校验位串的后面删除与最后的打孔尺寸相对应的位数。
-
242.길이가 64800이며, 부호율이 3/15인 LDPC 부호어 및 4096-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 使用64800长度,3/15速率的4096符号映射和低密度奇偶校验码的位交换器和使用该方法的方法公开(公告)号:KR1020160100670A
公开(公告)日:2016-08-24
申请号:KR1020150023415
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , G06F11/1012 , G06F11/1076 , G11B20/1806 , G11B20/1809 , G11B2020/185 , H03M13/1102 , H03M13/1165 , H03M13/255 , H03M13/27 , H03M13/2778 , H03M13/2703
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 4096-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为3/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,将交错码字提供给用于4096符号映射的调制器。
-
243.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 4096-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于4096符号映射和低密度奇偶校验码的位交换器,具有64800长度,2/15速率和使用该方法的方法公开(公告)号:KR1020160100669A
公开(公告)日:2016-08-24
申请号:KR1020150023414
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/271 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 4096-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,将交错码字提供给用于4096符号映射的调制器。
-
244.길이가 64800이며, 부호율이 4/15인 LDPC 부호어 및 1024-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 1024位符号映射和低密度奇偶校验码的位交换器,具有64800长度,4/15速率和使用该方法的方法公开(公告)号:KR1020160100668A
公开(公告)日:2016-08-24
申请号:KR1020150023413
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1165 , H03M13/255 , H03M13/271 , H03M13/2778 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 1024-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为4/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及第二存储器,其将交织的码字提供给用于1024符号映射的调制器。
-
245.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 64-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 64位长度,2/15速率的64位符号映射和低密度奇偶校验码的位交换器和使用该方法的方法公开(公告)号:KR1020160099266A
公开(公告)日:2016-08-22
申请号:KR1020150021507
申请日:2015-02-12
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/1148 , H03M13/1165 , H03M13/255 , H03M13/2778 , H04L1/0041 , H04L1/0045 , H04L1/0058 , H04L1/0071 , H03M13/2703 , H03M13/6538
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 64-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于64符号映射的调制器的第二存储器。
-
246.길이가 64800이며, 부호율이 3/15인 LDPC 부호어 및 QPSK를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于QPSK和低密度奇偶校验的位交换器,具有64800长度,3/15速率和使用该方法的方法公开(公告)号:KR1020160089766A
公开(公告)日:2016-07-28
申请号:KR1020150009381
申请日:2015-01-20
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1165 , H03M13/1177 , H03M13/17 , H03M13/255 , H03M13/2778 , H04L1/0041 , H04L1/0057 , H04L1/0071 , H04L1/0076 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 3/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 QPSK 변조를위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的实施例的比特交织器包括:第一存储器,其存储长度为64800和码率为3/15的LDPC码字; 处理器,其将LDPC码字与由LDPC码字的并行因子对应的大小的位组单元进行交织; 以及提供用于QPSK调制的调制器的交织码字的第二存储器。 因此,可以有效地分配突发错误。
-
247.길이가 64800이며, 부호율이 4/15인 LDPC 부호화기 및 이를 이용한 LDPC 부호화 방법 审中-实审
Title translation: 具有64800长度和4/15速率的低密度奇偶校验编码器及其使用方法公开(公告)号:KR1020160020996A
公开(公告)日:2016-02-24
申请号:KR1020140120014
申请日:2014-09-11
Applicant: 한국전자통신연구원
IPC: H03M13/11
CPC classification number: H03M13/1165 , H03M13/1185 , H04L1/0042 , H04L1/0043
Abstract: LDPC 부호화기, 복호화기및 LDPC 부호화방법이개시된다. 본발명의일실시예에따른 LDPC 부호화기는길이가 64800이고부호율이 4/15인, LDPC 부호어를저장하기위한제1 메모리; 0으로초기화되는제2 메모리; 및패러티검사행렬(parity check matrix)에상응하는수열을이용하여상기제2 메모리에대한누적(accumulation)을수행하여, 정보비트들(information bits)에상응하는상기 LDPC 부호어를생성하는프로세서를포함한다.
Abstract translation: 公开了LDPC编码器,LDPC解码器和LDPC编码方法。 根据本发明的实施例,LDPC编码器包括:第一存储器,被配置为存储长度为64800和4/15编码率的LDPC码字; 初始化为零的第二个内存; 以及处理器,通过使用与奇偶校验矩阵相对应的矩阵来执行第二存储器的累积处理,以生成与信息比特对应的LDPC码字。
-
248.길이가 16200이며, 부호율이 4/15인 LDPC 부호화기 및 이를 이용한 LDPC 부호화 방법 审中-实审
Title translation: 具有16200长度和4/15速率的低密度奇偶校验编码器及其使用方法公开(公告)号:KR1020160020992A
公开(公告)日:2016-02-24
申请号:KR1020140120010
申请日:2014-09-11
Applicant: 한국전자통신연구원
IPC: H03M13/11
CPC classification number: H03M13/1165 , H03M13/1185 , H04L1/0042 , H04L1/0043
Abstract: LDPC 부호화기, 복호화기및 LDPC 부호화방법이개시된다. 본발명의일실시예에따른 LDPC 부호화기는길이가 16200이고부호율이 4/15인, LDPC 부호어를저장하기위한제1 메모리; 0으로초기화되는제2 메모리; 및패러티검사행렬(parity check matrix)에상응하는수열을이용하여상기제2 메모리에대한누적(accumulation)을수행하여, 정보비트들(information bits)에상응하는상기 LDPC 부호어를생성하는프로세서를포함한다.
Abstract translation: 公开了LDPC编码器,LDPC解码器和LDPC编码方法。 根据本发明的实施例,LDPC编码器包括:第一存储器,被配置为存储具有16200长度和4/15编码率的LDPC码字; 初始化为零的第二个内存; 以及处理器,通过使用与奇偶校验矩阵相对应的矩阵来执行第二存储器的累积处理,以生成与信息比特对应的LDPC码字。
-
249.
公开(公告)号:KR1020150128543A
公开(公告)日:2015-11-18
申请号:KR1020150026288
申请日:2015-02-25
Applicant: 한국전자통신연구원
IPC: H04L27/26
CPC classification number: H04L1/0071 , H03M13/27 , H04J11/004 , H04L1/00 , H04L27/3488 , H04W52/346 , H04L27/2697
Abstract: 레이어드디비전멀티플렉싱을이용한신호멀티플렉싱장치및 방법이개시된다. 본발명의일실시예에따른신호멀티플렉싱방법은코어레이어신호및 인핸스드레이어신호를서로다른파워레벨로결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 및상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하는타임인터리버를포함한다.
Abstract translation: 公开了通过使用分层复用来复用信号的装置和方法。 根据本发明的实施例,用于复用信号的方法的装置包括:组合装置,其通过将核心层信号与不同功率电平的增强层信号组合来产生多路复用信号; 功率归一化器,其将所述多路复用信号的功率降低到对应于所述核心层信号的功率; 以及时间交织器,其执行应用于核心层信号和增强层信号的交织。
-
250.길이가 64800이며, 부호율이 5/15인 LDPC 부호어 및 4096-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 用于4096符号映射和低密度奇偶校验的位交换器使用64800长度,5/15速率和使用该方法的方法公开(公告)号:KR1020150112766A
公开(公告)日:2015-10-07
申请号:KR1020150023417
申请日:2015-02-16
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 5/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 4096-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明实施例的比特交织器包括:存储长度为64800的LDPC码字和码率为5/15的第一存储器; 处理器,其通过以对应于LDPC码字的并行因子的大小的比特组单位交织LDPC码字来生成交织码字; 以及第二存储器,其将交织的码字提供给用于4096符号映射的调制器。
-
-
-
-
-
-
-
-
-