Abstract:
1. 청구 범위에 기재된 발명이 속한 기술분야 본 발명은 플래그 비트를 이용한 패킷 발생 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 플래그 비트를 생성하여 패킷 헤더 삽입 위치를 결정한 후 패킷 헤더 삽입 기능을 수행하는 플래그 비트를 이용한 패킷 발생 장치를 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 플래그 신호를 생성하여 입력 데이터에 패킷 헤더가 삽입될 위치를 결정하기 위한 패킷 헤더 삽입 위치 결정 수단; 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 데이터 및 플래그 신호를 버퍼링시키기 위한 버퍼링 수단; 플래그 신호에 의해 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 패킷 헤더를 발생시키기 위한 패킷 헤더 발생 수단; 상기 버퍼링 수단 및 상기 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 다중화시키기 위한 다중화 수단; 및 플래그 신호를 이용하여 버퍼링 수단, 패킷 헤더 발생 수단 및 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단을 포함한다. 4. 발명의 중요한 용도 본 발명은 패킷 발생 장치에 이용됨.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 패킷화 기본비트열 재구성 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 패킷화 기본비트열의 헤더에 포함되어 있는 기본비트열 클럭 레퍼런스(ESCR) 정보와 다중화기내의 시스템 타이밍 클럭 정보를 특정 주기마다 비교하여 발생된 오차를 보정하는 인코더 및 다중화기간의 인터페이스를 위한 패킷화 기본비트열 재구성 장치을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 입력된 패킷화 기본비트열에서 기본비트열 클럭 레퍼런스 정보를 검출하는 검출부; 타임스탬프 정보를 발생하는 클럭 발생부; 입력된 기본비트열 클럭 레퍼런스 정보 및 타임스탬프 정보를 비교하여 그 오차값을 출력하는 비교부; 및 입력된 패킷화 기본비트열의 재현 및 복호 타임스탬프를 상기 오차값 만큼 보정하여 패킷화 기본비트열을 재구성하는 재구성부를 포함한다. 4. 발명의 중요한 용도 본 발명은 부호화 장치 등에 이용됨.
Abstract:
본 발명은 MPEG-2 운송비트열(TS)로 다중화하기 위한 TS 패킷 다중화기에서 운송 비트열 시스템 목표 복호기(T-STD) 모델의 비디오의 동기 및 타이밍에 대한 규격을 만족하기 위기 위하여 TS 패킷 다중화기에 도입하는 비디오 출력 관측 장치에 관한 것이다. MPEG-2 시스템 규격에서는 디코더의 동작 및 타이밍을 규정하기 위하여 가상의 이상적인 디코더 모델 즉, T-STD 모델을 제공하고 있다. 발생된 운송비트열은 이 가상의 디코더에서 정상적으로 동작할 수 있어야 MPEG-2 규격을 완전히 만족한다고 할 수 있다. 운송 비트열에 포함된 비디오 데이터가 T-STD 모델의 규격을 만족하기 위해서 TS 패킷 다중화기에서는 출력되는 TS의 비디오 TS 패킷을 감시하여 규격 적합성 여부를 사전에 감지하고, 출력되는 TS가 규격을 만족하도록 부호화되고 다중화되도록 하기위한 비디오 출력 관측 장치를 TS 패킷 다중화기 내에 둔다.
Abstract:
본 발명은 지터없는 프로그램기준클럭 타임스탬프 부호장치에 관한 것으로, 고정율의 채널대역에 타임슬롯 패킷 단위의 타임슬롯을 할당하기 위한 타임 슬롯 버퍼; 프로그램 기준클럭(PCR)을 전송하고자 하는 경우, MPEG-2 시스템 신택스에 따라 임의의 값으로 PCR 필드를 부호화하고, 상기 타임슬롯 버퍼의 출력 비트열, PCR 필드를 검출하여 실제의 PCR 값을 부호화하여 임의의 값과 교체하는 타임슬롯 다중화수단; 상기 타임슬롯 버퍼에서는 전송이 준비되면 준비(ready) 신호를 받고, 인에이블과 쓰기 신호를 이용하여 상기 타임슬롯 버퍼의 데이타를 채널 클록(ch_clk)으로 직렬 또는 병렬의 운송비트열 형태로 출력하는 타임슬롯 출력수단; 및 상기 출력된 운송비트열을 전송 전에 시스템 시간 클록을 샘플링한 값으로 운송비트열 내의 PCR 필드를 부호화하는 PCR 부호화 수단을 구비하는 것을 특징으로 한다.
Abstract:
본 발명은 시스템 기준 클락(N 1 MHz)을 제1클락(N 2 MHz)으로 분주하는 클락분주수단(1)과, 상기 제1클락(N 2 MHz)으로부터 외부 입력값(h_delta, k_delta)에 따라 원하는 출력 클락을 발생시키는 가변율 클락 발생수단(2)을 구비하는 것을 특징으로 하는 가변율 클락 발생장치와, 그에 적용되는 가변율 클락 발생수단(2)을 구비하는 것을 특징으로 하는 가변율 클락 발생장치와, 그에 적용되는 가변율 클락 발생 방법에 관한 것으로, 고정된 시스템 클락으로부터 여러가지 다른 주기의 클락을 효율적으로 발생시켜 원하는 비트 전송율로 데이타를 처리할 수 있으며, 또한, 단일 다중화기를 사용하여 광범위한 비트 전송율을 지원 할 수 있어, 효과적인 시스템을 구현할 수 있는 효과가 있다.
Abstract:
본 발명은 지터없는 프로그램기준클럭 타임스탬프 부호장치에 관한 것으로, 고정율의 채널대역에 타임슬롯 패킷 단위의 타임슬롯을 할당하기 위한 타임 슬롯 버퍼; 프로그램 기준클럭(PCR)을 전송하고자 하는 경우, MPEG-2 시스템 신택스에 따라 임의의 값으로 PCR 필드를 부호화하고, 상기 타임슬롯 버퍼의 출력 비트열, PCR 필드를 검출하여 실제의 PCR 값을 부호화하여 임의의 값과 교체하는 타임슬롯 다중화수단; 상기 타임슬롯 버퍼에서는 전송이 준비되면 준비(ready) 신호를 받고, 인에이블과 쓰기 신호를 이용하여 상기 타임슬롯 버퍼의 데이타를 채널 클록(ch_clk)으로 직렬 또는 병렬의 운송비트열 형태로 출력하는 타임슬롯 출력수단; 및 상기 출력된 운송비트열을 전송 전에 시스템 시간 클록을 샘플링한 값으로 운송비트열 내의 PCR 필드를 부호화하는 PCR 부호화 수단을 구비하는 것을 특징으로 한다.
Abstract:
본 발명은 시스템 기준 클락(N 1 MHz)을 제1클락(N 2 MHz)으로 분주하는 클락분주수단(1)과, 상기 제1클락(N 2 MHz)으로부터 외부 입력값(h_delta, k_delta)에 따라 원하는 출력 클락을 발생시키는 가변율 클락 발생 수단(2)을 구비하는 것을 특징으로 하는 가변율 클락 발생 장치와, 그에 적용되는 가변율 클락 발생 방법에 관한 것으로, 고정된 시스템 클락으로부터 여러가지 다른 주기의 클락을 효율적으로 발생시켜 원하는 비트 전송율로 데이타를 처리할 수 있으며, 또한, 일 다중화기를 사용하여 광범위한 비트 전송율을 지원할 수 있어, 효과적인 시스템을 구현할 수 있는 효과가 있다.