-
公开(公告)号:JP2016528654A
公开(公告)日:2016-09-15
申请号:JP2016536439
申请日:2014-08-21
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: キース カーティス, , キース カーティス,
CPC classification number: G06F3/03545 , G06F3/016 , G06F3/044
Abstract: タッチスクリーンスタイラスは、図形情報をタッチスクリーンデバイスに提供する信号で駆動される、電極をその先端に有する。ユーザがスタイラスの先端でタッチスクリーンに触れるとき、本図形情報は、スタイラスがタッチスクリーンに触れる場所と関連付けられる変動静電容量として、容量タッチスクリーンコントローラによって検出される。信号は、圧力がスタイラスの先端に印加されたときにオンにされ得る。スタイラスの先端への変動圧力、スタイラスの傾転角度、および/またはユーザによるスタイラスの回転は、図形線特性情報を伝え得る。スタイラス上の入力ボタンおよび/または入力ホイールが、コマンドを入力するか、またはタッチスクリーン上の図形を修正するために使用され得る。フィードバック情報が、タッチスクリーンコントローラの走査速度を変動させることによって、スタイラスに返送され得る。
Abstract translation: 触摸屏触笔已经推动与提供在触摸屏设备上的图形信息,在其尖端电极的信号。 当用户触摸与触针尖端触摸屏,作为可变电容与将触笔触摸所述触摸屏相关联的图形信息是由电容式触摸屏控制器检测到。 信号,所述压力可以当它被施加到触针的尖端被接通。 可变压力的指示笔的笔尖时,由于触针的旋转角度倾斜,和/或触笔的用户可传达的图形线路特性的信息。 输入按钮和/或输入轮上的触针可以用于通过输入命令或触摸屏来修改的任一形状。 反馈信息,通过改变所述触摸屏控制器的扫描速度可以被返回到触针。
-
公开(公告)号:JP2016527628A
公开(公告)日:2016-09-08
申请号:JP2016527058
申请日:2014-07-16
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
IPC: G06F3/01 , G06F3/041 , G06F3/044 , G06F3/0481
CPC classification number: G06F3/017 , G06F3/044 , G06F3/045 , G06F3/04883 , G06F2203/04101 , G06F2203/04108
Abstract: センサシステム用の状態追跡ベースのジェスチャ認識エンジンのための方法は、有限状態機械の複数の順次状態を定義するステップと、各状態に対してシーケンス進捗レベル(SPL)を判定するステップと、ランタイム上で状態確率分布を(単一の)SPLにマップするステップと、センサシステムの出力値としてマップされたSPL推定値を利用するステップとを有する。最後の状態の後には、複数の順次状態の最初の状態が続く。センサシステムは、3次元(3D)感知システムである。3Dセンサシステムは、近距離場容量センサシステムまたは中/遠距離場センサシステムである。
Abstract translation: 用于传感器系统限定多个有限状态机的顺序状态,确定对于每个状态序列的进展水平(SPL),运行时状态跟踪基于手势识别发动机的方法 在它具有映射的状态的概率分布(单)SPL,以及利用所述映射SPL估计作为所述传感器系统的输出值的步骤的步骤。 最后的状态后,接着多个连续状态中的初始状态。 传感器系统是一个三维(3D)感测系统。 3D传感器系统是近场电容传感器系统或介质/远场传感器系统。
-
公开(公告)号:JP2016508671A
公开(公告)日:2016-03-22
申请号:JP2015555433
申请日:2014-01-29
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: フィリップ ドゥバル, , フィリップ ドゥバル, , マリヤ フェルナンデス, , マリヤ フェルナンデス, , パトリック ベスー, , パトリック ベスー, , ローハン ブライトワイテ, , ローハン ブライトワイテ,
IPC: H01L27/06 , H01L21/336 , H01L21/822 , H01L27/04 , H01L27/08 , H01L29/78 , H01L29/786
CPC classification number: H01L27/0266 , H01L27/1203 , H01L29/7393 , H01L29/7436
Abstract: 二重拡散金属酸化物半導体(DMOS)二重構造が、ESDのための金属接続を要求しない静電放電(ESD)保護と、逆電圧阻止ダイオード保護とを有するオープンドレイン出力ドライバとして構成される。一対のソースセル(102b、104b、106b)のうちの1つは、オープンドレイン出力セルとして使用され、例えば、逆阻止ダイオード(234)を形成し、オン状態においてバイポーラ動作を達成し、内蔵構造、例えば、内蔵SCRが、ESD自己保護のために使用される。逆阻止ダイオードに隣接するゲート電極(110b)は、オープンドレイン出力端子(232)に接続される。
Abstract translation: 双扩散金属氧化物半导体(DMOS)双结构被构造为具有不需要用于ESD,反向电压阻塞二极管保护的金属连接的静电放电(ESD)保护的漏极开路输出驱动器。 该对源小区(102B,104B,106B)中的被用作漏极开路输出细胞,例如,以形成反向阻断二极管(234),实现导通状态的双极运行中,内部结构, 例如,内置SCR用于ESD自我保护。 邻近于所述反向阻断二极管(110B)的栅极电极连接到漏极开路输出端子(232)。
-
公开(公告)号:JP2016501406A
公开(公告)日:2016-01-18
申请号:JP2015544168
申请日:2013-11-25
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: ショーン スティードマン, , ショーン スティードマン, , ファニー ドゥベンヘイジ, , ファニー ドゥベンヘイジ,
IPC: G06F1/06
CPC classification number: G06F1/08
Abstract: マイクロコントローラは、1次クロック信号を受信する数値制御発振器を有し、数値制御発振器は、マイクロコントローラの内部システムクロックを提供するように構成される。マイクロコントローラを動作させるための方法は、複数のクロック信号から1次クロック信号を選択するステップと、1次クロック信号を数値制御発振器にフィードするステップと、数値制御クロック信号を生成するように数値制御発振器を構成するステップと、マイクロコントローラのための内部システムクロックとして、数値制御クロック信号を提供するステップとを行う。
Abstract translation: 微控制器具有用于接收主时钟信号数字控制振荡器,数字控制振荡器被配置为提供微控制器的内部系统时钟。 用于操作微控制器,从多个时钟信号中选择一个主时钟信号的方法,该数控生成主时钟信号馈送到所述数值控制振荡器,一个数字控制时钟信号的步骤 配置振荡器,作为一个内部系统时钟的微控制器,并提供执行数值控制时钟信号的步骤。
-
公开(公告)号:JP2015531958A
公开(公告)日:2015-11-05
申请号:JP2015532160
申请日:2013-09-18
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: デイビッド フランシス ミエトゥス, , デイビッド フランシス ミエトゥス,
IPC: G11C16/06
CPC classification number: G11C16/06 , G11C7/06 , G11C7/062 , G11C7/14 , G11C16/24 , G11C16/28 , G11C2013/0057
Abstract: いかなるメモリセルもアサートされていないビット線上に出現する電流は、VDD電位でビット線と電力供給部との間に接続されるゲート−ドレイン短絡PMOSプルアップデバイスにバイアスをかけるように読取が行われる前のビット線事前充電時間中に使用されてもよい。このPMOSプルアップデバイスのゲートに接続される静電容量は、いったん事前充電時間が完了すると、ドレインが切断されるときに、結果として生じたゲート−ソース電圧を「格納する」ために使用されてもよい。いったん読取動作が開始すると、「格納された」結果として生じたゲート−ソース電圧を有する、PMOSプルアップデバイスの電流、および「格納された」結果として生じたゲート−ソース電圧自体は、その読取動作中にビット線に接続されるアサートされたメモリセルの状態を感知するための基準、またはマルチ基準として、再利用される。
Abstract translation: 电流上的任何存储器单元的位线出现未被断言,栅极连接在位线和VDD电位的电源单元之间 - 的读数进行以偏置漏极短路PMOS上拉器件 可在所述位线的前部中使用的预充电时间。 连接到PMOS上拉器件的栅极电容,一旦预充电时间结束时,当漏极被切断,所得到的栅极 - 源极用电压施加到“存储” 它可能是。 一旦读操作开始时,得到的栅极为“存储”的结果 - 源极电压,PMOS上拉器件电流,而“保存”,导致栅极 - 源极电压本身,读取操作 作为参考或多参考,用于感测期间被连接到所述位线并再利用所述断言存储器单元的状态。
-
公开(公告)号:JP2015528616A
公开(公告)日:2015-09-28
申请号:JP2015532069
申请日:2013-09-13
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: アンドリュー ボーリス, , アンドリュー ボーリス, , バーク ダビソン, , バーク ダビソン,
IPC: G06F3/041
CPC classification number: G01R27/2605 , G06F3/044 , H03K17/955
Abstract: センサ測定システム内の雑音を低減させるためのシステム(702)は、容量/デジタル変換測定における雑音を検出するための雑音検出器(806)と、雑音検出器に動作可能に結合され、サンプリング波形(入力802)と関連付けられた1回以上の遅延を動的に修正するように構成される、雑音補正モジュール(808)と、サンプリング波形をフィルタリングするための雑音フィルタ(804)とを含む。1回以上の遅延は、サンプリング波形のサンプル間の時間内に1回以上の遅延を含む。
Abstract translation: 系统,用于在所述传感器测量系统(702)减少噪声,对在电容性/数字转换检测噪声的噪声检测器测得的(806),可操作地耦合到所述噪声检测器,采样波形( 配置成动态地修改)与输入端802相关联的一个或多个延迟包括噪声校正模块(808),和用于过滤所采样的波形的噪声滤波器(804)。 进一步延迟一次,包括时间在采样波形的样本之间的一个或更多的延迟。
-
公开(公告)号:JP2015515769A
公开(公告)日:2015-05-28
申请号:JP2014558840
申请日:2013-02-22
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: マイケル ガーバット, , マイケル ガーバット, , エーデン, ジェイコブス アルベルトゥス バン , エーデン, ジェイコブス アルベルトゥス バン , デイビッド マーティン, , デイビッド マーティン,
CPC classification number: H04L25/4902 , H03K7/08
Abstract: パルス幅変調器は、パルス幅出力信号を設定するように構成されている出力コントローラの設定入力にクロック信号を提供してリセット入力にパルス幅出力信号をリセットさせる第1のクロックソースを有する。デューティサイクル制御ユニットは、出力コントローラのリセット入力と結合され、デューティサイクル制御ユニットは、レジスタと結合されて直接デジタル合成を提供することによりレジスタにおける設定された値に従って指定された周波数を生成するように構成される数値制御発振器(NCO)を有する。さらに、第2のクロックソースからの信号およびパルス幅出力信号を受信することにより数値制御発振器をトリガするための論理が、提供される。
Abstract translation: 脉冲宽度调制器包括用于将脉冲宽度输出信号复位到输出控制器的设定输入的第一时钟源被配置成提供一个时钟信号提供给复位输入来设置脉冲宽度的输出信号。 占空比控制单元被耦合到所述输出控制器复位输入,从而使占空比控制单元通过提供加上寄存器直接数字合成器根据在寄存器中设置的值指定的频率 具有(NCO)构造数字控制振荡器。 此外,提供了用于通过接收信号和来自所述第二时钟源的脉冲宽度输出信号触发一个数控振荡器的逻辑。
-
公开(公告)号:JP2015511049A
公开(公告)日:2015-04-13
申请号:JP2015501841
申请日:2013-03-19
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: ゼケ ランドストラム, , ゼケ ランドストラム, , ファニー ダベンヘイグ, , ファニー ダベンヘイグ, , ショーン スティードマン, , ショーン スティードマン, , ケビン リー キルザー, , ケビン リー キルザー, , ジョセフ ユーリッハー, , ジョセフ ユーリッハー,
CPC classification number: G06F9/4812 , G06F9/30101 , G06F9/3012 , G06F9/30123 , G06F9/30138
Abstract: マイクロプロセッサまたはマイクロコントローラデバイスは、中央処理ユニット(CPU)と、CPUと結合されたデータメモリとを有し得、データメモリは、複数のメモリバンクに分割され、バンク選択レジスタがどのメモリバンクが現在CPUと結合されているかを決定する。さらに、第1および第2のセットの特殊機能レジスタが提供され、コンテキストスイッチの発生に応じて、第1または第2のセットの特殊機能レジスタのいずれかがCPUのためのアクティブコンテキストレジスタとして選択され、対応する他方のセットの特殊機能レジスタが非アクティブコンテキストレジスタとして選択され、アクティブコンテキストレジスタのレジスタのうちの少なくともいくつかは、データメモリの3つ以上のメモリバンクにメモリマップされ、非アクティブコンテキストレジスタの全レジスタは、データメモリ内の少なくとも1つのメモリ位置にメモリマップされる。
Abstract translation: 微处理器或微控制器设备,中央处理单元(CPU),可以具有加上CPU数据存储器,数据存储器被划分成多个存储体,银行选择寄存器其中存储体是目前 确定它是否与所述CPU耦合。 此外,所提供的第一和第二组的特殊功能寄存器,响应于上下文切换的发生,或在第一组或第二组的特殊功能寄存器被选择作为用于CPU活动上下文寄存器 选择相应的其它组的特殊功能寄存器为不活动的上下文寄存器,至少一些活性上下文寄存器的寄存器被存储器映射到所述数据存储器的两个以上的存储体,非活动上下文寄存器 所有寄存器都存储器映射到所述数据存储器中的至少一个存储器位置。
-
公开(公告)号:JP2014534683A
公开(公告)日:2014-12-18
申请号:JP2014534713
申请日:2012-10-04
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: ゼキ ランドストラム, , ゼキ ランドストラム, , キース カーティス, , キース カーティス, , バーク デービソン, , バーク デービソン, , ショーン スティードマン, , ショーン スティードマン, , ヤン リファオウ, , ヤン リファオウ,
IPC: H03K17/975 , G06F3/041 , G06F3/044 , H03K17/96
CPC classification number: H03K17/9622 , H03K2217/960705 , H03K2217/960725 , H03K2217/960765
Abstract: アナログ/デジタル(ADC)コントローラは、マイクロコントローラのデジタルプロセッサと組み合わせて使用され、容量分圧(CVD)法を使用して、キャパシタンス測定の動作を制御する。ADCコントローラは、容量タッチセンサおよびサンプルホールドキャパシタの充電および放電を制御し、次いで、これらの2つのキャパシタをともに結合し、そのキャパシタンスを判定する際、それにかかる結果として生じる電圧充電を測定するための付加的プログラムステップを実行する必要があるデジタルプロセッサの代わりに、CVD測定プロセスを操作する。ADCコントローラは、プログラム可能であって、そのプログラム可能パラメータは、レジスタ内に記憶されてもよい。
Abstract translation: 模拟/数字(ADC)控制器结合使用与微控制器的数字处理器,通过使用电容分割(CVD)方法,用于控制所述电容测量的操作。 ADC控制器控制所述充电和所述电容式触摸传感器的排出和采样和保持电容器,那么这些组合在一起的两个电容器,确定电容时,用于测量存在的作为这一结果的电压充电它 代替这需要执行附加程序步中,操作CVD测量处理的数字处理器。 ADC控制器是可编程,可编程参数可存储在寄存器中。
-
公开(公告)号:JP2014531877A
公开(公告)日:2014-11-27
申请号:JP2014534739
申请日:2012-10-05
Applicant: マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated , マイクロチップ テクノロジー インコーポレイテッドMicrochip Technology Incorporated
Inventor: ゼキ ランドストラム, , ゼキ ランドストラム, , キース カーティス, , キース カーティス, , バーク デービソン, , バーク デービソン, , ショーン スティードマン, , ショーン スティードマン, , ヤン リファオウ, , ヤン リファオウ,
CPC classification number: H03M1/1245
Abstract: ADCモジュールは、アナログバスと結合されているアナログ/デジタルコンバータを含み、アナログ/デジタルコンバータは、主サンプルホールドキャパシタと、プログラム可能に、該主サンプルホールドキャパシタンスと並列に結合されることができる複数の追加のサンプルホールドキャパシタンスとを備えている。一実施形態において、ADCモジュールは、追加のサンプルホールドキャパシタンスを主サンプルホールドキャパシタンスと並列に結合するための複数のスイッチを制御するレジスタをさらに備えている。
Abstract translation: ADC模块包括耦合到模拟总线,模拟/数字转换器,主采样保持电容器,模拟/数字转换器可编程地,多个可平行于主采样保持电容被耦合 和一个额外的采样和保持电容。 在一个实施例中,ADC模块还包括用于控制多个开关,用于在平行于主采样保持电容耦合所述附加取样与保持电容器的寄存器。
-
-
-
-
-
-
-
-
-