基于节点存储器的低密度奇偶校验解码装置和方法

    公开(公告)号:CN101079639B

    公开(公告)日:2011-02-09

    申请号:CN200710128883.4

    申请日:2007-02-02

    CPC classification number: H03M13/116 H03M13/1131 H03M13/1137 H03M13/6566

    Abstract: 提供了一种用于在通信系统中解码低密度奇偶校验(LDPC)码的装置。在该LDPC解码装置中,边存储器,用于存储通过边在变量节点和校验节点之间传递的消息。校验节点存储器,用于存储节点值。节点处理器,用于利用存储在节点存储器和边存储器的至少一个中的信息来执行节点处理操作,在节点存储器中存储通过执行所述节点处理操作产生的校验节点值,以及在边存储器中存储通过执行所述节点处理操作而产生的消息。切换器,用于通过置换操作切换节点存储器与节点处理器的输出。奇偶校验验证器,用于对来自节点存储器的输出进行奇偶校验。控制器,用于提供用于控制节点处理器的控制信号。

Patent Agency Ranking