-
公开(公告)号:CN104461764A
公开(公告)日:2015-03-25
申请号:CN201410782611.6
申请日:2014-12-16
Applicant: 北京控制工程研究所
IPC: G06F11/10
Abstract: 本发明提供一种内置CRC校验码的FPGA配置文件生成方法,该方法包括如下步骤:以EDA工具生成的FPGA配置文件为基础,按照特征值读取配置文件中所包含的FPGA配置信息,并按帧计算其对应的CRC校验码;在配置文件中搜索空白区域;将计算得到的配置帧CRC校验码写入搜索得到的空白区即可完成内置CRC校验码的FPGA配置文件生成,本发明能充分利用原始FPGA配置文件中的空闲资源,在不带来额外软硬件开销的基础下实现FPGA校验信息和配置信息的同时同地存储,并且计算过程不依赖于特定的FPGA芯片物理结构,便于硬件资源有限的平台实现FPGA配置信息回读校验达成系统容错目的,具有广泛的应用前景。
-
公开(公告)号:CN104063351A
公开(公告)日:2014-09-24
申请号:CN201410309228.9
申请日:2014-06-30
Applicant: 北京控制工程研究所
Abstract: 本发明一种用于乒乓防冲突的高速复接器同步串行接口设计方法包括步骤如下:确定高速复接器同步串行通讯接口的发送字节数;高速复接器同步串行通讯接口接收外部输入的波门信号,进行输入波门与码元时钟相位关系调节,并对调节后的波门进行修正;根据修正后的波门和外部处理器访问的相对时延进行防冲突处理,调节数据发送时机;处理器读取高速复接器的状态寄存器,对乒乓总线访问进行冲突控制,实现乒乓缓冲区的控制切换;在处理器控制下和修正后的波门有效时,将乒乓数据缓冲区内数据转换为串行数据,并输出到高速复接器的数据线上。本发明通过上述冲突处理方法,提高了高速复接器同步串行接口通信的可靠性和稳定性。
-
公开(公告)号:CN120047304A
公开(公告)日:2025-05-27
申请号:CN202411971481.0
申请日:2024-12-30
Applicant: 北京控制工程研究所
Abstract: 本发明公开了一种基于FPGA的航天器激光雷达图像采集和预处理系统,包括:高速ADC模块、工作流程管理模块、激光成像协议处理模块、激光器控制模块、图像上传模块和LVDS下传模块。本发明对高速ADC输出的数据在FPGA中实现快速处理,然后通过曲线拟合算法对激光图像进行预处理,并以距离加灰度的形式输出成像结果;通过RS422接口可对激光雷达成像模块进行参数设置和状态获取;通过FPGA多点并行处理技术进行回波极大值的搜索,加快了参考光和接收光的杂波筛选速度,缩短了采集有效回波的时间,增强了激光雷达成像过程的可靠性,提高了成像精度。
-
公开(公告)号:CN114840257B
公开(公告)日:2024-10-25
申请号:CN202210301072.4
申请日:2022-03-24
Applicant: 北京控制工程研究所
Abstract: 一种可编程归一化协处理器数据处理系统及方法,该方法设计了一种通用数据处理架构,降低逻辑资源占用,提高数据处理速度,减少软件计算量,将复杂、多种类的数据处理归一化,该方法高效、灵活且具有普适性。已经成功应用于星载新一代微型静态红外地球敏感器研制。
-
公开(公告)号:CN115984089A
公开(公告)日:2023-04-18
申请号:CN202210907573.7
申请日:2022-07-29
Applicant: 北京控制工程研究所
IPC: G06T1/60 , G06T7/55 , G01S17/08 , G01S17/894
Abstract: 一种基于MBD建模的飞行时间成像实时预处理系统及方法,属于空间光学敏感器技术领域。本发明首先通过高速控制时序,实现四帧连续调制曝光图像数据并行读入,通过该步骤实现了场景反射率耦合的连续曝光灰度图像实时采集;同时,该方法通过设置数据校正以及深度图像转换为三维点云的独立MBD模块,将灰度图像和深度图像数据完成标定校正和三维点云转换,实现飞行时间成像在航天领域的应用。
-
公开(公告)号:CN106375658A
公开(公告)日:2017-02-01
申请号:CN201610814709.4
申请日:2016-09-09
Applicant: 北京控制工程研究所
CPC classification number: H04N5/23229 , H04N17/00
Abstract: 一种通用的甚高精度图像处理VLSI验证方法,首先根据当前相机类型进行参数配置,获取相机源图像并转换得到TEXTIO格式的原图数据和标准解数据,然后在多个重复的行有效周期中像素时钟的有效沿依次将原图数据发送至相机的数据总线或者数据信号线上,对数据总线或者数据信号线上的数据进行甚高精度图像处理及读取,得到TEXTIO格式的甚高精度图像处理结果数据,最后将处理结果数据与标准解数据进行比对,得到误差像素的位置、灰度值差值,进而得到调整阈值分布后的图像及验证结果。
-
公开(公告)号:CN104484238B
公开(公告)日:2016-02-10
申请号:CN201410783776.5
申请日:2014-12-16
Applicant: 北京控制工程研究所
IPC: G06F11/10
Abstract: 一种用于SRAM型FPGA配置刷新的CRC校验方法,通过对SRAM型FPGA配置文件格式、存储形式和故障模式的研究,采用对SRAM型FPGA回读配置帧实时计算与PROM内预先存储的CRC校验码比对的方式,提出并实现了一种用于SRAM型FPGA配置刷新的CRC校验方法。本发明方法采用CRC校验码的形式,实现了FPGA配置信息校验的器件无关性,同时设置了使能标志和获取标志,实现了不同速率、大数据量校验的应用需求,在回读过程中实时完成回读数据的CRC校验,达到了节省存储资源与处理时间的目的。另外本发明方法使用的基于查表的字节型CRC算法,进行资源独立划分和管理,快速高效,提升了运算速度和工作频率。
-
公开(公告)号:CN104202513A
公开(公告)日:2014-12-10
申请号:CN201410306767.7
申请日:2014-06-30
Applicant: 北京控制工程研究所
IPC: H04N5/232
Abstract: 一种基于FPGA的通用多模式图像预处理方法,步骤如下:处理器设置预处理电路的存图模式,共有原图模式、自适应灰度加权滤波模式和窗口模式三种;原图模式:依据行场信号,将数据顺次存入片外存储器;滤波模式:图像数据进行自适应梯度加权滤波后,仅将像素大于0的有效像元的原始灰度值、滤波灰度值及行、列位置信息进行存储;开窗模式:进行窗口截取处理,每帧图像数据的第一字节为窗口编号,第二字节为行编号,后续字节为像元数据;依据窗口编号和行编号计算该行首个像元存储位置,然后以该地址为首地址存储后续像元数据。本发明提高了图像预处理电路的存储效率,提升了系统处理运算性能。
-
公开(公告)号:CN103472387A
公开(公告)日:2013-12-25
申请号:CN201310396314.3
申请日:2013-09-04
Applicant: 北京控制工程研究所
IPC: G01R31/3177
Abstract: 本发明公开了一种适用于反熔丝型FPGA的通用在线测试系统及方法,由被测功能模块和在线测试模块两部分组成,二者之间通过可配置位宽的并行总线连接;被测功能模块为需要进行实时检测的功能模块,可以是系统内的任一组成模块;在线测试模块为具体实现敏感信号实时检测、数据采样与输出的模块,包含一个或多个子在线测试模块;每个子在线测试模块均由三部分组成,控制模块、内部信号采样分析模块和内部信号结果输出控制模块。本发明具有实现方式简单、资源消耗低、适用范围广、可靠性高的优点。
-
公开(公告)号:CN114759924B
公开(公告)日:2025-05-02
申请号:CN202210345594.4
申请日:2022-03-31
Applicant: 北京控制工程研究所
Abstract: 一种面向涡流小信号高可靠低扇出的逻辑滤波系统及方法,在传统步进累加滤波方法的基础上,根据电涡流位移传感器的工作特点,提出了一种新型逻辑滤波方法,实时更新滤波结果降低输出延迟从而提高实时性,同时采用模块化拆分滤波操作,降低整体扇出,并且采用倒序更新滤波子模块寄存器的方式,保证整体滤波过程中的数据正确可靠。通过上述方式,能准确、直观地提升了电涡流位移传感器对相对姿态测量的可靠性与稳定性。
-
-
-
-
-
-
-
-
-