一种可信度量安全增强电路
    24.
    发明公开

    公开(公告)号:CN118427827A

    公开(公告)日:2024-08-02

    申请号:CN202410245544.8

    申请日:2024-03-05

    Abstract: 本发明涉及一种可信度量安全增强电路,属于可信计算技术领域。本发明的增强电路包括:CPLD逻辑电路、TCM可信模块、硬件与门、CPU处理器。CPLD逻辑电路控制CPU的上电,TCM可信模块获取固件的度量值并进行开机的主动度量,硬件与门的输入信号为CPLD释放的复位信号和TCM度量信号,当两者都为高电平时,输出为高电平。本发明的方法避免了原来单一控制因素使信任链不安全,即只需CPLD释放CPU冷复位信号即可使CPU正常工作,从而造成如果人为更改CPLD使其不经TCM通知即释放CPU冷复位造成的主动度量过程被旁路。

    一种表项存储地址冲突的解决方法

    公开(公告)号:CN113779320B

    公开(公告)日:2024-02-27

    申请号:CN202110947466.2

    申请日:2021-08-18

    Abstract: 本发明涉及一种表项存储地址冲突的解决方法,涉及数据通信技术领域。本发明在配置新增表项时,先用表项关键字缩位计算表项地址,如果地址空闲,直接将表项写入该地址;如果地址被占用,则可能发生了地址冲突,此时读取存储器中表项内容,判断表项内容中的关键字缩位计算得到的地址,是否是表项当前存放的地址,如果是,则判定发生地址冲突,将新增表项通过链表的方式链接到存储器中;如果表项内容中的关键字缩位计算得到的地址,与该表项地址不一致,则将新增表项写入该地址,而将原表项移到另一空闲地址,然后更新原表项链表中“下一个表项地址”字段。本发明既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。

    一种国产化计算平台及其应用加速方法

    公开(公告)号:CN109408148B

    公开(公告)日:2021-06-08

    申请号:CN201811246260.1

    申请日:2018-10-25

    Abstract: 本发明涉及一种国产化计算平台及其应用加速方法,涉及计算机技术领域。本发明带FPGA异构加速卡的国产化计算平台,把应用所需要的运算分成两个部分,主机(CPU)部分和异构加速卡部分,主机部分主要负责执行流程的控制管理,异构加速卡则负责擅长的大规模并行计算,从而大大提高了整机系统的性能和能效比。

Patent Agency Ranking