-
公开(公告)号:CN102474476A
公开(公告)日:2012-05-23
申请号:CN201180002860.3
申请日:2011-04-13
Applicant: 松下电器产业株式会社
CPC classification number: H04B3/30 , G01R31/002 , H01L22/32 , H01L23/66 , H01L24/48 , H01L24/49 , H01L2223/6611 , H01L2223/6638 , H01L2224/48227 , H01L2224/48247 , H01L2224/49171 , H01L2924/00014 , H01L2924/14 , H01L2924/30107 , H01L2924/3011 , H01L2924/30111 , H04B3/46 , H04B3/50 , H04L25/0272 , H04L25/0276 , H04L25/0278 , H01L2924/00 , H01L2224/45099 , H01L2224/45015 , H01L2924/207
Abstract: 本发明提供一种差动信号传输线路、IC封装件以及它们的试验方法IC。封装件(50)具有:集成电路(10),其发送接收由具有正极性的信号和具有负极性的信号构成的一对差动信号;传输具有正极性的信号的第一信号端子(41a);传输具有负极性的信号的第二信号端子(41b);以及配置在第一信号端子与第二信号端子之间的第三端子(43)。第一以及第二端子与集成电路电连接,第三端子(43)不与集成电路电连接。
-
公开(公告)号:CN101432762B
公开(公告)日:2012-05-09
申请号:CN200780014972.4
申请日:2007-02-20
Applicant: 松下电器产业株式会社
CPC classification number: H04L25/14
Abstract: 本发明的目的在于抑制由发送中断信号造成的数据传送效率的降低。提供一种信号传送方法,其特征在于,接收侧和发送侧经由至少2个以上的传送线路,将数据分成多个数据片段,进行发送接收,且发送侧将多个数据片段中的第1数据片段,经由传送线路中的第1传送线路进行传送,并将包括标题信息、由与第1数据片段的比特长度相同的比特长度形成的第2数据片段和脚注信息的数据包,经由第1传送线路以外的第2传送线路进行传送,并且同步地传送第1数据片段和第2数据片段,在作为第1传送线路的邻接的第1数据片段间的间隔的时隙,将用于控制发送侧的中断信号,从接收侧发送给发送侧。
-
公开(公告)号:CN102422611A
公开(公告)日:2012-04-18
申请号:CN201080020434.8
申请日:2010-04-26
Applicant: 松下电器产业株式会社
CPC classification number: H04L25/0272
Abstract: 在电缆主体的一端所设置的串行-并行变换电路将第一串行信号变换为并行信号之后输入到并行信号线。在电缆主体的另一端所设置的并行-串行变换电路将从并行信号线输出的并行信号变换为第二串行信号之后输出到外部。
-
公开(公告)号:CN101425986A
公开(公告)日:2009-05-06
申请号:CN200810175158.7
申请日:2008-10-30
Applicant: 松下电器产业株式会社
CPC classification number: H04L25/028 , H04L25/0272
Abstract: 本发明的目的是实现在两个传输系统之间转换的接口电路中输出级驱动器面积的减小。该接口电路具有两个驱动器电路以及驱动控制电路,该驱动控制电路可以在包括电压驱动系统和电流驱动系统在内的两个驱动系统之间转换。这两个驱动器电路经由驱动控制电路连接到电源电位。经由选择电路输入两个输入信号和输入信号的逻辑反相信号。该接口电路根据输入到驱动控制电路的控制信号,在电压驱动型单端传输系统与电流驱动型差分传输系统之间转换。
-
公开(公告)号:CN101416437A
公开(公告)日:2009-04-22
申请号:CN200780011984.1
申请日:2007-02-20
Applicant: 松下电器产业株式会社
Abstract: 本发明的目的在于提供一种能够提高数据的传送效率的同时,能够准确接收数据的技术。提供一种可移动存储装置,其特征在于,具有:时钟接收部(41),从主机终端接收在主机终端与可移动存储装置之间的数据发送接收中使用的发送接收时钟;相位同步模式生成部(45),根据发送接收时钟,生成相位同步模式,所述相位同步模式用于调整为了接收来自可移动存储装置的数据而主机终端在内部具有的内部接收时钟的相位;和发送部,将生成的相位同步模式发送至主机终端,相位同步模式包含:至少持续2周期的第1电平信号、和该第1电平信号之后持续1周期的第2电平信号。
-
公开(公告)号:CN101036294A
公开(公告)日:2007-09-12
申请号:CN200580033785.1
申请日:2005-08-01
Applicant: 松下电器产业株式会社
Abstract: 在滤波电路(1)中,针对通过两个输入端子(1a、1b)接收的共模信号,共模扼流圈(2)的阻抗极高,常模扼流圈(3)的阻抗极低。针对差动信号相反。尤其是,这些阻抗之间的差大。此外,由于常模扼流圈(3)设置在共模扼流圈(2)的前段,因此通过两个输入端子(1a、1b)侵入的共模噪声透过常模扼流圈(3),不透过共模扼流圈(2),且不会被共模扼流圈(2)反射。尤其是,共模电流流过常模扼流圈(3),而不流过共模扼流圈(2)。
-
-
-
-
-