层叠带通滤波器
    21.
    发明公开

    公开(公告)号:CN103210585A

    公开(公告)日:2013-07-17

    申请号:CN201180054985.0

    申请日:2011-10-13

    Abstract: 本发明提供一种层叠带通滤波器。第一电容器电极(P1)构成第一级LC并联谐振器的电容器电极,第一电容器电极(P2)构成第二级LC并联谐振器的电容器电极,第一电容器电极(P3)构成第三级LC并联谐振器的电容器电极。过孔电极(V11、V12)以及线路电极(S1)构成第一级LC并联谐振器的电感器电极。过孔电极(V21、V22)以及线路电极(S2)构成第二级LC并联谐振器的电感器电极。过孔电极(V31、V32)以及线路电极(S3)构成第三级LC并联谐振器的电感器电极。三个LC并联谐振器的电感器电极配置成使得它们的环路面从在电介质层的层叠方向上延伸的中心轴起朝辐射方向配置。由此,容易规定输入级的LC并联谐振器与输出级的LC并联谐振器之间的磁耦合,能够自由设定滤波器的衰减特性。

    高通滤波器
    22.
    发明授权

    公开(公告)号:CN107404298B

    公开(公告)日:2020-12-04

    申请号:CN201710192546.5

    申请日:2017-03-28

    Abstract: 本发明涉及高通滤波器,能够不破坏电感器电极的对称性、不增大元件尺寸地使通过特性中出现的两个衰减极接近。本发明所涉及的高通滤波器的特征在于,具备:第一LC串联谐振器,具有与信号路径连接的第一端部以及与至少一个以上接地端子连接的第二端部;第二LC串联谐振器,具有与信号路径连接的第三端部以及与至少一个以上接地端子连接的第四端部;以及第三电容器,形成在第一电容器和第一电容器之间与第二电容器和第二电感器之间的之间。

    低通滤波器
    23.
    发明授权

    公开(公告)号:CN106688179B

    公开(公告)日:2020-04-24

    申请号:CN201680002476.6

    申请日:2016-01-15

    Inventor: 增田博志

    Abstract: 本发明的目的在于提供一种能够容易地进行衰减极点的间隔的调整的低通滤波器。本发明所涉及的低通滤波器的特征在于具备:第一导通孔导体,其与第一电感器的第一端部以及第二电感器的第三端部连接,且与第一电感器的第二端部以及第二电感器的第四端部相比延伸至层叠方向的另一方侧;以及第一电容器,其与第一电感器的至少一部分以及第二电感器的一部分并联连接,且由第一电容器导体层形成。

    LC谐振器
    24.
    发明公开

    公开(公告)号:CN110235361A

    公开(公告)日:2019-09-13

    申请号:CN201780085123.1

    申请日:2017-09-29

    Inventor: 增田博志

    Abstract: 本发明的一实施方式所涉及的LC谐振器(1)具备外部连接端子(TE2)、电感器、电容器以及导通孔导体图案(V1)。电感器形成为绕与层叠方向正交的特定轴卷绕。电容器与电感器连接。导通孔导体图案(V1)从电感器向层叠方向延伸,并将电感器与外部连接端子(TE2)连接。电感器包含向X轴方向延伸的柱状导体图案(CL11)。从X轴方向俯视时的柱状导体图案(CL11)的面积在从Z轴方向俯视时的导通孔导体图案(V1)的面积以上。抑制伴随低背化的LC谐振器的Q值的降低。

    LC滤波器单元体以及LC滤波器

    公开(公告)号:CN104756403B

    公开(公告)日:2018-04-24

    申请号:CN201480002753.4

    申请日:2014-03-14

    CPC classification number: H03H7/09 H03H2001/0085

    Abstract: 本发明是使利用跳越耦合形成的衰减极的特性进行各种变化所需的LC滤波器的设计成本降低。LC滤波器单元体(100)包括:多个陶瓷层(11~61)层叠而成的陶瓷层叠体(10),在陶瓷层叠体(10)内部形成的LC滤波器电路,在陶瓷层叠体(10)表面形成的输入端子、输出端子、以及接地端。作为通过与LC滤波器电路连接而形成衰减极的、构成跳越耦合的电路元件,在陶瓷层叠体(10)的表面形成用于安装外设的电感、电容以及SAW谐振器中的至少一个的安装用电极(64a、64b)。

    高通滤波器
    26.
    发明公开

    公开(公告)号:CN107404298A

    公开(公告)日:2017-11-28

    申请号:CN201710192546.5

    申请日:2017-03-28

    Abstract: 本发明涉及高通滤波器,能够不破坏电感器电极的对称性、不增大元件尺寸地使通过特性中出现的两个衰减极接近。本发明所涉及的高通滤波器的特征在于,具备:第一LC串联谐振器,具有与信号路径连接的第一端部以及与至少一个以上接地端子连接的第二端部;第二LC串联谐振器,具有与信号路径连接的第三端部以及与至少一个以上接地端子连接的第四端部;以及第三电容器,形成在第一电容器和第一电容器之间与第二电容器和第二电感器之间的之间。

    滤波器
    28.
    发明授权

    公开(公告)号:CN102484463B

    公开(公告)日:2015-08-19

    申请号:CN201080039503.X

    申请日:2010-08-05

    Abstract: 本发明提供不会大型化就可谋求通频带的窄带化的滤波器。层叠体(12)层叠多个绝缘体层(16)来构成。外部电极(14a、14b)设于层叠体(12)的表面。谐振器(LC1)与外部电极(14a)相连接且包含线圈(L1)。谐振器(LC2)与外部电极(14b)相连接且包含线圈(L2)。谐振器(LC3)包含与线圈(L1、L2)磁耦合的线圈(L3)。线圈(L1、L2)分别由设于绝缘体层(16)上的线圈导体层(18、20)构成。线圈(L3)由在z轴方向贯通绝缘体层(16)的通孔导体(B1,B2)构成。

    电子元器件
    29.
    发明公开

    公开(公告)号:CN103210584A

    公开(公告)日:2013-07-17

    申请号:CN201180054929.7

    申请日:2011-11-04

    Inventor: 增田博志

    CPC classification number: H03H7/0115 H03H7/09 H03H7/1775 H03H2001/0085

    Abstract: 本发明提供一种电子元器件,能不使元件变大而降低LC并联谐振器的耦合度。层叠体(12)通过层叠多个绝缘体层(16)而构成。LC并联谐振器(LC1、LC2)是由在z轴方向上延伸的过孔导体、及设置于绝缘体层(16)上的导体层组成且呈环路状的LC并联谐振器,并构成带通滤波器。LC并联谐振器(LC1)的环路面(S1)和LC并联谐振器(LC2)的环路面(S2)与z轴方向平行且相互平行,并且在从环路面(S1)的法线方向俯视时,LC并联谐振器(LC1)的环路面(S1)和LC并联谐振器(LC2)的环路面(S2)的至少一部分相互重叠。环路面(S1)朝z轴方向的正方向一侧超出环路面(S2)。

    电子元器件
    30.
    发明公开

    公开(公告)号:CN103081357A

    公开(公告)日:2013-05-01

    申请号:CN201280002751.6

    申请日:2012-03-23

    Inventor: 增田博志

    Abstract: 本发明提供一种电子元器件,能不使元件变大而降低LC并联谐振器的耦合度。层叠体(12)通过层叠多个绝缘体层(16)而构成。LC并联谐振器(LC1~LC3)是由在z轴方向上延伸的过孔导体、及设置于绝缘体层(16)上的导体层组成且呈环形的LC并联谐振器,并构成带通滤波器。LC并联谐振器(LC1、LC3)的环形面(S1,S3)、与LC并联谐振器(LC2)的环形面(S2)与z轴方向平行,且互不平行。

Patent Agency Ranking