-
公开(公告)号:KR1019980041076A
公开(公告)日:1998-08-17
申请号:KR1019960060345
申请日:1996-11-30
Applicant: 오리온전기 주식회사
Inventor: 허근무
IPC: H01J9/02
Abstract: 본 발명은 단일 셀내에 N개의 전극을 가지는 전계 방출형 디스플레이장치에 관한 것으로, 단일 셀 내에서 형성되는 에미터 전극 및 이에 형성되는 캐소드를 다수개(N개)로 나누어 형성하며, 에미터 전극 수에 따라 디스플레이 장치의 계조 처리를 '2N-2' 개수로 용이하게 처리토록 하는 전계 방출형 디스플레이장치에 관한 것이다.
-
公开(公告)号:KR1019970030106A
公开(公告)日:1997-06-26
申请号:KR1019950045405
申请日:1995-11-30
Applicant: 오리온전기 주식회사
Abstract: 본 발명은 전계 방출형 소자의 에미터 어레이 및 그 제조방법에 관한 것으로서, 반도체 기판의 일측에 드레프트를 위한 드레인영역이 에미터 영역까지 확장되어 있는 MOSFET 구조의 트랜지스터를 형성하고, 상기 드레인의 반도체 기판을 식각하여 원뿔 형상의 에미터를 형성하되, 상기 그리프트 영역을 RTP 방법으로 빠르게 형성하여 소자에 다른 영향이 없도록하고, 트랜지스터 형성후 질화막을 두껍게 형성하여 에미터 어레이 형성과 정시 트랜지스터에 영향이 없도록 하였으므로, EDMOSFET의 채널 넓이를 조절하여 과도한 전류의 유입을 막는 전류 제한자(CURRENT LIMITER)의 역할을 하고, 에미터 어레이와 함께 고전압소자를 집적하므로써 드라이버 LSI이 형성 과정에서 고전압소자의 영역과 저전압 로직회로 불리할 수 있어 소자의 형성이 용이하여 공정수율 소자 동작의 신뢰성을 향상시킬 수 있다.
-
公开(公告)号:KR1019970017774A
公开(公告)日:1997-04-30
申请号:KR1019950029749
申请日:1995-09-13
Applicant: 오리온전기 주식회사
Inventor: 허근무
IPC: H01J1/30
Abstract: 본 발명은 개선된 구성의 FED를 개시한다.
형광층에서 방사되는 가시광선을 전면기판측으로 집중시키기 위해, 본 발명에서는 게이트를 도전특성이 우수한 도전층과 광반사율이 높은 반사층의 적층구조로 구성한다. 이에따라 과도한 특성변화나 원가증가가 없이 고휘도의 FED가 제공된다.-
公开(公告)号:KR1019970017773A
公开(公告)日:1997-04-30
申请号:KR1019950029745
申请日:1995-09-13
Applicant: 오리온전기 주식회사
Inventor: 허근무
IPC: H01J1/30
Abstract: 본 발명은 신규한 구조의 FED를 개시한다.
전계방출을 화상표시에 이용하는 FED의 발광휘도의 개선을 위해 본 발명에서는 아노드에 인입부를 형성함으로써 형광층을 모자 또는 컵형태의 입체 구조로 가지도록 하였으며, 인입부는 아노드자체, 또는 전면기판이나 투명절연층의 웰에 의해 형성된다.-
公开(公告)号:KR1019970000354B1
公开(公告)日:1997-01-08
申请号:KR1019930018074
申请日:1993-09-09
Applicant: 오리온전기 주식회사
IPC: G02F1/133
Abstract: A method and apparatus for aging a matrix type flat panel display are disclosed. In the method of aging a matrix type flat panel display, a first aging step is performed by sequentially applying a predetermined aging voltage to each pixel of a pixel array(Ap). A second aging step is formed by discriminating bad pixels which are not driven suitably in the first aging step and selectively applying a voltage different from the predetermined aging voltage to the bad pixels.
Abstract translation: 公开了一种用于老化矩阵型平板显示器的方法和装置。 在老化矩阵型平板显示器的方法中,通过对像素阵列(Ap)的每个像素依次施加预定的老化电压来执行第一老化步骤。 通过鉴别在第一老化步骤中不适当驱动的不良像素并且选择性地将不同于预定老化电压的电压施加到不良像素来形成第二老化步骤。
-
公开(公告)号:KR1019960002430A
公开(公告)日:1996-01-26
申请号:KR1019940013374
申请日:1994-06-14
Applicant: 오리온전기 주식회사
Abstract: 본 발명은 홀형 캐소드 방식의 PDP를 개선한 PDP를 개시한다.
홀형 캐소드방식의 PDP는 캐소드의 캐소드홀을 형성하여 별도의 격벽 없이도 크로스 토오크를 방지하고 유효가시면적을 최대화 할수 있으나 균일한 방전과 형광체의 도포가 곤란하여 칼라 PDP의 구현에는 적절하지 못하였다.
본 발명에서는 아노드로부터 캐소드홀의 내부로 연장되는 전극봉을 구비하여 캐소드홀 내면 전체를 바전 면적으로 함으로써 방전효율을 최대화할 수 있으며 형광체의 도포도 극히 용이하게 하였다.-
公开(公告)号:KR2019950010100U
公开(公告)日:1995-04-21
申请号:KR2019930020162
申请日:1993-09-28
Applicant: 오리온전기 주식회사
IPC: H01J11/28
Abstract: 본고안은 2차전자방출량을더욱높히고이에따른휘도를향상시킬수 있으며, 크로스토오크를방지할수 있는 AC형플라즈마디스플레이패널을제공할목적으로; 전면기판과배면기판에각각유전체층이적층된전극이격벽으로구분된셀에서디스플레이되게하는 AC형플라즈마디스플레이패널에있어서, 상기격벽을유전체로형성하고그의내부에보조전극을형성한 AC형플라즈마디스플레이패널을제공한다.
-
公开(公告)号:KR2019950009722U
公开(公告)日:1995-04-21
申请号:KR2019930020156
申请日:1993-09-28
Applicant: 오리온전기 주식회사
IPC: G09G3/296
-
公开(公告)号:KR1019950009307A
公开(公告)日:1995-04-21
申请号:KR1019930018074
申请日:1993-09-09
Applicant: 오리온전기 주식회사
IPC: G02F1/133
Abstract: 본 발명은 평판표시소자를 에이징하는 신규한 방법과 이를 구현하는 장치를 개시한다.
평판표시소자를 에이징하는 종래의 방법은 사용전압보다 높은 에이징방법으로 각 화소를 순차적으로 주사시키는 방법이었는바, 구동되지 않는 불량화소가 존재하는 경우 이를 에이징시키기 위해 에이징전압을 상승시키면 정상적인 화소들의 전극이 손상되는 문제가 있었다.
본 발명에 있어서는 소정의 에이징전압을 구동되지 않는 불량화소들을 판별하여, 이 불량화소들만 어드레싱하여 추가적으로 에이징함으로써 균일한 휘도의 달성과 불량률의 저감을 달성하였다(제3도)-
公开(公告)号:KR200338993Y1
公开(公告)日:2004-04-17
申请号:KR2019980023522
申请日:1998-11-30
Applicant: 오리온전기 주식회사
Inventor: 허근무
IPC: H01J11/22
Abstract: 본 고안은, 구동전압 측정에 의해 간접적으로 측정되는 PDP의 충전압력이 종래에는 FPC의 접속후에나 측정이 가능하여 검사가 어려웠던 것을 해결한 것으로, 그 플라즈마 표시소자는, 전극군이 형성되어 그 단부가 외부 구동 회로에 접속되는 전극패드를 포함하는 전면기판과, 전극군이 형성되어 그 단부가 외부 구동 회로에 접속되는 전극패드를 포함하는 배면기판을 구비하는 플라즈마 표시소자에 있어서, 상기 전면기판과 상기 배면기판의 상기 전극패드(E)가 화상표시를 위한 구동패드(E1)와, 구동패드 외단의 검사패드(E2)로 구성되며, 상기 검사패드(E2)가, 각각 상기 패널의 내부에 형성되어 서로 대향하는 방전부(2a,2b)와 이 방전부로부터 상기 패널 외부로 인출되는 접속부(3a. 3b)를 가지는 두 검사전극(1; la, 1b)을 구비하는 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-