Abstract:
PURPOSE: A control method of a duplicated communication path is provided to reduce unnecessary memory consumption and enable a rapid channel searching for a large scale processor channel management table by controlling a duplicated channel path using a GFC area of a standard cell without additional supplementary logic or data structural. CONSTITUTION: When a user calls a message transmission routine(501), a processor checks whether a path has been selected(502). Upon checking, if a path has not been selected, a current active path is used as a message transmission path(504). If a path has been selected, the processor checks which path has been selected(503) and transmits the message through the selected path. The selected path sets a transmission mode with a corresponding path value(505,508), divides a cell with the corresponding GFC value(506,509), restores an original GFC(generic flow control) value and transmits a cell(507,510). The cell is transmitted to one UNI link through a processor interface module(511).
Abstract:
PURPOSE: A circuit for implementing a cell scheduler of an inputting queue asynchronous transfer mode(ATM) switch is provided to realize cell scheduler which having fairness in any input traffic distribution. CONSTITUTION: A clock generator(111) generates a self-firing clock to a time slot and an internal clock, and supplies the self-firing clock to entire block. An a,b value comparator and clear negative(CLRN) generator(112) receives the self-firing clock to input inputting control signal values(a,b). If the inputting control signal values(a,b) are equal to each other, the a,b value comparator and CLRN generator(112) controls a width inputting selector(113) and a length inputting selector(114) as a CLRN signal to forwardly retrieve generalized diagonal lines. The width inputting selector(113) inputs a control signal of a processing element to receive control of the CLRN signal, and generates the control signal of the processing element to transmit the control signal of the processing element to a transmitting detector and a result transmitter. The length inputting selector(114) inputs the control signal of the processing element to receive a control of the CLRN signal, and generates an inputting control signal to transmit the inputting control signal to the transmitting detector and the result transmitter. The transmitting detector and the result transmitter(115) inputs the control signal of the processing element to receive a control of a cell transmitting requesting collection value, transmits the control signal of the processing element to a next processing element.
Abstract:
본 발명은 상기 종래기술의 문제점을 해결하기 위하여 안출된 것으로, 가장 고속이며, 데이타의 손실을 최소화하면서 데이타를 주고 받을 수 있도록 보드간을 정합하는 DPRAM을 사용한 정합 장치를 제공하는데 그 목적이 있으며, 상기 목적을 달성하기 위하여 어드레스 공급에 따라 송신 및 수신 데이타를 쓰기 및 읽기하도록 저장하고 있고, 수신 헤더 영역과 인터럽트 영역을 구비하는 메모리 수단(11), 디코딩 수단(12,12'), 버스 중재 및 버퍼 제어수단(13), 메모리 제어수단(15), 버퍼 수단(14,14',16,16',17,17'), 및 스왑수단(18)을 구비하도록 하였다. 이에 따라 본 발명은, SPARC 계열의 S버스와 68030 보드의 버스 간의 데이타 전송을 정합하는 장치로 사용되어 전송매체나 프로토콜을 거치지 않으므로 구현할 때 경제적이고, 데이타 손실 방지면에서 성능이 좋은 효과를 가진다.
Abstract:
본 발명은, 상용 비동기 전송소자인 TAXI(Am7968 Am7969)를 사용하여 ATM 셀 전송 구조에 적합하게 1셀 전송을 데이타 포트를 통해서 전송하며, 또한 ATM 셀 데이타 전송 이외에 이중화 절체에 필요한 감시신호 (watchdog)을 컴맨드 포트를 보내 수신 하는 측에서 이 신호로서 액티브 포트를 선택하고 일정시간내에 감시신호가 들어오지 않으면 고장신호를 상위에 알리는 전송링크 이중화 장치를 제공하는데 그 목적이 있다. 상기 목적을 위하여 본 발명에서는 송신측에서 에이티엠 셀 데이타 전송은 데이타 포트를 통해서 전송을 하고, 감시신호 (watch_doc)는 컴맨드 포트를 통해서 전송을 하며, 이중화된 구조를 위하여 각 단위 매체당 2개의 출력을 내고 2개의 입력을 받아 들여 서로 교차된 크로스 이중화 구조를 가져서 서로간에 어느쪽 한 보드가 고장이 발생하더라도 이중화 절체가 쉽게 바뀌는 구조를 가지고 있다.
Abstract:
본 발명은 상용 셀화 SARA 칩과 상용 전송 TAXI 칩간에 FIFO를 이용한 셀 송신 장치에 관한 것으로, 외부로 전달할 메시지를 출력하는 CPU; 상기 CPU가 출력하는 메시지를 저장하는 상용 셀화 SARA 메모리 수단; 상기 상용 셀화 SARA 메모리수단에 연결되고 외부로부터 클럭신호를 입력받아 AAL계층 처리를 담당하는 상용 셀화 SARA 칩; 상기 상용 셀화 SARA 칩으로부터의 메시지를 셀로 분해하는 과정에서 1셀이 완성되면 유효 셀 신호를 전송받아 쓰기 가능 신호를 상기 상용 셀화 SARA 칩으로 제어신호를 전달하는 제1 제어수단; 상기 제1 제어수단을 통해 상기 상용 셀화 SARA 칩과 연결되며 내부에 전송할 데이타의 존재를 알리고, 8비트 포트의 입출력을 가지는 선입선출수단(FIFO); 상기 선입선출수단으로부터 전송 데이타를 입력받아 8비트 데이타를 전송하며 스트로브신호를 구동하는 제2 제어수단; 상기 제2 제어수단을 통해 상기 선입선출수단에 연결되며 고속 ECL(Emitter Coupled Logic) 통신을 통해 타 보드로 상기 CPU로부터 출력된 외부 전송신호를 전달하는 상용 전송용 TAXI 칩을 구비하는 것을 특징으로 한다.
Abstract:
PURPOSE: Service quality guarantee method and terminal thereof in consideration of fairness in a competency based wireless network are provided to fairly use a channel being shared resources by a user by providing differentiation according to priority of traffic in a competency based wireless access network and by offering fairness by selection of terminal. CONSTITUTION: An encoder (120) receives data and messages to be transmitted by a terminal (12) on a backward link and encodes the data and messages. A modulator (122) additionally processes the encoded data and messages and provides output samples. A transmitter (128) generates a backward link signal through conditioning of the output samples and transmits the backward link signal to a wireless relay (10). When a token is allocated from the wireless relay, a processor (124) determines priority of data frame by the terminal to use in communication in a manner of dividing the allocated token. [Reference numerals] (10) Wireless relay; (120) Encoder; (122) Modulator; (124) Processor; (126) Memory; (128) Transmitter
Abstract:
A power control apparatus in a distributed communication system and a method thereof are provided to manage mounting information of remote control target boards in a back board, thereby preventing consumption of unnecessary resources. A mounting information storage unit(210) stores a state about whether remote control target boards are mounted. A power control unit(230) applies power to a corresponding remote control target board according to a control signal. The control signal is received from control boards of an active state referring to the mounting information.