-
公开(公告)号:KR1019970056428A
公开(公告)日:1997-07-31
申请号:KR1019950055902
申请日:1995-12-23
IPC: H04L12/28
Abstract: 본 발명은 셀 집속 및 분배 장치에게 바이패싱 기능을 부여하여 동일한 셀 집속 및 분배장치에 접속된 프로세서 간에는 별도의 교환기를 거치지 않고 집적 통신하도록 함으로 해서 셀 집속 및 분배 장치의 이용율을 높이고 스위치의 부하를 덜 수 있도록 한 장치를 제공하는데 그 목적이 있다.
이러한 본 발명은 셀 집속장치의 경우, 프로세서 링크 접속 장치(310)은 시리얼 링크(311)를 통해서 들어오는 1비트 데이타를 8비트로 변환시켜서 전송 FIFO(308)에 저장한다. FIFO 제어기(307)는 전송 FIFO(308)의 데이타를 읽어 버퍼(305)를 통해서 스위치 링크 접속 장치(303)로 보낸다. 이때 출력 선택 로직은 셀의 시작점인 제2도의 IDL(201)을 읽어들여서 바이패싱되어 셀분배 및 접속장치의 수신부(302)로 전달될 셀인지 아니면 스위치 링크(301)를 통해 ATM 중앙 스위치(103)로 보내질 셀인지를 판단한다.
또한 셀 분배장치는, 스위치 링크 접속 장치(402)에 의해 시리얼 링크(401)로 부터의 1비트 데이타는 8비트로 변환되어 버퍼(404)에 저장되고, 유효셀 검출기(403)에 의해서 유효함이 판정되면 스위치 링크 셀 FIFO(496)에 저장된다. 그리고 제3도의 셀 집속장치에서 바이패스된 셀은 바이패싱 셀 FIFO(407)에 저장된다. ARBITER(408)는 이 두개의 FIFO중 하나를 선택하여 프로세서 링크 접속장치(410)로 데이타를 전송한다.