Abstract:
Un procédé de préformatage de chaque sillon (17) d'un disque optique (15) avec des motifs espacés d'en-tête (51) consiste à utiliser une pluralité de rayons laser d'écriture, modulés individuellement, et se chevauchant (65a, 65b, 65c), suivant une ligne perpendiculaire au sillon (17). Tous les rayons laser d'écriture (65a, 65b, 65c) sont dérivés d'un laser unique multilignes (90) de manière à assurer une grande stabilité de positionnement, et des rayons adjacents sont choisis avec des longueurs d'onde différentes de manière à éviter les effets délétères d'interférence cohérente entre les rayons se chevauchant. Un motif spécifique d'en-tête (51) est obtenu en une seule passe en faisant fonctionner les différents rayons d'écriture pendant des périodes de temps spécifiques au fur et à mesure que chaque région d'en-tête d'enregistrement est traversée. Un rayon laser de lecture-après-écriture (65d) est en outre prévu pour permettre une vérification immédiate du motif d'en-tête enregistré (51).
Abstract:
Un réseau d'interruption permet, à la fin d'un cycle de transfert de données entre un ordinateur central (100a-d) et un contrôleur périphérique (80) ou à la fin d'un cycle de transfert de données entre un terminal périphérique (400a-d) et un contrôleur périphérique, de placer le contrôleur périphérique dans un mode d'interruption (mode de fond) et institue une routine de service d'interruption. Les données du mode normal dans le contrôleur périphérique sont stockées pour être réutilisées lors du retour au mode normal.
Abstract:
Procédé de fabrication d'un assemblage d'électrodes consistant à disposer des électrodes d'anode (30) sur la surface d'une plaque de verre photosensible (10), à disposer sur la surface opposée de la même plaque de verre (10) des électrodes de cathode (40) orientées transversalement par rapport aux électrodes d'anode (30), et à dissoudre le matériau de plaque en alignement avec les électrodes d'anode (30) en formant des fentes (50) s'étendant entre les surfaces de la plaque (10), assurant ainsi une relation de fonctionnement entre les électrodes d'anode (30) et de cathode (40).
Abstract:
Embodiments show a recording medium (10) adapted for recording and read-out with relatively low-power laser means (212) to write digital data "bits" (v) (as reflectance changes) for high density computer storage. One preferred medium comprises a disk support (12) having an "anti-reflective" surface (1-AR) on which is laid a gold "information layer" (15) adapted to absorb recording radiation (from laser beam) (212 a,b,c) and so "write" the bits. The anti-reflective surface (1-AR) may comprise a high-reflectance surface, like an aluminum film, covered with a transparent (to beam) dielectric "spacer" (14) like SiO2. The gold absorber layer (15) exhibits surprisingly high sensitivity, apt for low power recording, and extended archival stability; more surprisingly, it appears to be formed without any evidence of the usual "pit formation" or other deformation and by relatively slight laser heating, well below the melting point.
Abstract:
Dans la mémoire de correction d'erreurs ci-décrite les bits de données sont stockées dans une pluralité de circuits de mémoire (A1...Ax+1). Chacun de ces circuits possède ses cellules de mémoire disposées en rangées (R1...Rm) et en colonnes (C1...Cn+1) et un mot de ces bits de données est lu en sélectionnant simultanément une cellule à chaque paire rangée-colonne dans chaque circuit de la pluralité. Chaque rangée de chaque circuit de ladite pluralité comprend un organe de stockage d'au moins un bit de code calculé à partir des bits de données dans la rangée correspondante. Une pluralité d'organes de contrôle (RPC1...RPCx+1) sont couplés respectivement à cette pluralité de circuits de manière à recevoir et à contrôler tous les bits de données et les bits de codes dans la rangée dans le circuit correspondant à partir duquel la cellule sélectionnée doit former ledit mot. Un circuit de mémoire supplémentaire (Ax+1) contient des cellules de mémoire disposées en rangées et en colonnes et permettant de stocker un bit de parité à chaque paire rangée-colonne calculée à partirdu mot de bits de données dans la pluralité de circuits à la paire rangée-colonne correspondante.
Abstract:
A station for a data transmission network which is adapted to operate in a cyclic mode for contending for access to the network channel along with other stations of the network. The three states of the cycle are the idle state, the packet-being-transmitted state and the acknowledgement period state. Each station will not begin transmission until it determines that the channel is in an idle state. Once the station has determined that the channel is idle, it will then delay for a period of time that is randomly chosen and, if the channel is still idle, will then begin transmission. In this way, contention conflicts between stations is minimized without unduly restricting communication between stations. Following transmission, the channel will again be quiescent a short period of time before the acknowledgement signal is transmitted from the receiver. Each packet of data to be transmitted is of a fixed length so as to provide for synchronization between various stations contending for access to the channel.
Abstract:
Flexible architecture for digital computers which can be adapted to meet the many different functional requirements of several computer models. Each model is comprised of an array of sequential logic units. These units include respective control memories for storing commands, means for sequentially fetching and executing selectable sequences of the commands, and soft functional structures for performing customized functions in response to the commands. Included within the soft functional structures are a plurality of selectable electrical contacts which customize the functional response of the structures to the commands. Except for these contacts and the content of the respective control memories, the units are substantially identical. All of the units in the array execute respective command sequences from their control memory to perform a single instruction for the computer model.
Abstract:
Un appareil de génération d'adresses utilise des chemins étroits de circulation de données pour générer une adresse logique large (20) et établit des programmes permettant d'accéder des structures communes de données très grandes à l'extérieur de leurs domaines d'adressage normalement disponibles. Un adressage indexé sélectif (10, 12, 14, 16, 23, 25) est utilisé pour obtenir à la fois des données d'index (16b) et des données prioritaires de dimensions variables (16c). Pendant la génération d'adresses, des données d'index (IS) sélectionnées (14) sont utilisées conjointement avec un déplacement (D) fourni par une instruction (10) pour déterminer un décalage (20a). Des données prioritaires de dimension accompagnant les données d'index sélectionnées sont utilisées pour accéder sélectivement (23) à une entrée de position d'adresses (48) dans une table (25) d'entrées correspondant aux programmes applicables. L'entrée de position d'adresses accédée résultante (48) est à son tour utilisée pour déterminer la portion particulière (20b) de mémoire (40) contre laquelle le décalage (20a) doit être appliqué.
Abstract:
A task control mechanism (13) for maintaining a queue of ready or available processes linked together according to an assigned priority for a plurality of central processors (10) where the processors (10) may be assigned to the highest priority task when that processor is not busy executing some higher priority task. The task control mechanism (13) also includes a mechanism (26) for computing task priorities as new task are inserted into the queue or removed. The mechanism (13) also maintains an event table (20a) which is really a table of event designations to be allocated to different processes upon request where the requesting processes assign a particular function or "meaning" to the event designation. The mechanism (13) of the present invention maintains the state of such allocated events in the event table (20a) and signals the related (or "waiting") processes that an event has happened so that the particular system central processors (10) assigned to execute those particular processes may then proceed with their execution.
Abstract:
A method (Figs. 2A-2H) of fabricating a tapered via hole (16a) in a polyimide layer (15) of an integrated circuit (10), including the steps of: disposing a layer of SiO2 (18) on the polyimide layer (15) and a layer of photoresist (19) on the SiO2 such that the layers have an opening which exposes a region (20) of the polyimide layer for the via hole; etching (via etchant 22 in Fig. 2C) the exposed polyimide region (20) partway through the polyimide layer (15), while simultaneously etching back the photoresist (19) on the sidewalls of the opening to thereby uncover a strip (18a) of SiO2 (18) adjacent to the perimeter of the exposed polyimide region (20); enlarging the exposed region of the polyimide (16) by etching (via etchant 21 in Fig. 2D) the uncovered strip (18a) of the SiO2; and repeating the etching step (Figs. 2E and 2G) and enlarging step (Fig. 2F) a predetermined number of times.