METHODS OF PREFORMATTING AN OPTICAL DISK
    21.
    发明申请
    METHODS OF PREFORMATTING AN OPTICAL DISK 审中-公开
    提取光盘的方法

    公开(公告)号:WO1983002353A1

    公开(公告)日:1983-07-07

    申请号:PCT/US1982001805

    申请日:1982-12-20

    CPC classification number: G11B7/24085 G11B7/0045 G11B7/00745 G11B7/12

    Abstract: Un procédé de préformatage de chaque sillon (17) d'un disque optique (15) avec des motifs espacés d'en-tête (51) consiste à utiliser une pluralité de rayons laser d'écriture, modulés individuellement, et se chevauchant (65a, 65b, 65c), suivant une ligne perpendiculaire au sillon (17). Tous les rayons laser d'écriture (65a, 65b, 65c) sont dérivés d'un laser unique multilignes (90) de manière à assurer une grande stabilité de positionnement, et des rayons adjacents sont choisis avec des longueurs d'onde différentes de manière à éviter les effets délétères d'interférence cohérente entre les rayons se chevauchant. Un motif spécifique d'en-tête (51) est obtenu en une seule passe en faisant fonctionner les différents rayons d'écriture pendant des périodes de temps spécifiques au fur et à mesure que chaque région d'en-tête d'enregistrement est traversée. Un rayon laser de lecture-après-écriture (65d) est en outre prévu pour permettre une vérification immédiate du motif d'en-tête enregistré (51).

    INTERRUPT SYSTEM FOR PERIPHERAL CONTROLLER
    22.
    发明申请
    INTERRUPT SYSTEM FOR PERIPHERAL CONTROLLER 审中-公开
    外围控制器中断系统

    公开(公告)号:WO1983002178A1

    公开(公告)日:1983-06-23

    申请号:PCT/US1982001685

    申请日:1982-12-06

    CPC classification number: G06F9/461 G06F13/385

    Abstract: Un réseau d'interruption permet, à la fin d'un cycle de transfert de données entre un ordinateur central (100a-d) et un contrôleur périphérique (80) ou à la fin d'un cycle de transfert de données entre un terminal périphérique (400a-d) et un contrôleur périphérique, de placer le contrôleur périphérique dans un mode d'interruption (mode de fond) et institue une routine de service d'interruption. Les données du mode normal dans le contrôleur périphérique sont stockées pour être réutilisées lors du retour au mode normal.

    METHOD OF MAKING AN ASSEMBLY OF ELECTRODES
    23.
    发明申请
    METHOD OF MAKING AN ASSEMBLY OF ELECTRODES 审中-公开
    制造电极组件的方法

    公开(公告)号:WO1983002034A1

    公开(公告)日:1983-06-09

    申请号:PCT/US1982001696

    申请日:1982-12-01

    CPC classification number: H01J17/492 H01J9/02

    Abstract: Procédé de fabrication d'un assemblage d'électrodes consistant à disposer des électrodes d'anode (30) sur la surface d'une plaque de verre photosensible (10), à disposer sur la surface opposée de la même plaque de verre (10) des électrodes de cathode (40) orientées transversalement par rapport aux électrodes d'anode (30), et à dissoudre le matériau de plaque en alignement avec les électrodes d'anode (30) en formant des fentes (50) s'étendant entre les surfaces de la plaque (10), assurant ainsi une relation de fonctionnement entre les électrodes d'anode (30) et de cathode (40).

    PREPARATION OF ARCHIVAL RECORDING MEDIA FOR DIGITAL DATA STORAGE
    24.
    发明申请
    PREPARATION OF ARCHIVAL RECORDING MEDIA FOR DIGITAL DATA STORAGE 审中-公开
    为数字数据存储准备存档记录媒体

    公开(公告)号:WO1983001702A1

    公开(公告)日:1983-05-11

    申请号:PCT/US1982001563

    申请日:1982-11-05

    CPC classification number: G11B7/24

    Abstract: Embodiments show a recording medium (10) adapted for recording and read-out with relatively low-power laser means (212) to write digital data "bits" (v) (as reflectance changes) for high density computer storage. One preferred medium comprises a disk support (12) having an "anti-reflective" surface (1-AR) on which is laid a gold "information layer" (15) adapted to absorb recording radiation (from laser beam) (212 a,b,c) and so "write" the bits. The anti-reflective surface (1-AR) may comprise a high-reflectance surface, like an aluminum film, covered with a transparent (to beam) dielectric "spacer" (14) like SiO2. The gold absorber layer (15) exhibits surprisingly high sensitivity, apt for low power recording, and extended archival stability; more surprisingly, it appears to be formed without any evidence of the usual "pit formation" or other deformation and by relatively slight laser heating, well below the melting point.

    Abstract translation: 实施例示出了适于用相对较低功率的激光装置(212)进行记录和读出以将数字数据“位”(v)(作为反射率变化)写入高密度计算机存储的记录介质(10)。 一种优选的介质包括具有“抗反射”表面(1-AR)的盘支撑件(12),其上放置有适于吸收来自激光束的记录辐射(212a,212a)的金“信息层”(15) b,c)等等“写”位。 抗反射表面(1-AR)可以包括像SiO 2这样的透明(光束)电介质“间隔物”(14)覆盖的高反射率表面(如铝膜)。 金吸收层(15)表现出惊人的高灵敏度,适用于低功率记录和扩展档案稳定性; 更令人惊奇的是,它似乎没有任何证据表明通常的“凹坑形成”或其它变形以及相对轻微的激光加热,远低于熔点。

    ERROR-CORRECTING MEMORY WITH LOW STORAGE OVERHEAD AND FAST CORRECTION MECHANISM
    25.
    发明申请
    ERROR-CORRECTING MEMORY WITH LOW STORAGE OVERHEAD AND FAST CORRECTION MECHANISM 审中-公开
    具有低存储和快速校正机制的错误校正存储器

    公开(公告)号:WO1983001523A1

    公开(公告)日:1983-04-28

    申请号:PCT/US1982001432

    申请日:1982-10-01

    Abstract: Dans la mémoire de correction d'erreurs ci-décrite les bits de données sont stockées dans une pluralité de circuits de mémoire (A1...Ax+1). Chacun de ces circuits possède ses cellules de mémoire disposées en rangées (R1...Rm) et en colonnes (C1...Cn+1) et un mot de ces bits de données est lu en sélectionnant simultanément une cellule à chaque paire rangée-colonne dans chaque circuit de la pluralité. Chaque rangée de chaque circuit de ladite pluralité comprend un organe de stockage d'au moins un bit de code calculé à partir des bits de données dans la rangée correspondante. Une pluralité d'organes de contrôle (RPC1...RPCx+1) sont couplés respectivement à cette pluralité de circuits de manière à recevoir et à contrôler tous les bits de données et les bits de codes dans la rangée dans le circuit correspondant à partir duquel la cellule sélectionnée doit former ledit mot. Un circuit de mémoire supplémentaire (Ax+1) contient des cellules de mémoire disposées en rangées et en colonnes et permettant de stocker un bit de parité à chaque paire rangée-colonne calculée à partirdu mot de bits de données dans la pluralité de circuits à la paire rangée-colonne correspondante.

    A LOCAL AREA CONTENTION NETWORK DATA COMMUNICATION SYSTEM
    26.
    发明申请
    A LOCAL AREA CONTENTION NETWORK DATA COMMUNICATION SYSTEM 审中-公开
    本地区域网络数据通信系统

    公开(公告)号:WO1983001359A1

    公开(公告)日:1983-04-14

    申请号:PCT/GB1981000213

    申请日:1981-10-01

    CPC classification number: H04L12/413

    Abstract: A station for a data transmission network which is adapted to operate in a cyclic mode for contending for access to the network channel along with other stations of the network. The three states of the cycle are the idle state, the packet-being-transmitted state and the acknowledgement period state. Each station will not begin transmission until it determines that the channel is in an idle state. Once the station has determined that the channel is idle, it will then delay for a period of time that is randomly chosen and, if the channel is still idle, will then begin transmission. In this way, contention conflicts between stations is minimized without unduly restricting communication between stations. Following transmission, the channel will again be quiescent a short period of time before the acknowledgement signal is transmitted from the receiver. Each packet of data to be transmitted is of a fixed length so as to provide for synchronization between various stations contending for access to the channel.

    Abstract translation: 一种用于数据传输网络的站,其适于以循环模式操作,用于与网络的其他站一起竞争访问网络信道。 该周期的三个状态是空闲状态,分组发送状态和确认周期状态。 在确定通道处于空闲状态之前,每个站将不会开始传输。 一旦站已经确定信道是空闲的,它将随后延迟一段随机选择的时间,并且如果信道仍然空闲,则将开始传输。 以这种方式,站点之间的争用冲突被最小化,而不会不适当地限制站点之间的通信。 在传输之后,在从接收机发送确认信号之前,该信道将在短时间内再次静止。 要发送的每个数据包是固定长度的,以便提供竞争接入信道的各个站之间的同步。

    FLEXIBLE ARCHITECTURE FOR DIGITAL COMPUTERS
    27.
    发明申请
    FLEXIBLE ARCHITECTURE FOR DIGITAL COMPUTERS 审中-公开
    数字电脑的灵活架构

    公开(公告)号:WO1983001324A1

    公开(公告)日:1983-04-14

    申请号:PCT/GB1981000206

    申请日:1981-09-29

    CPC classification number: G06F15/17343

    Abstract: Flexible architecture for digital computers which can be adapted to meet the many different functional requirements of several computer models. Each model is comprised of an array of sequential logic units. These units include respective control memories for storing commands, means for sequentially fetching and executing selectable sequences of the commands, and soft functional structures for performing customized functions in response to the commands. Included within the soft functional structures are a plurality of selectable electrical contacts which customize the functional response of the structures to the commands. Except for these contacts and the content of the respective control memories, the units are substantially identical. All of the units in the array execute respective command sequences from their control memory to perform a single instruction for the computer model.

    Abstract translation: 适用于数字计算机的灵活架构,可适应多种计算机型号的许多不同功能需求。 每个模型由一系列顺序逻辑单元组成。 这些单元包括用于存储命令的各自的控制存储器,用于顺序地取出和执行可选择的命令序列的装置,以及用于响应于命令执行定制功能的软功能结构。 包括在软功能结构内的是多个可选择的电触点,其定制结构对命令的功能响应。 除了这些触点和各个控制存储器的内容之外,这些单元基本相同。 阵列中的所有单元从其控制存储器执行相应的命令序列,以执行计算机模型的单个指令。

    ADDRESS GENERATING APPARATUS AND METHOD
    28.
    发明申请
    ADDRESS GENERATING APPARATUS AND METHOD 审中-公开
    地址生成装置和方法

    公开(公告)号:WO1983000241A1

    公开(公告)日:1983-01-20

    申请号:PCT/US1982000471

    申请日:1982-04-15

    CPC classification number: G06F9/342 G06F2212/656

    Abstract: Un appareil de génération d'adresses utilise des chemins étroits de circulation de données pour générer une adresse logique large (20) et établit des programmes permettant d'accéder des structures communes de données très grandes à l'extérieur de leurs domaines d'adressage normalement disponibles. Un adressage indexé sélectif (10, 12, 14, 16, 23, 25) est utilisé pour obtenir à la fois des données d'index (16b) et des données prioritaires de dimensions variables (16c). Pendant la génération d'adresses, des données d'index (IS) sélectionnées (14) sont utilisées conjointement avec un déplacement (D) fourni par une instruction (10) pour déterminer un décalage (20a). Des données prioritaires de dimension accompagnant les données d'index sélectionnées sont utilisées pour accéder sélectivement (23) à une entrée de position d'adresses (48) dans une table (25) d'entrées correspondant aux programmes applicables. L'entrée de position d'adresses accédée résultante (48) est à son tour utilisée pour déterminer la portion particulière (20b) de mémoire (40) contre laquelle le décalage (20a) doit être appliqué.

    A SPECIAL PURPOSE PROCESSOR FOR OFF-LOADING MANY OPERATING SYSTEM FUNCTIONS IN A LARGE DATA PROCESSING SYSTEM
    29.
    发明申请
    A SPECIAL PURPOSE PROCESSOR FOR OFF-LOADING MANY OPERATING SYSTEM FUNCTIONS IN A LARGE DATA PROCESSING SYSTEM 审中-公开
    用于在大型数据处理系统中卸载多种操作系统功能的特殊用途处理器

    公开(公告)号:WO1987002486A1

    公开(公告)日:1987-04-23

    申请号:PCT/US1986002018

    申请日:1986-09-26

    CPC classification number: G06F9/4881

    Abstract: A task control mechanism (13) for maintaining a queue of ready or available processes linked together according to an assigned priority for a plurality of central processors (10) where the processors (10) may be assigned to the highest priority task when that processor is not busy executing some higher priority task. The task control mechanism (13) also includes a mechanism (26) for computing task priorities as new task are inserted into the queue or removed. The mechanism (13) also maintains an event table (20a) which is really a table of event designations to be allocated to different processes upon request where the requesting processes assign a particular function or "meaning" to the event designation. The mechanism (13) of the present invention maintains the state of such allocated events in the event table (20a) and signals the related (or "waiting") processes that an event has happened so that the particular system central processors (10) assigned to execute those particular processes may then proceed with their execution.

    Abstract translation: 一种任务控制机制(13),用于根据多个中央处理器(10)的分配的优先级维持一个已连接在一起的可用或可用进程的队列,其中当处理器(10)处理器(10)可被分配给最高优先级任务时,该处理器 不执行一些较高优先级的任务。 任务控制机构(13)还包括一个机构(26),用于当新任务被插入队列或被移除时计算任务优先级。 机构(13)还维护一个事件表(20a),它是真实的事件指定表,要求分配给不同的进程,其中请求进程分配特定功能或“意义”到事件指定。 本发明的机制(13)将这种分配事件的状态保持在事件表(20a)中,并且向事件发生的相关(或“等待”)进程发出信号,以使特定系统中央处理器(10)被分配 执行这些特定进程然后可以继续执行它们。

    METHOD OF FABRICATING A TAPERED VIA HOLE IN POLYIMIDE
    30.
    发明申请
    METHOD OF FABRICATING A TAPERED VIA HOLE IN POLYIMIDE 审中-公开
    在聚酰亚胺中形成通孔的方法

    公开(公告)号:WO1987002179A1

    公开(公告)日:1987-04-09

    申请号:PCT/US1986001676

    申请日:1986-08-15

    Abstract: A method (Figs. 2A-2H) of fabricating a tapered via hole (16a) in a polyimide layer (15) of an integrated circuit (10), including the steps of: disposing a layer of SiO2 (18) on the polyimide layer (15) and a layer of photoresist (19) on the SiO2 such that the layers have an opening which exposes a region (20) of the polyimide layer for the via hole; etching (via etchant 22 in Fig. 2C) the exposed polyimide region (20) partway through the polyimide layer (15), while simultaneously etching back the photoresist (19) on the sidewalls of the opening to thereby uncover a strip (18a) of SiO2 (18) adjacent to the perimeter of the exposed polyimide region (20); enlarging the exposed region of the polyimide (16) by etching (via etchant 21 in Fig. 2D) the uncovered strip (18a) of the SiO2; and repeating the etching step (Figs. 2E and 2G) and enlarging step (Fig. 2F) a predetermined number of times.

    Abstract translation: 一种在集成电路(10)的聚酰亚胺层(15)中制造锥形通孔(16a)的方法(图2A-2H),包括以下步骤:在聚酰亚胺层上设置SiO 2(18)层 (15)和SiO 2上的光致抗蚀剂层(19),使得这些层具有露出用于通孔的聚酰亚胺层的区域(20)的开口; 蚀刻(通过图2C中的蚀刻剂22)在聚酰亚胺层(15)的中途露出的聚酰亚胺区域(20),同时对开口的侧壁上的光致抗蚀剂(19)进行蚀刻,从而露出开口的条带(18a) 邻近暴露的聚酰亚胺区域(20)的周边的SiO 2(18); 通过蚀刻(通过图2D中的蚀刻剂21)扩大SiO 2的未覆盖条(18a)的聚酰亚胺(16)的暴露区域; 并重复蚀刻步骤(图2E和2G)和放大步骤(图2F)预定次数。

Patent Agency Ranking