Verfahren und Vorrichtung zum Erfassen eines Signalpegels sowie Analog-Digital-Wandler

    公开(公告)号:DE10142283B4

    公开(公告)日:2013-02-07

    申请号:DE10142283

    申请日:2001-08-29

    Applicant: DENSO CORP

    Abstract: Verfahren zum Erfassen eines Signalpegels, welches eine Filterfunktion hat, mit den Schritten: Eingeben eines analogen Eingangssignals einer Pulsverzögerungsschaltung, welche eine Serienverbindung von Verzögerungseinheiten enthält, wobei das analoge Eingangssignal von den jeweiligen Verzögerungseinheiten bereitgestellte Signalverzögerungszeiten steuert; Eingeben eines Pulssignals der Pulsverzögerungsschaltung, wobei das Pulssignal in der Pulsverzögerungsschaltung übertragen wird, während es aufeinanderfolgend von den Verzögerungseinheiten verzögert wird; Erfassen einer Anzahl von Verzögerungseinheiten, durch welche das Pulssignal während einer Festlegungszeit, die durch die Periode eines Taktsignals bestimmt wird, von einem Augenblick an hindurchgetreten ist, zu welchem das Pulssignal der Pulsverzögerungsschaltung eingegeben wird; Erzeugen einer Information stellvertretend einem Pegel des analogen Eingangssignals im Ansprechen auf die erfasste Anzahl; und Ändern der Festlegungszeit, um eine Tiefpassfiltercharakteristik zum Entfernen von Hochfrequenzrauschkomponenten einzustellen, durch Voreinstellen der Periode des Taktsignals.

    Analog/Digital-Wandlerverfahren und Analog/Digital-Wandler

    公开(公告)号:DE102006047219B4

    公开(公告)日:2012-01-26

    申请号:DE102006047219

    申请日:2006-10-05

    Applicant: DENSO CORP

    Abstract: Analog/Digital-Wandlerverfahren, das aufweist: Ausführen einer Analog/Digital-Wandlung eines ersten Eingangssignals und eines zweiten Eingangssignals auf der Grundlage einer Analog/Digital-Wandlercharakteristikkurve, um erste digitale Daten und zweite digitale Daten zu erzeugen, die dem ersten Eingangssignal bzw. dem zweiten Eingangssignal entsprechen, wobei das erste Eingangssignal einen ersten Pegel aufweist, wobei der erste Pegel die Summe eines Versatzpegels und eines Pegels eines analogen Zielsignals für eine Analog/Digital-Wandlung ist, wobei das zweite Eingangssignal einen zweiten Pegel aufweist, wobei der zweite Pegel durch Subtrahieren des Pegels des analogen Zielsignals von dem Versatzpegel erzeugt wird, wobei die Analog/Digital-Wandlercharakteristikkurve durch eine quadratische Funktion angenähert wird; und Erzielen von digitalen Differenzdaten zwischen den ersten digitalen Daten und den zweiten digitalen Daten, um die erzielten digitalen Differenzdaten als digitale Daten des analogen Zielsignals auszugeben.

    Verfahren zum Anordnen von Verzögerungseinheiten einer Impulsverzögerungsschaltung auf einer programmierbaren Logikvorrichtung

    公开(公告)号:DE102010002974A1

    公开(公告)日:2010-09-23

    申请号:DE102010002974

    申请日:2010-03-17

    Applicant: DENSO CORP

    Abstract: Ein Verfahren zum Anordnen von Verzögerungseinheiten einer Impulsverzögerungsschaltung auf einer programmierbaren Logikvorrichtung mit Logikzellen in jeder von Zellenreihen weist einen Schritt des Anordnens jeder Verzögerungseinheit in einer Logikzelle der Vorrichtung derart auf, dass die Verzögerungseinheiten in entsprechenden bestimmten Zellenreihen in einer Reihenrichtung aneinandergereiht sind, sowie den Schritt des seriellen Verbindens der Verzögerungseinheiten miteinander als eine gerade Verzögerungslinie so, dass die Verzögerungseinheiten, welche in den bestimmten Zellenreihen in Verbindungsreihenfolge angeordnet sind, in Reihenrichtung aneinandergereiht sind. Bei der Vorrichtung ist eine Zwischenreihenübertragungsverzögerungszeit auf einer Leitung oder Linie zwischen zwei Logikzellen unterschiedlicher Zellenreihen anders als eine reiheninterne Übertragungsverzögerungszeit auf einer Leitung oder Linie zwischen zwei Logikzellen einer Zellenreihe.

    25.
    发明专利
    未知

    公开(公告)号:DE102009048175A1

    公开(公告)日:2010-04-15

    申请号:DE102009048175

    申请日:2009-10-02

    Applicant: DENSO CORP

    Abstract: The physical quantity measuring apparatus includes a first function of generating voltage used for position-controlling a movable body, a second function of detecting a position of the movable body during a position detecting period, a third function of calculating a control amount necessary to keep the movable body at a predetermined position on the basis of a detection result by the second function, and causing the first function to generate a control voltage corresponding to the calculated control amount to keep the movable body at the predetermined position during a position controlling period, and a fourth function of setting the position detecting period and the position controlling period in a time-sharing manner so that the position detecting period and the position controlling period do not overlap with each other.

    27.
    发明专利
    未知

    公开(公告)号:DE102006014858A1

    公开(公告)日:2006-12-14

    申请号:DE102006014858

    申请日:2006-03-30

    Applicant: DENSO CORP JECO KK

    Abstract: A radio wave timepiece A and a quadrature detection device for executing a quadrature detecting method are disclosed including a receiving antenna 14 for receiving a carrier wave of a long wave standard radio wave on which time information is multiplexed, a quadrature detection circuit 18 for performing quadrature detection of the carrier wave in response to a reference clock CK1, commonly used for timekeeping by a time counter 8, to obtain an in-phase component I and a quadrature component Q of the carrier wave for obtaining an amplitude AN,m of the carrier wave, and a time correction means 22, 24, 26 for obtaining time information depending on the amplitude of the carrier wave from the quadrature detection circuit 18. The time counter 8 is responsive to time information delivered from the time correction means to correct current time.

    28.
    发明专利
    未知

    公开(公告)号:DE102006015394A1

    公开(公告)日:2006-11-23

    申请号:DE102006015394

    申请日:2006-04-03

    Applicant: DENSO CORP

    Abstract: An image sensor has plural array blocks B1 to B20 arranged in a two dimensional (2D) arrangement. Each array block has a sub array and a corresponding analogue to digital (A/D) converter for performing an A/D conversion of light signals (or detection signals) output from the sub array. The sub array has plural picture element cells arranged in a 2D arrangement. Each A/D converter has a pulse delay circuit having delay units of plural stages connected in series. Each delay unit delays an input pulse by a delay time corresponding to a level of the light signals received from the sub array. A pulse delay type A/D converter is used as the A/D converter, which outputs the number of the delay units as an A/D conversion data item through which the input pulse passes for a measurement time period.

Patent Agency Ranking