압전 진동 소자
    31.
    发明公开
    압전 진동 소자 有权
    压电振动器

    公开(公告)号:KR1020080018012A

    公开(公告)日:2008-02-27

    申请号:KR1020060080031

    申请日:2006-08-23

    Abstract: A piezoelectric vibrator is provided to stably obtain various oscillation frequencies by easily adjusting a thickness of a piezoelectric sheet to have a desired thickness. A piezoelectric material(110) is composed of plural piezoelectric layers(110a,110b) having a piezoelectric characteristic. A top internal electrode(120a) and a bottom internal electrode(120c) are formed on upper and lower portions of the piezoelectric material. An intermediate internal electrode(120b) is interposed between the piezoelectric layers. External electrodes(150a,150b) are formed on the outside of the piezoelectric material. The top and bottom internal electrodes are connected to the external electrodes, respectively, and the intermediate internal electrode is connected to any one of the external electrodes.

    Abstract translation: 提供一种压电振动器,通过容易地调节压电片的厚度以具有期望的厚度来稳定地获得各种振荡频率。 压电材料(110)由具有压电特性的多个压电层(110a,110b)构成。 在压电材料的上部和下部形成顶部内部电极(120a)和底部内部电极(120c)。 中间内部电极(120b)介于压电层之间。 外部电极(150a,150b)形成在压电材料的外侧。 顶部和底部内部电极分别连接到外部电极,并且中间内部电极连接到任何一个外部电极。

    다양한 커패시턴스 값을 갖는 적층 칩 소자
    32.
    发明授权
    다양한 커패시턴스 값을 갖는 적층 칩 소자 有权
    具有各种电容的层压芯片元件

    公开(公告)号:KR100638802B1

    公开(公告)日:2006-10-25

    申请号:KR1020030052560

    申请日:2003-07-30

    Inventor: 박인길 김덕희

    Abstract: 본 발명은 적층 칩 소자에 관한 것으로, 고주파 특성이 우수하며, 다양한 커패시턴스 값을 원하는 대로 갖도록 제작할 수 있는 적층 칩 소자에 관한 것이다. 전술된 본 발명의 목적을 달성하기 위한 적층 칩 소자는 제1 도전체 패턴이 양 대향 단부를 가로질러 형성된 제1 시트와, 제2 도전체 패턴이 상기 제1 시트 상에 형성된 제1 도전체 패턴과 교차하는 방향으로 양 대향 단부를 가로질러 형성된 제2 시트와, 제3 도전체 패턴이 상기 제1 도전체 패턴과 제2 도전체 패턴 사이의 소정 영역에 형성된 제3 시트를 포함하고, 상기 제1 도전체 패턴의 양 대향 단부는 각각 제1 및 제2 외부 단자에 연결되고, 상기 제2 도전체 패턴의 일 단부는 제3 외부 단자에 연결되고, 상기 제1 시트와 제2 시트의 사이에는 제3 시트가 적층된다.
    피드스루, 커패시터, 복합, 어레이, 적층 칩

    저정전용량 칩 배리스터 및 이의 제조 방법
    33.
    发明授权
    저정전용량 칩 배리스터 및 이의 제조 방법 有权
    低电容芯片变阻器及其制造方法相同

    公开(公告)号:KR100601789B1

    公开(公告)日:2006-07-19

    申请号:KR1020040044631

    申请日:2004-06-16

    Abstract: 본 발명은 칩 배리스터 및 이의 제조 방법에 관한 것으로, 본 발명은 낮은 유전율을 갖는 캐패시터 시트 사이에 극소 두께의 배리스터 시트가 형성된 시트 적층물과 시트 적층물의 양 측면에 형성된 단자 전극을 포함하는 단판형 칩 배리스터를 형성함으로써, 칩 배리스터의 정전용량을 줄일 수 있고, 소정의 펀칭 공정 또는 인쇄 공정을 통해 배리스터 시트 폭을 캐패시터 시트 보다 더 작게 형성하여, 칩 배리스터 외부로 배리스터 시트가 노출되어 발생하는 전기적 특성상의 문제를 해결할 수 있으며, 1pF이하의 정전용량값을 갖는 칩 배리스터를 구현할 수 있고, 이로써, 고주파를 통해 들어오는 정전기는 차단할 수 있고, 고주파환경에서 순수한 캐패시터의 역할도 할 수 있는 칩 배리스터 및 이의 제조 방법을 제공한다.
    칩 배리스터, 정전용량, 고주파, 단판형, 배리스터 시트, 스크링 인쇄, 펀칭

    적층형 세라믹 필터 및 그 제조방법
    34.
    发明授权
    적층형 세라믹 필터 및 그 제조방법 有权
    层压陶瓷过滤器及其制造方法

    公开(公告)号:KR100573363B1

    公开(公告)日:2006-04-26

    申请号:KR1020030082369

    申请日:2003-11-19

    Abstract: 본 발명은 적층형 세라믹 필터 및 그 제조방법에 관한 것으로서, 세라믹 시트를 이용하여 진동 공간을 형성시키는 공정, 적층 결합 공정 및 소성 공정을 단순화 하여 보다 손쉽게 제조되는 적층형 세라믹 필터 및 그 제조 방법을 제공하는 것을 그 목적으로 한다. 상기 목적을 달성하기 위한 본 발명의 세라믹 필터는 압전체 시트와, 상기 압전체 시트의 상부에 형성된 2개의 이격된 제1 및 제2 내부 전극과, 상기 압전체 시트의 하부에 형성되고 상기 제1 및 제2 내부 전극과 중첩부를 갖는 제3 내부 전극과, 상기 압전체 시트의 상부에 형성되고 상기 제1 및 제2 내부 전극 위에는 그에 각각 대응하는 진동홀이 구비된 제1 상부 커버층과, 상기 제1 상부 커버층의 상부에 형성된 제2 상부 커버층과, 상기 압전체 시트의 하부에 형성되고 상기 제3 내부 전극 아래에는 그에 대응하는 진동홀이 구비된 제1 하부 커버층과, 상기 제1 하부 커버층의 하부에 형성된 제2 하부 커버층과, 상기 내부 전극과 각각 연결되는 외부 전극을 포함한다.
    적층, 세라믹 필터, 압전체, 내부 전극, 진동홈, 커버층, 소성

    써미스터 소자 및 그 제조 방법
    35.
    发明授权
    써미스터 소자 및 그 제조 방법 有权
    热敏元件及其制造方法

    公开(公告)号:KR100543125B1

    公开(公告)日:2006-01-20

    申请号:KR1020030092035

    申请日:2003-12-16

    Abstract: 본 발명은 써미스터 소자 및 그 제조 방법에 관한 것으로, 더욱 상세하게는 세라믹 시트를 이용하여 열 고립 공간을 형성시키는 공정 및 소성 공정을 단순화시켜 보다 손쉽게 제조되는 적외선 센서 기능을 갖춘 써미스터 소자 및 그 제조 방법에 관한 것이다. 전술된 본 발명의 목적을 달성하기 위한 일 태양은, 써미스터의 특성을 가지는 제1 시트와, 상기 제1 시트 상하부에 각각 형성된 전극과, 제1 시트의 하부에 형성된 제2 시트와, 상기 전극과 각각 연결되는 외부 단자를 포함하고, 상기 제1 시트 하부에 형성된 전극과 면하는 쪽으로 상기 제2 시트에 오목부가 구비되어 폐쇄공간을 형성하는 것을 특징으로 하는 써미스터 소자에 관한 것이다.
    써미스터, 센서, 온도, 폐쇄공간, 시트

    주파수 조정 진동 소자 및 이의 제조 방법
    36.
    发明公开
    주파수 조정 진동 소자 및 이의 제조 방법 有权
    频率可控振荡器及其制造方法

    公开(公告)号:KR1020060000253A

    公开(公告)日:2006-01-06

    申请号:KR1020040048900

    申请日:2004-06-28

    Inventor: 박인길 김덕희

    CPC classification number: H03H9/02 H01L41/18 H03H9/145 H03H9/15

    Abstract: 본 발명은 주파수 조정 진동 소자 및 이의 제조 방법에 관한 것으로, 진동자와 병렬 접속되고, 적어도 2개 이상이 캐패시터가 직렬 접속된 가변 캐패시터부를 형성한 다음, 직렬 접속된 캐패시터간의 연결을 끊는 트리밍 공정을 실시하여 진동 소자의 공진 주파수를 정밀하게 제어할 수 있고, 진동자와 병렬 접속되고, 적어도 2개 이상의 캐패시터가 직렬 접속될 가변 캐패시터부를 형성한 다음, 직렬 접속될 캐패시터간을 연결하는 트리밍 공정을 실시하여 진동 소자의 공진 주파수를 정밀하게 제어할 수 있으며, 진동 소자를 보호하는 보호 시트의 소정 영역에 관통홀을 형성하고, 직렬 접속되거나 접속될 캐패시터의 전극판을 연결하는 다수의 연결 금속라인을 상기 관통홀 영역을 통과하도록 하여 트리밍을 용이하게 할 수 있고, 하부 전극판을 효과적으로 보호할 수 있으며, 진동 소자를 제조하는 공정에서 트리밍 또는 튜닝을 수해하여 생산 수율을 향상시킬 수 있고, 고정밀 세라믹 진동 소자를 형성할 수 있는 주파수 조정 진동 소자 및 이의 제조 방법을 제공한다.
    진동자, 캐패시터, 트리밍, 연결 금속라인, 공진 주파수, 전극

    어레이 칩
    37.
    发明授权
    어레이 칩 有权
    阵列芯片

    公开(公告)号:KR100490503B1

    公开(公告)日:2005-05-18

    申请号:KR1020030097088

    申请日:2003-12-26

    Abstract: 본 발명은 단일 칩 내에 복수 개의 단위 소자가 병렬로 배치된 적층 어레이 칩에 관한 것으로서, 복수 개의 소자가 하나의 칩으로 제조된 적층 어레이 칩에서 각 단위 소자의 주파수 특성의 차이를 감소시키는 적층 어레이 칩을 제공하는 것을 그 목적으로 한다. 이러한 본 발명의 목적을 달성하기 위한 어레이 칩은, 양 대향 단부에 제1 및 제2 외부 단자가 형성된 복수의 단위 소자가 종방향을 따라 병렬 배치되고, 상기 양 대향 단부 방향과 교차하는 방향으로 위치하는 다른 양 대향 단부에 공통 단자인 제3 외부 단자가 형성된 어레이 칩에 있어서, 상기 단위 소자의 각각에는 상기 횡방향으로 형성된 도전체 패턴을 포함하고, 하나의 단위 소자에 형성된 도전체 패턴은 인접한 단위 소자에 형성된 도전체 패턴과 가까이 배치되어 하나의 쌍을 이루고, 이들 쌍은 서로 소정 거리를 사이에 두고 배치된다.

    다양한 커패시턴스 값을 갖는 적층 칩 소자
    38.
    发明公开
    다양한 커패시턴스 값을 갖는 적층 칩 소자 有权
    具有各种电容值的层压元件,用于去除噪声,改善插入损耗,并保护来自过电压和静态电力的重要电子元件

    公开(公告)号:KR1020050014094A

    公开(公告)日:2005-02-07

    申请号:KR1020030052560

    申请日:2003-07-30

    Inventor: 박인길 김덕희

    Abstract: PURPOSE: A laminated chip element having various capacitance values is provided to remove noise, improve insertion loss, and protect important electronic elements from over-voltage and static electricity by adjusting various capacitance values. CONSTITUTION: A plurality of first conductive patterns(210) are formed between both lateral ends of a first sheet(201). A second conductive pattern(211) is formed between both longitudinal ends of a second sheet(202). A plurality of third conductive patterns(212) are formed on a predetermined region of a third sheet(203). The lateral ends of the first sheet are connected to first and second external terminals(230,231). A part of the second conductive pattern is connected to a third external terminal(232). The third sheet is laminated between the first and second sheets.

    Abstract translation: 目的:提供具有各种电容值的层叠芯片元件,以通过调整各种电容值来消除噪声,改善插入损耗,并保护重要的电子元件免受过压和静电。 构成:在第一片(201)的两个侧端之间形成多个第一导电图案(210)。 第二导电图案(211)形成在第二片(202)的两个纵向端之间。 在第三片(203)的预定区域上形成多个第三导电图案(212)。 第一片的横向端部连接到第一和第二外部端子(230,231)。 第二导电图案的一部分连接到第三外部端子(232)。 第三片层压在第一片和第二片之间。

    도전체 패턴과 외부 전극의 단락 방지를 위한 칩 소자
    39.
    发明授权
    도전체 패턴과 외부 전극의 단락 방지를 위한 칩 소자 有权
    用于防止导体图案与外部电极之间短路的芯片元件

    公开(公告)号:KR100470117B1

    公开(公告)日:2005-02-04

    申请号:KR1020030097089

    申请日:2003-12-26

    Abstract: PURPOSE: A chip device for preventing a conductive pattern and an external electrode from being short-circuited is provided to facilitate a fabricating process and reduce defective proportion by reducing the possibility of short-circuit between an external terminal and an external conductive pattern. CONSTITUTION: An external conductive pattern(142a,142b,142c,142d) is formed on a device. An exposed internal conductive pattern is formed on the side surface of the device. The first and second external terminals are connected to portions of the external conductive pattern and the exposed internal conductive pattern. The third external terminal(132,133) is connected to another exposed internal conductive pattern formed on the side surface of the device. The external conductive pattern adjacent to the third external terminal includes a convex part to be separated from the third external terminal by a predetermined distance.

    압전체 진동소자 및 그 제조 방법
    40.
    发明公开
    압전체 진동소자 및 그 제조 방법 有权
    压电振动器及其制造方法

    公开(公告)号:KR1020040067364A

    公开(公告)日:2004-07-30

    申请号:KR1020030004415

    申请日:2003-01-22

    Inventor: 박인길 김덕희

    Abstract: PURPOSE: A piezoelectric vibrator and a fabricating method thereof are provided to simplify a fabrication process by forming a piezoelectric body with a piezoelectric sheet having the accurately-controlled thickness and firing simultaneously the piezoelectric sheet and a cover layer having a vibration groove. CONSTITUTION: A piezoelectric vibrator includes a plurality of green sheets, a plurality of inner electrodes, a plurality of cover layers, and an external electrode. The green sheets(301-305) have desired piezoelectric characteristics and the controllable thickness. The inner electrodes(308,309) are formed on each upper surface and each lower surface of the green sheets. The cover layers include vibration grooves, which are formed on each upper part and each lower part of the green sheets. The external electrode(316) is connected to the inner electrodes.

    Abstract translation: 目的:提供一种压电振动器及其制造方法,以通过用具有精确控制的厚度的压电片形成压电体来同时施加压电片和具有振动槽的覆盖层来简化制造工艺。 构成:压电振子包括多个生片,多个内电极,多个覆盖层和外部电极。 生片(301-305)具有期望的压电特性和可控厚度。 内部电极(308,309)形成在生片的每个上表面和每个下表面上。 覆盖层包括形成在生片的每个上部和每个下部的振动槽。 外部电极(316)与内部电极连接。

Patent Agency Ranking